
총 244개
-
아날로그 및 디지털 회로 설계실습 결과보고서82025.01.171. PSPICE를 활용한 RS 래치 구현 및 동작 PSPICE를 사용하여 그림 9-1의 회로를 구현 및 동작시키고, 결과값이 아래 실험의 결과값과 같은지 비교하였습니다. V1이 연결된 쪽이 S, V2가 연결된 쪽이 R이고 입력으로 사각파를 주었습니다. S는 연두색 파형으로 0과 1이 10us 주기로 반복되고 R은 파란색 파형으로 1과 0이 10us 주기로 반복됩니다. clk으로 40us까지는 1을 유지하다가 이후에는 0이 되도록 입력하였습니다. 출력파형은 40us까지 S를 따라가다가 40us 시점의 값인 1을 유지하는 파형이 나왔...2025.01.17
-
중앙대 전기회로설계실습 3차 예비보고서2025.04.271. 분압기(Voltage Divider) 설계 이 보고서는 부하 효과를 고려한 분압기(Voltage Divider) 설계 및 제작 과정을 다루고 있습니다. 설계 목표는 12V DC 전원을 사용하여 정격 전압 3V, 정격 전류 3mA인 IC 칩에 전력을 공급하는 것입니다. 보고서에서는 부하 효과를 고려하지 않은 잘못된 설계와 부하 효과를 고려한 현실적인 설계를 비교하고 있습니다. 현실적인 설계에서는 분압기 전류를 총 전류의 10% 정도로 설정하고, 추가 저항을 사용하여 출력 전압을 3V로 맞추는 과정을 설명하고 있습니다. 1. 분압...2025.04.27
-
서강대학교 디지털논리회로실험 9주차 - Memory Devices and dot/key-matrix interfaces2025.01.201. ROM ROM은 기본적으로 n개의 address 입력 신호를 받고 b개의 출력 신호를 내보내는데, 자체 적으로 가지고 있는 2^n x b 개의 데이터 중 address의 입력에 대응하는 것을 출력한다. 이렇 게 자체적으로 가지고 있는 데이터는 단순한 방법으로는 수정할 수 없고, 생산과정 중 진행 되는 입력, 혹은 값의 수정을 위해 만들어진 장치를 이용해야 데이터를 입력할 수 있다. ROM은 이렇게 단순한 방법으로는 데이터 수정이 불가능하지만, 한번 입력된 데이터는 전 원이 차단되어도 사라지지 않고 남아있는 non-volatil...2025.01.20
-
[A+]중앙대학교 마이크로프로세서 응용회로설계실습 clcd 실습 결과보고서2025.05.051. 마이크로프로세서 응용회로 설계 실습 마이크로프로세서응용회로설계실습 7주차 결과보고서입니다. 'Hello'라는 문자열을 커서 증가/감소 모드로 입력했을 때 CLCD에 나타나는 모습, 문자열에서 NUL 값을 제외하는 방법, CLCD의 Function Set 기능 사용 시 DL, N, F 값 설정 이유, 입력 숫자에 따른 문자열 이동 동작 구현, 조원들의 학번과 이니셜 출력 등의 내용이 포함되어 있습니다. 1. 마이크로프로세서 응용회로 설계 실습 마이크로프로세서 응용회로 설계 실습은 전자공학 분야에서 매우 중요한 부분입니다. 마이크...2025.05.05
-
[A+]전자회로설계실습 예비보고서 52025.01.041. BJT와 MOSFET을 이용한 RTL switch 회로 설계 및 구현 이 보고서의 목적은 BJT와 MOSFET을 사용하여 TTL 레벨의 전압(5V)으로 동작하는 RTL switch 회로를 설계하고 구현하여 relay 또는 LED를 구동하고 그 동작을 측정 및 평가하는 것입니다. 준비물로는 Function Generator, Oscilloscope, DC Power Supply, BJT, LED, MOSFET, 저항 등이 필요합니다. 설계 계획으로는 BJT 2N3904를 사용하여 BL-B4531 LED를 구동하는 회로를 설계하고...2025.01.04
-
초전형 적외선 센서 회로 설계 및 분석2025.01.041. 초전형 적외선 센서 초전형 적외선 센서는 물체에서 방출되는 적외선을 감지하여 전기 신호로 변환하는 센서입니다. 이 센서는 낮은 감도와 낮은 응답 특성, 파장 의존도가 적다는 특징을 가지고 있습니다. 실험에서는 이 센서의 동작 원리와 특성을 이해하고자 하였습니다. 2. High Pass Filter 초전형 적외선 센서에서 발생하는 신호는 매우 작기 때문에 증폭기를 사용하여 증폭해야 합니다. 그러나 증폭 과정에서 노이즈 성분도 함께 증폭되므로, High Pass Filter를 사용하여 노이즈 성분을 제거하고자 하였습니다. 3. L...2025.01.04
-
위상 제어 루프(PLL) 설계 및 특성 분석2025.01.041. 위상 제어 루프(PLL) 위상 제어 루프는 입력 신호와 출력 신호의 위상 차이를 검출하여 이를 보정하는 피드백 회로입니다. 이 실험에서는 위상 검출기, 루프 필터, 가변 발진기로 구성된 PLL 회로를 설계하고 동작 특성을 분석하였습니다. 입력 주파수 변화에 따른 출력 주파수 범위를 측정하였고, VCO 커패시터 값 변화에 따른 동작 주파수 대역 변화를 확인하였습니다. 이를 통해 PLL 회로의 원리와 설계 방법을 이해할 수 있었습니다. 1. 위상 제어 루프(PLL) 위상 제어 루프(PLL)는 전자 회로 분야에서 매우 중요한 기술입...2025.01.04
-
홍익대_디지털논리회로실험_8주차 예비보고서_A+2025.01.151. Gated D Latch Gated D Latch는 Gated S-R Latch와 매우 유사하다. S와 R에 1이 동시에 입력되는 것을 막기 위해 R에 인버터를 이용해 를 입력하는 Gated S-R Latch가 Gated D Latch라고 할 수 있다. EN이 0일 때는 NAND 게이트가 무조건 1을 출력하므로 Q의 출력 값이 변하지 않는 NC상태이다. EN이 1이고 D에 1이 입력되면 D를 입력으로 받는 NAND 게이트의 결과가 0, 를 입력으로 받는 NAND 게이트의 결과가 1이므로 Q = 1, =0이 출력된다. EN이 1...2025.01.15
-
중앙대학교 전자회로설계실습 예비보고서82025.01.111. MOSFET Current Mirror 설계 이 실습에서는 N-type MOSFET을 이용하여 특정 reference 전류가 흐를 수 있는 단일 current mirror와 cascode mirror를 설계 및 측정하여, current mirror를 이용한 전류원의 전기적 특성을 이해하는 것이 목적입니다. 단일 current mirror 설계에서는 MOSFET의 특성을 이용하여 10mA의 전류원을 설계하고, 이를 시뮬레이션으로 확인합니다. 또한 cascode current mirror 설계에서는 단일 current mirror...2025.01.11
-
전기회로설계 및 실습_설계 실습4. Thevenin 등가회로 설계_결과보고서2025.01.211. Thevenin 등가회로 Thevenin 등가회로는 복잡한 회로를 간단하게 바꾼 회로이다. Thevenin 등가회로는 복잡한 회로를 해석할 때, 매우 유용하게 사용된다. 이러한 회로를 직접 설계하고 실험값을 측정하고 원본 회로의 측정값과 원본 회로를 Thevenin 등가회로로 바꾸었을 때, 이론값과 비교하고 분석한다. 2. 전압 및 전류 측정 330 Ω에 걸리는 전압은 0.326V이고, 전류는 옴의 법칙에 의해 계산된 값과 1% 미만의 오차를 보였다. 가변저항을 이용하여 저항 값을 1.08 kΩ으로 설정하고 전압을 측정하면 0...2025.01.21