
총 244개
-
중앙대학교 아날로그및디지털회로 예비보고서42025.01.201. Wien bridge 회로 설계 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하고, 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien bridge 회로를 설계하였습니다. 전압 분배 공식을 사용하여 관계식을 도출하였고, 이를 통해 976.4Ω의 저항 값을 사용해야 한다는 것을 확인하였습니다. 2. Wien bridge oscillator 설계 발진 조건을 만족하는 R1, R2 값을 찾아 Wien bridge oscillator를 설계하였습니다. R1=5kΩ, R2=10kΩ을 사용하여 회로를 구성하였고,...2025.01.20
-
홍익대 디지털논리실험및설계 8주차 예비보고서 A+2025.05.161. Gated D Latch Latch는 Enable의 레벨(0 또는 1)에 따라 1비트의 정보를 보관하고 유지할 수 있는 회로이다. Gated D Latch는 Gated S-R Latch와 유사하게 구성되어있으며, S와 R에 동시에 1이 입력되면 invalid가 되는 부분을 보완하기 위하여 입력을 D 하나만 받는다. D의 입력값을 그대로 Q로 출력한다. 2. D Flip-flop Flip-flop은 CLK의 움직임에 따라 1비트의 정보를 보관하고 유지할 수 있는 회로이다. CLK가 Active HIGH이면 0->1인 순간에 D값...2025.05.16
-
홍익대 디지털논리실험및설계 9주차 예비보고서 A+2025.05.161. 8-bit Serial-in Parallel-out Shift Register 74164 8-bit Serial-in Parallel-out Shift Register 74164의 회로도에서 MR'는 D Flip-flop의 clear와 연결되어 회로를 reset 시킨다. Active-LOW이므로 MR'이 0이 되면 모든 Q값이 0을 출력하고, 1이 되면 정상적인 Shift Register으로 작동한다. 입력은 A와 B로 나누어져 있는데, 이는 A와 B 중 하나의 입력을 Enable처럼 이용하기 위해서이다. A에 GND를 연결하...2025.05.16
-
9주차_결과2025.01.131. 적외선 센서 회로 설계 이번 실험에서는 IR LED, 저항, 가변저항, 포토다이오드, LED, LM358(Op-amp), female pin header 등의 부품을 사용하여 적외선 센서 회로를 설계하였습니다. Eagle CAD 프로그램을 이용하여 회로 schematic을 구현하고, ERC(Electrical Rule Check)를 통해 회로의 안정성과 신호 무결점을 검증하였습니다. 이를 바탕으로 PCB 보드를 설계하였으며, 효율성과 경제성을 고려하여 소자 배치와 배선을 최적화하였습니다. 또한 DRC(Design Rule Ch...2025.01.13
-
A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 9. LPF와 HPF 설계2025.05.151. RC 및 RL 필터 설계 RC 및 RL 필터를 설계하고 주파수응답과 전달함수의 크기를 측정하였다. 전자전기공학부에서 많이 쓰이는 회로이므로 중요하다. 2. LPF 설계 및 분석 RC 직렬 LPF를 구성하고 주파수가 10 ㎑이고 Vpp가 1 V인 사인파를 인가하여 입력 전압, R의 전압(출력)의 파형을 측정하였다. 이론값과 실험값의 오차율은 약 4% 이내였으나 위상은 9% 정도의 오차율을 보였다. 주파수 응답 분석 시 높은 주파수에서 출력 전압이 작아 큰 오차가 발생하였다. 3. HPF 설계 및 분석 RL 직렬 HPF를 구성하고...2025.05.15
-
중앙대 전기회로설계실습 4. Thevenin 등가회로 설계 예비보고서2025.01.171. Thevenin 등가회로 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는 것이 이 실습의 목적입니다. 이를 위해 Function generator, DC Power Supply, Digital Oscilloscope, Digital Multimeter 등의 기본 장비와 다양한 저항 부품을 준비합니다. 1. Thevenin 등가회로 Thevenin 등가회로는 전기 회로 분석에 매우 유용한 개념입니다. 이 등가회로는 복잡한 회로를 간단한 전압원과 저항으로 대체할 수 있게 해줍니다. 이를 통해 회로...2025.01.17
-
위상 제어 루프(PLL) 설계 및 특성 분석2025.01.041. 위상 제어 루프(PLL) 위상 제어 루프는 입력 신호와 출력 신호의 위상 차이를 검출하여 이를 보정하는 피드백 회로입니다. 이 실험에서는 위상 검출기, 루프 필터, 가변 발진기로 구성된 PLL 회로를 설계하고 동작 특성을 분석하였습니다. 입력 주파수 변화에 따른 출력 주파수 범위를 측정하였고, VCO 커패시터 값 변화에 따른 동작 주파수 대역 변화를 확인하였습니다. 이를 통해 PLL 회로의 원리와 설계 방법을 이해할 수 있었습니다. 1. 위상 제어 루프(PLL) 위상 제어 루프(PLL)는 전자 회로 분야에서 매우 중요한 기술입...2025.01.04
-
전자회로실험 과탑 A+ 결과 보고서 (실험 20 차동 증폭기 기초 실험)2025.01.291. 정전류원 회로 정전류원 회로는 일정한 전류를 제공하는 회로로, 주로 전류 제어 및 안정적인 전류 공급이 요구되는 응용에서 사용된다. 이 회로는 MOSFET의 전류 제어 특성과 전류 거울 원리를 사용하여 기준 전류를 설정하고, 이를 기반으로 일정한 부하 전류를 제공한다. 2. 차동 증폭기 회로 차동 증폭기는 두 입력 신호의 차이를 증폭하는 회로로, 높은 입력 저항과 낮은 출력 저항을 가지며 잡음 제거와 신호 증폭에서 중요한 역할을 한다. 이 회로는 입력 신호의 차이를 증폭하고 공통 모드 신호를 억제하여 신호 품질을 향상시킨다. ...2025.01.29
-
전기회로설계실습 실습4 예비보고서2025.01.201. Thevenin 등가회로 설계 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는 것이 이 실습의 목적입니다. 브리지 회로에서 부하 저항 RL에 걸리는 전압과 전류를 이론적으로 계산하고, Thevenin 등가회로의 Vth와 Rth를 구한 뒤 실험적으로 검증하는 내용이 포함되어 있습니다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 설계는 전기 회로 분석에 있어 매우 중요한 개념입니다. Thevenin 등가회로는 복잡한 회로를 간단한 등가 회로로 변환할 수 있게 해줌으로써 회로 분석...2025.01.20
-
아주대 전자회로실험 설계1 결과보고서2025.05.091. 비안정 멀티 바이브레이터 비안정 멀티 바이브레이터는 두 개의 출력이 모두 동작 상태가 불안정하여 논리 1(SET)과 논리0(RESET) 상태를 일정 주기로 번갈아 하는 회로로서 주로 클록 신호로 사용된다. 작동 원리는 R1이 R4보다 작으므로, 초기 상태는 Q1 ON, Q2 OFF, C1 충전, C2 방전인 상태이다. Q1 on, Q2 off일 때 Q1이 ON이면 베이스 전류가 흘러 C2가 충전된다. 동시에 Q1의 컬렉터 전위가 대략 0.2V로 떨어진다. C1에는 대략 4.3V만큼 충전돼있고, 커패시터는 양쪽 극판 사이의 전위...2025.05.09