
총 115개
-
트랜지스터 특성 실험2025.01.021. 트랜지스터의 동작 원리 트랜지스터는 npn 또는 pnp 구조로 이루어진 3단자 소자로, 베이스-이미터 접합은 순방향, 베이스-컬렉터 접합은 역방향으로 바이어스 되어 있다. 트랜지스터는 전류 증폭기로 동작하며, 베이스 전류에 따라 컬렉터 전류가 변화한다. 트랜지스터는 스위칭 동작과 증폭 동작을 할 수 있다. 2. 트랜지스터의 3가지 동작 모드 트랜지스터는 차단 동작 모드, 선형 동작 모드, 포화 동작 모드의 3가지 동작 모드를 가진다. 차단 모드에서는 컬렉터 전류가 거의 흐르지 않고, 선형 모드에서는 베이스 전류에 비례하여 컬렉...2025.01.02
-
아주대학교 A+전자회로실험 실험7 결과보고서2025.05.091. Class-A 증폭기 Class-A 증폭기는 적당한 바이어스가 걸릴 때 신호의 최대 진폭에서 항상 모든 트랜지스터가 작동한다. 신호 파형의 distortion이 가장 작지만, 입력신호에 상관없이 항상 전류가 흐르기에 전력 효율이 낮다. 실험 결과를 토대로 이를 확인할 수 있다. DC bias의 측정값들이 실험 2, 3과 비교하면 큰 것을 알 수 있다. 이는 class-A 증폭기는 항상 bias 전류가 걸려 있기 때문이다. 따라서 전력 효율이 좋지 않다. 출력파형은 입력과 마찬가지로 삼각파인데, (+), (-) 신호의 반전이 생...2025.05.09
-
전자회로에서 발생하는 병목 현상에 대해 기술하시오2025.05.091. 전자회로 병목 현상 전자 회로에서 발생하는 병목 현상은 특정 구간에서 전기 신호의 흐름이 차단되어 신호의 전송이 느리거나 차단되는 현상을 말한다. 이는 전기 저항, 전기 용량, 증폭기 특성, 회로 크기 등의 요인으로 인해 발생할 수 있다. 전자 회로를 설계할 때는 이러한 병목 현상을 고려하여 최적의 회로를 구성해야 한다. 2. 전기 저항과 병목 현상 전기 저항은 전기 신호의 전송 속도를 늦추는 주요 요인 중 하나이다. 전기 신호는 전기 저항의 존재로 인해 전송 속도가 느려지기 때문에, 전자 회로에서 전기 저항을 최소화하는 것이...2025.05.09
-
전자공학응용실험 ch17 능동부하가 있는 공통 소오스 증폭기 예비레포트2025.05.031. 능동 부하가 있는 공통 소오스 증폭기 이 실험에서는 정전류원과 전류 거울을 이용한 능동 부하가 있는 공통 소오스 증폭기 회로를 구성하고, 이를 바탕으로 공통 소오스 증폭기의 전압 이득을 구하고자 한다. 능동 부하는 아날로그 증폭기에서 널리 사용되고 있으며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 전류 전원 및 전류 미러 집적 회로 설계의 바이어싱은 일정한 전류 전원을 이용한다. 전류 미러는 바이어싱에 사용될 뿐만 아니라, 때때로 전류 증폭기로도 쓰인다. 전류 전원과 전류 미러는 유한한 ...2025.05.03
-
전자공학실험2 15장 예비레포트2025.05.071. 소신호 소스 공통 FET 교류증폭기 소신호 소스 공통 FET 교류증폭기의 동작원리를 이해하고 직류 및 교류 파라미터를 측정하여 실제 이론값과 비교 고찰하며, 증폭기의 전압이득에 영향을 미치는 파라미터들에 대해 분석한다. JFET 소스 공통 교류증폭기와 MOSFET 소스 공통 교류증폭기의 동작 원리와 해석 방법을 설명하고, 시뮬레이션을 통해 바이패스 캐패시터와 부하저항 변화에 따른 출력전압의 변화를 확인한다. 1. 소신호 소스 공통 FET 교류증폭기 소신호 소스 공통 FET 교류증폭기는 전자회로 설계에서 중요한 역할을 합니다. ...2025.05.07
-
트랜지스터의 직류 특성2025.05.151. 트랜지스터의 구조 트랜지스터는 이미터, 베이스, 콜렉터라고 불리는 3개의 서로 다른 단자로 구성되어 있으며 2개의 접합면을 형성하고 있다. 이들 두 접합면의 상호작용으로 트랜지스터 작용이 이루어진다. 트랜지스터는 npn 또는 pnp 구조로 구분된다. 2. 트랜지스터의 동작 모드 트랜지스터는 선형(활성) 모드, 차단 모드, 포화 모드, 불활성 모드 등 4개의 서로 다른 모드로 동작한다. 트랜지스터의 선형 모드는 베이스-이미터 접합은 순방향으로, 콜렉터-베이스 접합은 역방향으로 바이어스 된 상태에서 동작된다. 3. 트랜지스터의 전...2025.05.15
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 11. Push-Pull Amplifier 설계2025.04.301. Push-Pull Amplifier 특성 설계실습 11. Push-Pull Amplifier 설계목적: RL=100Ω, Rbias=1kΩ, VCC=12V인 경우, Push-Pull 증폭기의 동작을 이해하고 Dead zone과 Crossover distortion 현상을 파악하며 이를 제거하는 방법에 대해서 실험한다. 그림 1(a) 회로를 simulation 하여 입출력 transfer characteristic curve를 확인하고, Dead zone이 발생하는 이유를 설명한다. 그림 1(b) 회로를 simulation하여 입...2025.04.30
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 결과보고서 6. Common Emitter Amplifier 설계2025.04.301. Common Emitter Amplifier 설계 이 보고서는 BJT(2N3904)를 사용하여 Common Emitter Amplifier를 설계하고 회로 구성 및 측정 결과를 분석하였습니다. DC Power Supply를 이용하여 DC Bias parameter를 설정하고 Function Generator를 통해 AC parameter인 output voltage와 gain 값을 측정하였습니다. 측정 결과는 시뮬레이션 결과와 약 10% 이내의 오차를 보였습니다. 다만 일부 측정값이 예상보다 크게 나와 coupling capa...2025.04.30
-
기초전자실험 - 23장 달링턴 및 캐스코드 증폭기 회로2025.04.301. 달링턴 회로 달링턴 회로는 두 개의 BJT 트랜지스터를 하나의 IC 패키지 내에 제공한다. 달링턴 회로의 베타 실효값(beta_D)은 각 트랜지스터 베타 값의 곱과 같다. 달링턴 이미터 폴로어는 일반 이미터 폴로어에 비해 높은 입력 임피던스를 가지고 있다. 달링턴 이미터 폴로어의 입력 임피던스는 R_B * (beta_D * R_E)로 주어진다. 달링턴 이미터 폴로어의 출력 임피던스는 r_e이며, 전압 이득은 (R_E) / (R_E + r_e)와 같다. 2. 캐스코드 회로 캐스코드 회로는 Q_1을 이용한 공통 이미터 증폭기가 Q...2025.04.30
-
전자공학실험 8장 공통 베이스 증폭기 A+ 예비보고서2025.01.131. 공통 베이스 증폭기 공통 베이스 증폭기는 입력 임피던스가 적기 때문에 전류를 잘 받아들이는 특성을 지니고 있다. 이 실험에서는 공통 베이스 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 공통 베이스 증폭기의 전압 이득은 g_m R_C로 표현할 수 있으며, 입력 임피던스는 1/g_m으로 구할 수 있다. 공통 베이스 증폭기는 임피던스가 수십 ohm 정도로 매우 작으므로, 전압을 받아들이는 용도보다는 전류를 받아들이는 용도로 많이 사용된다. 2. 공통 베이스 증폭기 회로 분석 실험회로...2025.01.13