
총 115개
-
전자회로실험 과탑 A+ 결과 보고서 (실험 11 공통 소오스 증폭기)2025.01.291. 공통 소오스 증폭기 회로 공통 소오스 증폭기 회로에서 입력(v_t)은 게이트-소오스 전압(V_GS)이고, 출력(v_o)은 드레인-소오스 전압(V_DS)이다. 게이트-소오스 사이의 소신호 입력 전압에 비례하는 전류가 드레인에 흐르고, 이 전류가 출력 쪽의 저항 R_D에 의해 전압으로 변환되면서 전압을 증폭시킨다. 바이어스 회로를 포함한 공통 소오스 증폭기 회로에서 R_1, R_2, R_S는 게이트에 적절한 바이어스 전압을 제공해 MOSFET이 활성 영역(포화 영역)에서 동작하도록 한다. 2. 공통 소오스 증폭기의 입력-출력 특성...2025.01.29
-
[전자공학응용실험]3주차_1차실험_실험11 공통 소오스 증폭기_예비레포트_A+2025.01.291. 공통 소오스 증폭기 공통 소오스 증폭기의 동작 원리와 특성을 설명하고 있습니다. 입력 전압에 따른 MOSFET의 동작 영역(차단, 포화, 트라이오드)과 각 영역에서의 드레인 전류 및 출력 전압 특성을 수식으로 표현하고 있습니다. 또한 MOSFET의 소신호 등가회로를 이용하여 트랜스컨덕턴스와 출력 저항을 구하는 방법을 설명하고 있습니다. 2. MOSFET 소신호 등가회로 MOSFET을 선형적인 증폭기로 동작시키기 위해 DC 바이어스 전압과 소신호 전압을 동시에 인가하는 방법을 설명하고 있습니다. 이를 통해 MOSFET의 소신호 ...2025.01.29
-
ECG 분석 방법2025.05.051. ECG 신호 ECG(심전도) 신호는 심장에서 발생하는 전기적 신호를 기록한 것으로, 심장 박동의 순차적인 전기적 신호를 나타낸다. ECG 신호에는 P, Q, R, S, T 파형이 나타나며, 이는 심장의 생리학적 및 임상학적 상태와 관련되어 있다. ECG 신호는 심장과 심혈관 질환 진단 및 예후 관측에 사용된다. 2. ECG 신호 처리 ECG 신호에는 기저선 잡음, 근잡음, 전력선 잡음 등 다양한 잡음이 포함되어 있어, 이를 제거하기 위해 low pass filter와 high pass filter를 사용한다. 또한 증폭기(am...2025.05.05
-
BJT 회로의 특성 실험2025.05.111. 트랜지스터의 구조와 동작 원리 실험을 통해 트랜지스터의 구조와 동작 원리를 이해할 수 있었다. 트랜지스터는 다이오드와 유사하게 반도체 물질로 구성되지만, 다이오드와 달리 3개의 영역과 2개의 PN 접합을 가지고 있다. 트랜지스터의 이미터, 베이스, 컬렉터 영역의 도핑 농도 차이로 인해 전자가 베이스를 통해 컬렉터로 흐르게 되며, 이 과정에서 전류 증폭이 일어난다. 실험을 통해 트랜지스터의 순방향/역방향 바이어스 특성, 전류 증폭 특성 등을 확인할 수 있었다. 2. 트랜지스터의 V-I 특성 곡선 실험에서 트랜지스터의 V-I 특성...2025.05.11
-
[전자공학응용실험]10주차_6차실험_실험 17 능동 부하가 있는 공통 소오스 증폭기_결과레포트_A+2025.01.291. 전압 이득 계산 PSpice 계산값에서는 VDD 에 5V 를 인가하였으며, pMOS 소자를 다른 것을 사용하였으므로 DC bias 값이 다르게 나와 전압 이득이 다르게 나오게 되었다. 2. 출력 전압 왜곡 출력 전압의 크기가 크게 되면 Bias point 내에서 swing 하는 것이 아닌 bias point 를 벗어나 swing 하게 되어 출력 파형이 잘리게 되는 clamping 현상이 발생하여 왜곡이 일어나게 된다. 1. 전압 이득 계산 전압 이득 계산은 전자 회로 설계에서 매우 중요한 부분입니다. 전압 이득은 입력 전압과 ...2025.01.29
-
에너지변환실험 A+레포트_차등증폭기2025.01.131. 단일입력 차동 증폭기 단일입력 차동 증폭기의 출력파형을 입력파형과 비교하고, 위상관계를 살펴본다. 서로 반대의 위상을 갖거나, 차동모드인 두 입력에 대한 차동 증폭기의 출력파형을 관찰하고, 입력파형과의 위상관계를 살펴본다. 2. 차동 증폭기의 출력파형 두 입력신호에 대한 차동 증폭기의 출력파형을 관찰한다. 3. 차동 증폭기의 전압이득 차동 증폭기의 전압이득을 확인한다. 4. 차동 증폭기의 구조 차동 증폭기는 두 개의 입력과 하나의 출력을 갖는 두 개의 트랜지스터로 구성되어 있다. 트랜지스터와 컬렉터의 부하저항으로 브리지를 구성...2025.01.13
-
실험14_전자회로실험_예비보고서_캐스코드 증폭기2025.01.091. 캐스코드 증폭기 캐스코드 증폭기는 MOSFET를 이용한 증폭기 회로로, 입력 MOSFET와 부하 MOSFET로 구성되어 있습니다. 이 실험에서는 캐스코드 증폭기의 동작 원리와 특성을 분석하고자 합니다. 실험 절차에 따라 캐스코드 증폭기의 DC 동작점 설정, 입출력 전압 특성 측정, 소신호 등가회로 분석, 전압 이득 측정 등을 수행하여 캐스코드 증폭기의 특성을 종합적으로 확인할 수 있습니다. 1. 캐스코드 증폭기 캐스코드 증폭기는 전자 회로 설계에서 널리 사용되는 중요한 회로 구조입니다. 이 증폭기는 높은 입력 임피던스와 낮은 ...2025.01.09
-
[A+]전자회로설계실습 예비보고서 72025.01.041. Common Emitter Amplifier의 주파수특성 이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가합니다. 100 kHz, 20 mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 시뮬레이션하여 모든 노드의 전압과 브랜치의 전류가 나타난 회로도와 출력파형을 제출합니다. 출력전압의 최대값, 최소값, 피크-피크 값을 확인하고 주파수 특성을 분석합니다. 1. Common Emitter Amplifier의 주파수특성 Comm...2025.01.04
-
전자회로설계실습 1차 예비보고서2025.05.101. Op Amp를 이용한 다양한 Amplifier 설계 센서의 Thevenin 등가회로를 구하고 PSPICE로 그렸습니다. 센서의 출력전압을 증폭하기 위해 Inverting Amplifier, Non-Inverting Amplifier, Summing Amplifier를 설계하고 PSPICE 시뮬레이션을 수행하였습니다. 각 증폭기의 설계과정, 회로, 출력파형을 제시하였고 주파수 특성 분석 결과도 포함하였습니다. 또한 증폭기 간 비교와 실험 결과도 기술하였습니다. 1. Op Amp를 이용한 다양한 Amplifier 설계 Op Amp...2025.05.10
-
실험 18_증폭기의 주파수 응답 특성 결과보고서2025.04.281. 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악하였습니다. 트랜지스터 내부의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 전압 이득이 유지되는 주파수 범위를 나타냅니다. 실험을 통해 이득 대역폭의 곱이 일정한 관계가 성립함을 확인하였습니다. 2. 공통 소스 증폭기 설계 실험에서는 [실험 16]과 [실험 17]에서 구현한 공통 소스 증폭기 회로를 사용하였습니다. DC 전압 및 전압 이득이...2025.04.28