총 381개
-
교류및전자회로실험 실험10-2 트랜지스터 증폭회로2 예비보고서2025.01.171. 트랜지스터 증폭회로 이 실험에서는 common-collector 형태의 emitter follower 회로와 Darlington amplifier를 구현하고 그 동작을 확인하여 트랜지스터 증폭회로에 대한 이해를 높였습니다. 이를 통해 입력 임피던스, 출력 임피던스, buffer의 개념을 심화하였습니다. 2. emitter follower 회로 emitter follower 회로는 신호의 크기를 증폭하지는 않지만, 높은 입력 임피던스와 낮은 출력 임피던스를 가져 신호원의 교류신호가 부하에 그대로 전달되도록 하는 역할을 합니다. ...2025.01.17
-
전자회로실험 과탑 A+ 예비 보고서 (실험 6 공통 이미터 증폭기)2025.01.291. 공통 이미터 증폭기 공통 이미터 증폭기는 베이스가 입력 단자, 컬렉터가 출력 단자, 이미터가 공통 단자인 증폭기이고, 높은 전압 이득을 얻을 수 있다는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 이미터 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구하고, 이를 실험에서 확인하고자 한다. 2. BJT 소신호 등가회로 NPN형 BJT의 소신호 등가회로는 트랜지스터의 동작을 소신호 영역에서 분석하기 위해 사용되는 회로다. 이 회로에서는 BJT의 작동을 저항과 전류원으로 나타내어,...2025.01.29
-
연산증폭기의 특성 예비보고서2025.01.061. 슬루율 슬루율은 계단 파형 전압이 인가되었을 때 출력전압의 시간에 따른 최대변화율을 나타내는 지표입니다. 슬루율이 높을수록 증폭기의 주파수 응답이 좋습니다. 실험에서는 PSPICE 시뮬레이션과 실험을 통해 uA741 연산증폭기의 슬루율을 측정하고, 데이터시트 값과 비교하였습니다. 2. 공통모드 제거비 공통모드 제거비(CMRR)는 연산증폭기 회로 설계에서 중요한 지표입니다. 입력단자에 같은 신호가 인가되는 공통모드 상황에서 증폭기의 출력전압이 0이 되어야 하지만, 실제로는 완벽하지 않기 때문에 공통모드 이득이 발생합니다. CMR...2025.01.06
-
교류및전자회로실험 실험4-2 페이서 궤적 예비보고서2025.01.171. 교류회로의 측정 교류회로 내에서 임피던스 변화에 따른 페이서의 변화를 추적함으로써 교류회로의 동작과 임피던스의 주파수특성에 대한 이해를 높임. 전류의 페이서는 리액턴스가 변화한 때 반지름이 1/2R로 주어지는 원주선상에서 이동하며, 저항이 변화할 때는 두 개의 원을 그리게 됨. 주파수 변화에 따라 리액턴스가 전체적으로 용량성이 되면 페이서가 원의 윗부분에, 그리고 리액턴스가 전체적으로 유도성이 되면 페이서가 원의 아래부분에 위치하게 됨. 2. 페이저 궤적 분석 실험을 통해 다양한 조건에서의 페이저 궤적을 확인함. 인덕터 값, ...2025.01.17
-
전자회로설계실습 예비보고서 112025.01.041. Push-Pull 증폭기 이 실험의 목적은 RL = 100 Ω, Rbias = 1 kΩ, VCC = 12 V인 경우 Push-Pull 증폭기의 동작을 이해하고 Dead zone과 Crossover distortion 현상을 파악하며 이를 제거하는 방법에 대해 실험하는 것입니다. 실험을 통해 Push-Pull 증폭기의 입출력 transfer characteristic curve를 확인하고, Dead zone이 발생하는 이유를 설명합니다. 1. Push-Pull 증폭기 Push-Pull 증폭기는 전자 회로 설계에서 매우 중요한 역...2025.01.04
-
[기초전자실험 with pspice] 15 휘스톤브릿지 예비보고서 <작성자 학점 A+>2025.04.282025.04.28
-
[A+] 중앙대학교 전자회로 설계실습 예비보고서 10. Oscillator 설계2025.04.291. Oscillator 설계 이 보고서는 OP-amp를 이용한 Oscillator(신호 발생기)의 설계 및 측정을 다루고 있습니다. 주요 내용은 positive feedback의 개념 이해, 피드백 회로의 parameter 변화에 따른 신호 파형 학습입니다. 설계 과정에서 OrCAD PSPICE를 사용하여 회로도를 작성하고 시뮬레이션을 수행하였으며, 이론값과 시뮬레이션 결과를 비교 분석하였습니다. 또한 feedback factor(β)와 feedback 저항(R)의 영향을 분석하였습니다. 1. Oscillator 설계 Oscill...2025.04.29
-
서강대학교 고급전자회로실험 3주차 예비/결과레포트 (A+자료)2025.01.211. MOSFET 바이어스 회로 및 차동 증폭기 실험 1에서는 nMOS 정전류원 회로를 구성하고 RREF 값에 따른 IREF 전류를 측정하였다. 실험 결과 RREF가 200Ω일 때 IREF가 20mA에 가장 가까운 값을 가짐을 확인하였다. 또한 VX 변화에 따른 ISS 전류를 측정하여 VX가 0.7V 이상일 때 ISS가 거의 일정한 값을 유지함을 확인하였다. 이를 통해 channel length modulation 효과로 인해 실제 전류원 회로에서는 이상적인 정전류원 특성이 나타나지 않음을 알 수 있었다. 실험 2에서는 차동증폭기의...2025.01.21
-
기초전자회로및실험1 3주차 결과레포트2025.01.281. 옴의 법칙 실험과정 2에서는 전압이 2V씩 증가할 때마다 전류가 3.3~4mA 증가하고, 실험과정 4에서는 전압이 2V씩 증가할 때마다 전류가 1.6~2mA씩 증가한다. 변화량을 직접 계산하면 실험과정 2는 ΔI=ΔV/R=2/600=3.334mA, 실험과정 4는 ΔI=ΔV/R=2/1200 =1.667mA가 증가하는 것을 보면 약간의 오차는 있지만, 옴의 법칙을 어느정도 만족한다고 볼 수 있다. 2. 직렬 및 병렬 회로 직렬연결 실험에서는 어느 곳에서나 전류의 값이 유사하지만 전압은 다르다는 것, 병렬연결에서는 전류는 다르지만,...2025.01.28
-
[부산대 이학전자실험] 8. 555 timer-22025.01.021. Astable Circuit Astable Circuit은 출력 파형이 주기적으로 변화하는 회로입니다. 다이오드가 없을 때와 있을 때의 식을 통해 Mark Time(출력 High 상태 유지 시간)과 Space Time(출력 Low 상태 유지 시간)을 계산할 수 있습니다. 또한 Duty Cycle(충격 계수)을 구할 수 있습니다. 실험에서는 Duty Cycle이 50%가 되도록 회로를 구성하고, 다이오드 유무에 따른 변화를 관찰하였습니다. 2. Bistable Circuit Bistable Circuit은 두 개의 안정 상태를 ...2025.01.02
