총 6개
-
마이크로프로세서응용 ATmega128 Polling 방식과 Interrupt 방식 보고서2025.01.241. Floating 현상과 Pull-Up, Pull-Down Floating 현상은 주로 데이터 라인이나 제어 라인에서 불안정한 전압이나 전류가 발생하여 예상치 못한 동작을 유발하는 현상입니다. 이는 전원 문제, 입출력 라인 상태 불안정, 접촉 불량, 노이즈와 간섭 등의 원인으로 발생할 수 있습니다. Pull-Up은 입력 핀을 논리적으로 '1' 상태로 유지하기 위해 사용되는 전기적인 장치이며, Pull-Down은 입력 핀을 논리적으로 '0' 상태로 유지하기 위해 사용됩니다. 2. Chattering 현상과 방지 방법 Chatter...2025.01.24
-
JK Flip Flop을 이용한 카운터 설계 실습2025.12.121. 비동기식 카운터 설계 JK Flip Flop을 이용하여 4진, 8진, 10진 비동기식 카운터를 설계한다. 비동기식 카운터는 각 Flip Flop의 출력이 다음 Flip Flop의 클럭 입력으로 연결되어 순차적으로 동작한다. 4진 비동기 카운터에서 1MHz 구형파 입력 시 Q1은 0.5MHz, Q2는 0.25MHz의 주파수를 갖는다. 8진 카운터는 버튼 스위치로 제어하며 LED로 상태를 표시한다. 10진 카운터는 16진 카운터에 리셋 회로를 추가하여 1001(9) 상태에서 0000으로 리셋되도록 설계한다. 2. 동기식 카운터 설...2025.12.12
-
아날로그 및 디지털 회로 설계실습: 카운터 설계2025.12.181. JK Flip Flop을 이용한 비동기식 카운터 74HC73 JK Flip Flop 칩을 이용하여 비동기식 카운터를 설계한다. 4진 비동기 카운터에서 1MHz 구형파 입력 시 Q1은 0.5MHz, Q2는 0.25MHz의 주파수를 가지며, 클럭의 falling edge에서 상태가 변화한다. (Q2, Q1) 상태는 00→01→10→11→00으로 반복되어 카운터 역할을 수행한다. 8진 비동기 카운터는 74HC73 칩 3개를 연결하여 (Q3, Q2, Q1) 상태가 000→001→...→111로 반복된다. 2. 리셋 기능을 이용한 10...2025.12.18
-
FPGA를 이용한 LED 및 FND 구동 실습2025.12.161. 채터링(Chattering) 현상 디지털 신호의 edge에서 발생하는 떨림 현상으로, positive edge와 negative edge에서 값이 변할 때(1→0, 0→1) 약간의 떨림 후 완전한 값으로 안정화된다. 주로 손으로 스위치를 누르는 등의 물리적 버튼 입력에서 자주 발생하며, 이는 기계적 접점의 불완전한 접촉으로 인해 발생하는 현상이다. 2. 에지 검출 회로(Edge Detection Circuit) 과거와 현재의 상태를 비교하여 발생한 차이를 감지하는 회로로, 1→0 또는 0→1의 edge를 감지한다. 이를 통해 ...2025.12.16
-
디지털회로실험: 기본논리함수와 RS래치2025.11.151. XOR 게이트 등가회로 74LS04, 74LS08, 74LS32 칩을 사용하여 XOR 게이트 등가회로를 구성하는 실험이다. XOR 게이트는 두 개의 입력이 서로 다를 때만 출력이 1이 되는 논리회로이며, 신호 1은 5V 전압, 신호 0은 접지를 의미한다. 오실로스코프로 출력값을 확인할 수 있으며, 신호 1일 때 그래프가 5V 위치로 평행이동한다. 게이트 칩의 데이터시트 확인과 GND, Vcc 연결이 중요하다. 2. RS 래치(RS-Latch) NAND 게이트로 구성한 RS 래치의 동작원리를 다루는 실험이다. R=1, S=0일 ...2025.11.15
-
홍익대_디지털논리회로실험_7주차 예비보고서_A+2025.01.151. S-R Latch와 - Latch Latch는 1비트의 정보를 저장할 수 있는 회로이다. S-R Latch의 경우 S, R의 값이 1,1일 때 결과값이 invalid하고 0,0이면 이전 결과값을 그대로 출력한다. 입력이 1,0이면 Q와 에 1,0을 출력하고 입력이 0,1이면 Q와 에 0,1을 출력한다. - Latch는 S-R Latch와 작동원리는 같지만 입력이 ACTIVE LOW로 작동한다. 2. Pulse detector와 CLK CLK는 출력을 특정 타이밍에 동기화하여 내기 위한 것이다. Pulse detector는 CL...2025.01.15