
총 244개
-
전자회로실험 과탑 A+ 결과 보고서 (실험 16 전류원 및 전류 거울)2025.01.291. 전류원 (Current Source) 전류원은 회로에 일정한 전류를 공급하는 역할을 한다. MOSFET 기반 전류원은 일반적으로 포화 영역에서 작동하며, 입력 전압의 변화와 관계없이 일정한 전류를 유지할 수 있다. 전류원 회로에서는 기준 저항 R_REF를 통해 기준 전류를 설정하고, 이 값이 MOSFET을 통해 고정된 전류로 공급된다. 2. 전류 거울 (Current Mirror) 전류 거울은 하나의 기준 전류를 복사하여 다른 부분에 동일한 전류를 전달하는 역할을 한다. 전류 거울은 주로 두 개의 MOSFET으로 구성되며, 첫...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 18 증폭기의 주파수 응답 특성)2025.01.291. 증폭기의 주파수 응답 특성 이번 실험에서는 증폭기의 주파수 응답 특성을 이해하기 위해 다양한 주파수 조건에서 증폭기의 이득 변화를 측정하고 분석하였습니다. 주파수가 낮을 때는 이득이 일정하게 유지되지만, 특정 주파수를 넘어가면 이득이 급격히 감소하는 현상을 관찰할 수 있었습니다. 이를 통해 증폭기의 대역폭을 결정하는 3dB 주파수의 중요성을 확인할 수 있었으며, 대역폭이 제한되는 원인이 회로 내부의 기생 요소나 소자의 대역폭 한계 등 다양한 요인에 의해 발생한다는 점도 인식하게 되었습니다. 2. 3dB 주파수 계산값과 측정값의...2025.01.29
-
[A+보장]한양대에리카A+맞은 레포트,논리회로설계및실험2025.01.151. 반가산기 반가산기는 2진수 한자리를 덧셈하여서 Carry값과 Sum의 결과를 출력한다. 구조는 출력2개와 입력2개로 구성되어 있으므로 가산기의 기본적인 기능을 수행 가능하다. Sum은 두 Bit를 합한 것을 의미하고, Carry는 상위 비트로 올라갈 때의 자리를 올려주는 수를 의미한다. 반가산기의 진리표를 확인하고, 회로를 구현할 수 있다. 2. 전가산기 전가산기는 반가산기에서 Carry를 입력에 추가하면 전가산기의 구조가 나온다. 각각의 bit와 전의 bit에서 올라오는 Carry의 덧셈 연산이라고 불린다. Cin(Carry...2025.01.15
-
A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계2025.05.151. 전기회로설계실습 배터리의 내부저항을 구해보았으며 그 값은 약 이 나오게 되었다 이 값은 무시할만한 정도이다. DC Power supply의 최대 출력 전류를 50mA나 0.1A로 바꾸면서 CC모드나 CV모드를 바꾸는 것을 체험하면서 기기에 대한 이해를 넓혔다. 또한 DC Power supply의 설정 전압은 -단자에서 +단자 사이의 전위차만을 얘기함을 알 수 있었다. 또한 점퍼선을 연결하여 원하는 전압을 만들고 -전압까지 만들어냈다. 또한 DMM을 22M 저항과 직렬연결시켰을 때 작은 저항과는 달리 큰 저항에서는 2.37V 가...2025.05.15
-
홍익대 디지털논리실험및설계 9주차 예비보고서 A+2025.05.161. 8-bit Serial-in Parallel-out Shift Register 74164 8-bit Serial-in Parallel-out Shift Register 74164의 회로도에서 MR'는 D Flip-flop의 clear와 연결되어 회로를 reset 시킨다. Active-LOW이므로 MR'이 0이 되면 모든 Q값이 0을 출력하고, 1이 되면 정상적인 Shift Register으로 작동한다. 입력은 A와 B로 나누어져 있는데, 이는 A와 B 중 하나의 입력을 Enable처럼 이용하기 위해서이다. A에 GND를 연결하...2025.05.16
-
홍익대 디지털논리실험및설계 8주차 예비보고서 A+2025.05.161. Gated D Latch Latch는 Enable의 레벨(0 또는 1)에 따라 1비트의 정보를 보관하고 유지할 수 있는 회로이다. Gated D Latch는 Gated S-R Latch와 유사하게 구성되어있으며, S와 R에 동시에 1이 입력되면 invalid가 되는 부분을 보완하기 위하여 입력을 D 하나만 받는다. D의 입력값을 그대로 Q로 출력한다. 2. D Flip-flop Flip-flop은 CLK의 움직임에 따라 1비트의 정보를 보관하고 유지할 수 있는 회로이다. CLK가 Active HIGH이면 0->1인 순간에 D값...2025.05.16
-
광운대학교 전기공학실험 실험3. 부울대수와 논리조합 예비레포트2024.12.311. 부울대수 부울대수는 논리변수의 입력과 논리변수 출력간의 함수관계를 수식의 형태로 표현하는 수학체계입니다. 부울대수 체계 안에서 모든 논리변수는 0, 1의 두 상태 중 하나를 갖습니다. 부울대수의 기본 연산에는 OR, AND, NOT 연산이 있으며, 이에 따른 교환법칙, 결합법칙, 분배법칙, 흡수법칙 등의 정리가 성립합니다. 드모르강의 정리를 통해 OR과 AND, NOT 게이트 간의 관계를 이해할 수 있습니다. 2. 논리조합 모든 논리적 함수관계는 AND, OR, NOT 세 가지의 기본 동작 조합으로 표현할 수 있습니다. 이를 ...2024.12.31
-
홍익대학교 전자회로(2) 최종 프로젝트 보고서2025.04.261. 2-stage OP-Amp 설계 2-stage OP-Amp 회로를 설계하였으며, 모든 트랜지스터가 Saturation 영역에서 동작하도록 하였다. 또한 OP-Amp의 Small-Signal Gain이 50dB 이상, Gain*Bandwidth가 100MHz 이상, Phase Margin이 45도 이상이 되도록 설계하였다. 이를 위해 각 트랜지스터의 크기와 바이어스 전류를 조절하였으며, Compensation Capacitor를 추가하여 Phase Margin을 확보하였다. 2. Unity-gain Buffer 설계 Unity-...2025.04.26
-
중앙대 전기회로설계실습 결과보고서4_Thevenin 등가회로 설계(보고서 1등)2025.05.101. Thevenin 등가회로 설계 Thevenin의 정리를 이해하고 이를 이용하여 등가회로(equivalent circut)을 설계하고, 실습을 통해 이론적으로 구성한 회로와 비교했다. 본 실습에서는 총 세 가지 비교를 한다. (1)첫째는 책에 나온 브리지회로와 실제 실습에서 구성한 브리지 회로의 비교, (2)둘째는 실제 구성한 브리지 회로와 실제 구성한 Thevenin 등가회로의 비교이다. 일단 전자의 경우 같은 회로를 구성하였기 때문에 실제로 구성한 회로와 이론적인 회로의 차이를 알기 위해 비교실습을 진행해야 하고, 이는 2....2025.05.10
-
중앙대 전기회로설계실습 예비보고서4 (보고서 1등)2025.05.101. Thevenin 등가회로 설계 이 보고서는 Thevenin 등가회로 설계에 대한 내용을 다루고 있습니다. 보고서에서는 브리지 회로의 Thevenin 등가회로를 이론 및 실험으로 구하고 비교하는 과정을 설명하고 있습니다. 구체적으로 브리지 회로에서 전압과 전류를 계산하고, Thevenin 등가회로를 이론적으로 구하는 방법, 실험적으로 구하는 방법, 그리고 부하가 포함된 Thevenin 등가회로를 구하는 방법 등을 다루고 있습니다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 설계는 전기 회로 분석에 있어 매우 중...2025.05.10