• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(18,164)
  • 리포트(11,973)
  • 자기소개서(5,502)
  • 방송통신대(263)
  • 시험자료(236)
  • 논문(104)
  • 서식(57)
  • ppt테마(17)
  • 이력서(11)
  • 노하우(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"설계실습" 검색결과 161-180 / 18,164건

  • 디지털집적회로설계 6주차 실습
    표기하지 못했다.•Discussions회로 설계 과정에서는 다양한 노드와 입력, 출력을 정의하였다. 특히, 출력이 아닌 노드는 'w'로 선언하였고, 입력은 'InA', 'InB ... '로, 그리고 출력은 'Out'으로 설정 하였다. 이러한 설정은 회로의 구조와 기능을 명확하게 파악하기 위한 것이었다. XOR 게이트의 설계는 트랜지스터 레벨의 CMOS 회로를 참고 ... 을 호출하여 구현하는 방식과 직 접 트랜지스터 레벨로 구현하는 두 가지 방식 중 선택할 수 있었다.다음 단계는 full adder를 위한 half adder의 설계였다.
    리포트 | 5페이지 | 2,000원 | 등록일 2023.11.03
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (예비)설계실습 7. 논리함수와 게이트 A+
    7-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR ... (Excllulsive NOR)의 진리표를 사용하여 AND, OR, NOT 게이트로 XNOR의 회로도를 설계한다.회로를 설계하고, 위상차를 주지 않았을 때 입력이 (0,0), (1,1)인
    리포트 | 6페이지 | 1,000원 | 등록일 2024.12.23
  • [A+]설계실습10 Oscillator 설계 예비보고서
    1. 목적OP-Amp를 이용한 Oscillator (신호발생기)를 설계 및 측정하여 positive feedback의 개념을 파악하고, 피드백 회로의 parameter 변화
    리포트 | 8페이지 | 1,000원 | 등록일 2022.03.02
  • 디지털시스템설계실습_HW_WEEK7
    • Discussion이번 실습과제는 DFF with synch reset and enable, 8-bit Register, 4-digit Seven Segment LED ... Display를 베릴로그로 코드를 구현해보고 결과 파형을 출력해보는 것이었다.DFF with synch reset and enable 을 구현할 때 실습 강의노트에 주어진 대로 코드 ... 이해할 수 있었다. 실습강의노트에 있는 이미 구현된 하위모듈들을 T0P 모듈에 가져와 동작하는 것은, 이전에 했던 4bit full adder를 구현하는 방법과 비슷해보였다.
    리포트 | 9페이지 | 2,000원 | 등록일 2023.06.11
  • 디지털시스템설계실습_HW_WEEK5
    • Discussion이번 시간은 cascadable comparator, matrix multiplication, positive-edge triggered d flip flop에 대해 코드를 구현해보고, 동작원리에 대해 학습해보는 시간이었다. 8bit cascada..
    리포트 | 6페이지 | 2,000원 | 등록일 2023.06.11
  • 디지털시스템설계실습_HW_WEEK6
    는 시간이었다.과제를 할 땐 4-to-1 MUX를 ifelse에 대해서만 구현했지만, 실습할 땐 case문에 대해서도 4-to-1 MUX를 다뤄보았다. 이를 통해 베릴로그로 코드
    리포트 | 6페이지 | 2,000원 | 등록일 2023.06.11
  • 디지털시스템설계실습_HW_WEEK8
    • Simulation Result결과를 보면, din의 초기값으로 0000이 들어왔고, clk과 sin에 맞춰 1씩 shift 되다가 load가 활성화되었을 때, din=1111의 값이 병렬적으로 실행되었음을 알 수 있다. qout=1111이 된 것을 확인할 수 있고..
    리포트 | 6페이지 | 2,000원 | 등록일 2023.06.11
  • 디지털시스템설계실습_HW_WEEK12
    A와 B가 AND 연산을 해서 결과가 나오는 것을 확인하는 것이다. A AND B는 하나도 겹치지 않으므로 Res=0이 되는 것을 알 수 있고, Res = 0이면 zero =1이 된다.이 또한 파형으로 결과가 잘 나왔음을 알 수 있다.Zero는 Res 가 모두 0일 경..
    리포트 | 11페이지 | 2,000원 | 등록일 2023.06.11
  • 디지털시스템설계실습_HW_WEEK9
    수 있다.• Discussion이번 실습은 N-bit CLA Adder를 만들고 RTL schemic와 Syntheis schemic를 비교하고 각각의 n-bit cla
    리포트 | 8페이지 | 2,000원 | 등록일 2023.06.11
  • 디지털통신시스템설계실습5주차
    수 있었다. 이와 같은 과정은 연속적인 신호의 진폭을 이산적인 값으로 양자화 하는 과정에 초점을 맞추는 실습이었고, 샘플링을 통해 연속적인 시간축의 신호를 이산적인 신호로 변환
    리포트 | 4페이지 | 2,000원 | 등록일 2023.06.11
  • 디지털통신시스템설계실습6주차
    위의 그래프는 log scale과 normal scale의 이론값과 측정값을 비교한 그래프이다. 이론값은 작은 간격의 연속적인 Eb/No의 값으로 설정했기 때문에 아날로그 그래프처럼 연속적으 로 보이게 된다. 그러나, 측정값은 2dB 지점에서만 측정했기 때문에 부분적으..
    리포트 | 7페이지 | 2,000원 | 등록일 2023.06.11
  • 디지털통신시스템설계실습7주차
    이번 실습을 통해 이전 BPSK 방식에 따라 QPSK 변조 및 복조를 구현하고 측정된 BER 과 SER 을 각각의 이론적 값과 비교하는 것을 목표로 했다. 시뮬레이션은 10000
    리포트 | 8페이지 | 2,000원 | 등록일 2023.06.11
  • 디지털통신시스템설계실습10주차
    이번 과제를 통해서 디지털 통신 시스템에서 변조 및 복조와 채널 페이딩이 신호 전송에 미치는 영향을 볼 수 있었습니다. 코드는 실습에서 구현했던 것들을 토대로 BPSK 변조
    리포트 | 4페이지 | 2,000원 | 등록일 2023.06.11
  • [전기회로설계실습] 저항, 전압, 전류의 측정방법 설계
    3. 설계실습 계획서(이론 1, 2, 3장 참조)3.1 고정저항 측정3.1-1 DMM을 사용하여 저항(10 kΩ, 1/4, W, 5%, 30 개)을 측정하려한다. (a) 이
    리포트 | 9페이지 | 1,500원 | 등록일 2022.01.18
  • 판매자 표지 자료 표지
    A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 9. LPF와 HPF 설계
    -*전기회로설계실습(9번 실습- 결과보고서)소 속담당 교수수업 시간편 성학 번성 명설계실습 9. LPF와 HPF 설계요약 : RC, RL 회로를 이용하여 LPF와 HPF를 설계 ... 를 측정한다. 전자전기공학부에서 많이 쓰이는 회로이므로 중요하다.2.설계실습내용 및 분석4.2 (LPF) 가변저항을 설계한 저항으로 조절하라. 설계한 대로 RC직렬 LPF를 구성 ... 의 저항을 고려한 경우와 고려하지 않은 경우의 오차율의 차이의 평균값은 -2.39%로 매우 큼을 확인할 수 있다.1. 서론RC 및 RL 필터를 설계하고 주파수응답과 전달함수의 크기
    리포트 | 11페이지 | 1,000원 | 등록일 2023.09.04
  • 디지털통신시스템설계 12주차 실습
    • Discussions이번 시간은 Gray coding 된 QPSK 변조와 실습에서 구현했던 BPSK의 BER을 비교하는 시간이었다. 이번 과제를 통해 Gray coding
    리포트 | 8페이지 | 2,000원 | 등록일 2023.06.16
  • [A+]중앙대 전자회로설계실습 예비보고서 설계실습 3. Voltage Regulator 설계
    실습 계획서* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다. (A) 설계: 아래 그림 6-1에서 5 KΩ의 부하(RL)에 걸리는 직류전압의 최대치 (Vp)가 4.4 V ... 1. 목적전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압 공급기 (DC power Supply)를 설계, 구현, 측정, 평가한다.< 중 략 >3. 설계 ... 이 며, ripple (Vr)이 0.9 V이하가 되도록 교류입력전원의 크기를 결정하고 C의 크기를 설계한 다. 이때 diode의 저항은 0.7 KΩ으로 가정한다. 이론부와 교과서(Sedra)를 참조한다
    리포트 | 3페이지 | 1,000원 | 등록일 2022.01.08
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (결과)설계실습 8. 래치와 플립플롭 A+
    8-4. 설계실습 내용 및 분석 (결과 report작성 내용)8-4-1 PSPICE를 활용한 RS 래치 구현 및 동작(A) PSPICE를 사용하여 그림 8-2의 회로를 구현 및
    리포트 | 4페이지 | 1,000원 | 등록일 2024.12.23
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (결과)설계실습 4. 신호발생기 A+
    4-4. 설계 실습 내용 및 분석4-4-1 설계한 Wien bridge oscillator 구현(A) 계획서의 4-3-1에서 설계한 대로, 그림 4-1에 주어진 Wien ... bridge 발진기를 제작하시오. 이때 Op-amp는 ±15V전압을 공급하시오4-3-1에서 설계한 회로는 아래와 같다. 이 회로에서는 5V의 전압을 인가했는데 실제 실험에서는 문제 ... 에서 사용한 소자의 측정값은 아래의 표에 나타냈다.4-4-2 설계한 Wien bridge oscillator 측정(A) 출력파형과 출력주파수값이 Oscilloscope screen
    리포트 | 6페이지 | 1,000원 | 등록일 2024.12.23
  • 판매자 표지 자료 표지
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 09월 05일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:00 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감