• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(18,185)
  • 리포트(11,974)
  • 자기소개서(5,522)
  • 방송통신대(263)
  • 시험자료(236)
  • 논문(104)
  • 서식(57)
  • ppt테마(17)
  • 이력서(11)
  • 노하우(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"설계실습" 검색결과 201-220 / 18,185건

  • [중앙대전기회로설계실습] A+ 설계 실습 4 Thevenin 등가회로 설계 예비 보고서
    : 20㏀, 2W급 2개3. 설계실습 계획서그림 1과 같이 RL이 부하인 브리지회로의 Thevenin 등가회로를 이론 및 실험으로 구하고 비교하려한다.3.1 브리지회로에서R_{ L ... Thevenin 등가회로 설계 예비 보고서1. 목적Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교한다.2. 준비물* 기본 장비 및 선 ... {L#}}} =`0.32V 가 된다.3.2(a)V _{Th}와R _{Th}를 이론적으로 구하고 Thevenin등가회로를 설계하라. 회로도를 제출하라.V _{ag`} = {V
    리포트 | 5페이지 | 1,000원 | 등록일 2021.05.26 | 수정일 2022.03.07
  • 판매자 표지 자료 표지
    [전기회로설계실습] 설계실습 10. RLC 회로의 과도응답 및 정상상태응답
    설계실습 10. RLC 회로의 과도응답 및 정상상태응답요약 : 본 실험은 RLC 회로의 과도응답 및 정현파 입력시에 보이는 주파수응답을 확인하고 공진 주파수를 확인하는데 의의
    리포트 | 14페이지 | 1,500원 | 등록일 2023.08.18
  • 판매자 표지 자료 표지
    고체역학설계실습 Metallurgical Microscope Test 실습레포트 A+
    Metallurgical Microscope Test ### ########## Class number : ## Team : ## 20##.##.#### Sungkyunkwan University, School of Mechanical Engineering Abstra..
    리포트 | 17페이지 | 2,500원 | 등록일 2024.12.31 | 수정일 2025.01.07
  • 중앙대학교 전기회로설계실습설계실습 9. LPF와 HPF 설계 A+ 결과보고서
    3.5 그림 1의 회로에서 모든 저항을 제거한 LC회로를 구성하고 입력을 사각파(-1 to 1 V, 1 ㎑)로 하고 CH1으로 입력, CH2로 C의 전압파형을 저장, 제출하라. 공진주파수를 측정하라. 주 파수를 50 ㎑까지 증가시키면서 C의 전압이 최대가 ..
    리포트 | 11페이지 | 1,000원 | 등록일 2022.09.15 | 수정일 2022.09.20
  • 전기회로설계실습 2학년 실습 결과보고서 / 3. 전기회로설계실습 분압기(Voltage Divider) 설계
    전기회로 설계 실습결과보고서(설계실습3. 분압기(Voltage Divider) 설계)0. 요약12 V전원을 이용하여 IC chip(1 kΩ 부하 저항으로 대체)에 정격전압 3 V ... 함을 확인하였다.1. 서론설계실습계획에서, 12 V전원을 이용하여 IC chip에 정격전압 3 V±10%, 3 mA±10%을 가하기 위한 분압기 회로를 설계하였다. 해당 조건을 만족 ... 이 설계한 회로와 차이가 있다면 그 차이를 분석하라.1) Breadboard에 구현된 실험계획 3.1의 회로2) R2 에 걸리는 전압 = 2.963 V설계실습계획서에서 예상한 값은 3
    리포트 | 10페이지 | 1,500원 | 등록일 2020.09.18 | 수정일 2020.10.22
  • 판매자 표지 자료 표지
    고체역학설계실습 Vickers Hardness Test 실습레포트 A+
    ..FILE:mimetypeapplication/hwp+zip..FILE:version.xml..FILE:Contents/header.xml^1.^2.^3)^4)(^5)(^6)^7^8^1.^2.^3)^4)(^5)(^6)^7^8..FILE:BinData/image1.bm..
    리포트 | 14페이지 | 2,500원 | 등록일 2024.12.31
  • 판매자 표지 자료 표지
    [A+예비보고서] 설계실습 8. MOSFET Current Mirror 설계
    예비보고서설계실습 8. MOSFET Current Mirror 설계1. 목적N-Type MOSFET을 이용하여 특정 Reference 전류가 흐를 수 있는 단일 Current ... 실습 계획서3.1 단일 Current Mirror 설계* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.그림 1의 회로와 같이 Current Source에서 , 로 ... Mirror와 Cascode Current Mirror를 설계 및 측정하여, current mirror를 이용한 전류원의 전기적 특성을 이해한다.2. 준비물 및 유의사항DC
    리포트 | 7페이지 | 1,000원 | 등록일 2025.01.31
  • 판매자 표지 자료 표지
    전자회로설계실습2_설계 실습2. OP Amp의 특성측정 방법 및 Integrator 설계_예비보고서
    1개점퍼선 다수Bread Board 1개3. 설계실습 계획서3.1 Offset Voltage, Slew rate3.1.1 Offset Voltage 개념아래의 그림 4.1과 같이 ... 1. 목적OP Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계, 구현, 측정, 평가한다.2. 준비물 및 유의사항Function Generator 1
    리포트 | 7페이지 | 1,000원 | 등록일 2024.09.16
  • 디지털 시스템 설계실습 패리티검사기 설계 verilog
    1. 실습목적패리티 비트는 데이터 전송 도중 오류가 발생했는지 검사하는 데 사용된다. 수신측에서는 송신 측에서 전송한 데이터에 대해 데이터에 포함된 ‘1’의 개수를 카운트 ... 하여 오류가 발생했는지 판단한다. 이 실습에서는 데이터 오류를 검사하는 데 사용되는 패리티 비트에 대해 알아본다.2. 코드1) Parity.vmodule Parity(data_in ... #50; data_in = 9'b101000101;#100;endendmodule3. 실습과정 & 실습화면4. 검사한 데이터입력데이터결과000*************001000000100111010000010101000011111000000101010001011
    리포트 | 3페이지 | 1,500원 | 등록일 2020.11.02
  • 중앙대학교) 설계실습 - 오실리레이터 설계
    전자전기 회로 및 실습결과보고서5. Oscillator 설계1. 서론위 실험에서는 positive feedback을 포함한 op-amp를 이용하여 발진회로를 만들어 측정했다. 크 ... . 설계실습 내용 및 분석(A) 구현: 3(A)에서 설계한 oscillator를L _{-} =-L _{+} =12V,T _{1} =T _{2} =0.5`msec가 되도록 제작하고v ... 다. 최대, 최소의 경우 처음 설계한 그래프와 같았다.3. 이 두 가지 경우를 보아 R의 값은 최대, 최소에는 영향을 주지 않지만, 주기에 영향을 주는 것을 확인할 수 있었다.결론첫
    리포트 | 7페이지 | 1,000원 | 등록일 2020.09.10
  • [전기회로설계실습]실습4(Thevenin 등가회로 설계)-예비보고서
    [설계실습4. Thevenin 등가회로 설계] 예비보고서이름/학번:교수님 성함:제출날짜:1. 실험 목적Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값 ... Ω, 470Ω, 1kΩ, 1.2kΩ, 3.3kΩ가변저항: 20kΩ, 2W급 2개3. 설계실습 계획서그림 1과 같이 이 부하인 브리지회로의 Thevenin 등가회로를 이론 및 실험 ... 적으로 구하고 Thevenin 등가회로를 설계하여 회로도를 제출하라.을 제거했을 때 390Ω에 걸리는 전압은 2.27V, 3.3kΩ에 걸리는 전압은 3.67V이므로 자리에 걸리는 전압은 두
    리포트 | 4페이지 | 1,000원 | 등록일 2022.04.11
  • 설계실습 12. 수동소자의 고주파특성측정방법의 설계
    설계실습 12. 수동소자의 고주파특성측정방법의 설계1. 목적: 저항, 커패시터, 인덕터의 고주파 특성을 측정하는 회로를 설계하고 실험을 통하여 등가회로를 이해하며 이들 소자 ... disc): 2개인덕터(10 mH 5 %): 2개3. 설계실습계획서3.0 저항, 커패시터, 인덕터의 고주파 특성을 측정하는 회로를 설계하라. 기준을 무엇으로 하고 무엇을 측정 ... 들이 넓은 주파수영역에서 어떻게 동작하는지 실험적으로 이해한다.2. 실습준비물* 기본 장비 및 선Function generator: 1 대DC Power Supply(Regulated
    리포트 | 4페이지 | 2,000원 | 등록일 2022.09.12
  • 판매자 표지 자료 표지
    중앙대 전자회로설계실습 Push-pull Amplifier 설계
    haracteristic curve를 실험적으로 확인합니다.4. 설계실습 내용 및 분석4.1 Classic Push-Pull Amplifier 특성(A) 그림 1(a)와 같이 회로 ... 를 breadboard에 결선하고 3.1(a)와 같이 실험 하되 실제 실험에선 그림 2(b)와 같이 회로를 설계한 후 오실로스코프에서 main/delayed 설정 란에 시간 축을 YT ... →XY로 바꿔서 입출력 Transfer characteristic curve dead zone이 있음을 확인한다.(∗실습 3.1에서 시뮬레이션으로 입출력 Transfer c
    리포트 | 7페이지 | 1,000원 | 등록일 2022.08.27
  • 전자회로설계실습 실습 11. Push-Pull Amplifier 설계 예비보고서
    개Resistor 저항 100Ω : 2개UA741cp opamp : 1개3. 설계실습 계획서3.1 Classic Push-Pull Amplifier 특성*모든 계산 결과는 반올림 ... 하여 유효숫자 세 자리까지만 사용한다. 위 왼쪽 회로와 같이 설계한 Push-Pull Amplifier에서..(B) 단계 (a)에서 얻어진 transfer c
    리포트 | 6페이지 | 1,000원 | 등록일 2021.11.07
  • 판매자 표지 자료 표지
    A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 4. Thevenin 등가회로 설계
    전기회로설계실습(4번 실습- 결과보고서)소 속담당 교수수업 시간편 성학 번성 명설계실습 4. Thevenin 등가회로 설계요약 : 원본회로에 대한 저항에 걸리는 전압과 전류 ... 되었고 설계한 회로가 정확하다는 것을 알 수 있었다. 노턴 등가회로는 결국 테브난 등가회로와 같은 것이기 때문에 굳이 실험을 진행하지 않았다는 것을 알 수 있었다.1. 서론테브난 ... 차가 0퍼센트이거나 제일 큰 오차가 1퍼센트이었다. 이는 실험이 잘 진행되었고 설계한 회로가 정확하다는 것을 알 수 있었다. 노턴 등가회로는 결국 테브난 등가회로와 같은 것이
    리포트 | 7페이지 | 1,000원 | 등록일 2023.09.04
  • 판매자 표지 자료 표지
    실습 10 예비보고서 Oscillator 설계
    전자회로설계 실습(13주차 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고서설계실습 10. Oscillator 설계실습날짜교과목 번호제출기한작성자제출날짜(메일)1 ... 파형에 대해 학습한다.3. 설계실습 계획서3.1 OrCAD PSPICE를 사용한 Oscillator의 설계(A) L+=-L-=12 V, R1=R2=1 kΩ, C=0.47 μF ... .목적OP-Amp를 이용한 Oscillator (신호발생기)를 설계 및 측정하여 positive feedback의 개념을 파악하고, 피드백 회로의 parameter 변화에 따른 신호
    리포트 | 5페이지 | 1,000원 | 등록일 2022.03.29
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (예비)설계실습 5. 전압제어발진기 A+
    실험상태와 같은 TYP상태의 값을 확인하여 몇 가지 중요한 전기적 특성을 확인하였다.1. Supply Voltage Range, Input Voltage전원 공급전압인 ±  에서 구동하고, 입력신호 전압은  ±  임을 확인하였다.2. Input ..
    리포트 | 7페이지 | 1,000원 | 등록일 2024.12.23
  • Equest-환경설계 실습 중간과제
    건축환경 실습 및 해석 중간 프로젝트1. 건물 형상 검토1.1 eQUEST모델링 결과남동뷰북서뷰1.2 건물의 층수별 면적과 체적FLOOR AREA5757(M2)VOLUME ... 비교GAL/MIN 3.785410 LITERS/MIN▶ 펌프 설계 유량:3125(-850)L/min 실제 유량: 537.2*3.78541=3975L/min▶ 펌프 설계 용량:15 ... kw(+5kw) 실제 용량: 10.087kw▶ 냉각탑 설계용량: 60kw(+17kw) 실제 용량:43.384kw6.냉난방 공조 및 열원기기의 운전 상대 (가점 문제)▶ PS-C
    리포트 | 18페이지 | 5,000원 | 등록일 2021.11.21
  • [A+]전자회로설계실습 실습 7 결과보고서
    한다. 전압, 전류의 오차가 10%이하인 경우 그 결과를 아래 표에 정리하여 제출한다. - 본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다. 본 ... 설계실습에서는 주파수를 변화시키며 common emitter amplifier의 주파수 응답 특성을관찰하는 실습을 진행하였다. 또한 커패시터의 인덕턴스를 변화시켜 가며 gain ... 4.1 Common Emitter Amplifier(2차 설계)의 구현 및 측정(a) Function generator를 제외한 3.1(a) 회로를 가능한 한 그림 1과 거의 같
    리포트 | 11페이지 | 1,000원 | 등록일 2024.02.17 | 수정일 2024.02.21
  • 판매자 표지 자료 표지
    [A+결과보고서] 설계실습 4. Thevenin 등가회로 설계
    전기회로설계실습 결과보고서설계실습 4. Thevenin 등가회로 설계이름(학번):조 번호:실험 조원:실험날짜:제출날짜:요약. Thevenin 등가회로를 설계, 제작, 측정 ... 적으로 쉽게 구할 때 매우 유용하게 적용된다. Thevenin 등가회로는 어떠한 복잡한 회로라도 하나의 전압원과 하나의 임피던스로 나타낼 수 있다2. 설계실습 결과4.1RL에 걸리는 전압 ... 실험 모두 0%에 가까운 낮은 오차율을 보였다. 이를 통해 Thevenin의 정리가 잘 성립한다는 것을 알 수 있었고 설계 실습이 원활하게 이루어졌다는 것을 알 수 있었다. 하지
    리포트 | 4페이지 | 1,000원 | 등록일 2025.01.31
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 09월 05일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:39 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감