• 통큰쿠폰이벤트-통합
  • 통합검색(2,162)
  • 리포트(2,010)
  • 시험자료(75)
  • 자기소개서(50)
  • 방송통신대(22)
  • 논문(3)
  • 서식(1)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"조합논리회로" 검색결과 1,581-1,600 / 2,162건

  • 논리함수의 간략화
    로 구현하면 최소의 입력서과 게이트 수로 조합논리회로를 얻을 수 있다.3. 사용기기 및 부품- 디지털 실험 장치 - 직류전원 공급장치(DC power supply)- 회로실험 ... 사전보고서제출일학과전자공학과조학번조원이름성명Ch. 4 논리함수의 간략화- -1. 실험목적- 드모르간의 정리를 실험적으로 증명하고, 논리회로의 간략화를 보인다.- 표전전개(적의합 ... 과 합의적 형식)에 의한 논리식 구성법을 익힌다.- NAND 및 NOR 게이트만을 이용하여 논리회로를 구성하는 방법을 익힌다.- 카르나도법에 의한 논리함수의 간략화를 익힌다.
    리포트 | 5페이지 | 1,000원 | 등록일 2007.01.11
  • [논리회로실험] Mux and Demux (예비)
    , 74HC139 1개3. 실험관련 이론1) 3상태 버퍼(3Stated Buffer)지금까지 논리회로는 출력으로 반드시 "1"또는 "0" 이외에는 "하이 임피던스"나 "플로팅 ... 는 방향이 있다는것이다. 입력 A로 부터 출력 Y로 신호가 흐르는 반면 Y에서 A로는 흐르지 않는다. 그래서 3상태 버퍼를 2개 조합하여 쌍방향성의 신호를 제어하도록 하는 버퍼도 있 ... X1 멀티플렉서를 74HC20과 74HC04를 이용하여 다음 회로와 같이 구성한다. 여기서, E가 enable 입력이고 S0, S1은 선택입력, 그리고 D0~D3이 4개의 데이터
    리포트 | 10페이지 | 1,500원 | 등록일 2009.03.20
  • SHIFT REGISTER 예비보고서
    예비보고서-SHIFT REGISTER-1. 목 적순서논리회로의 기본적인 응용회로가 되는 시프트 레지스터(shift register), 링 카운터(ring counter), 존슨 ... 게이트가 필요하다-자리 이동 레지스터와 디코더를 조합하여 타이밍 신호를 만들 수도 있다-필요한 플립플롭의 수가 링 카운터에서 필요한 플립플롭의 수 보다 적으며,디코더도 단지 2개의 입 ... 출력 시프트 레지스터 회로 (a)를 구성하고,, CLK, CLR에 0을 인가한다. CLR을 1로 되돌려 CLR 입력을 제거하고을 1로 하여 첫 번째 D 입력에 1이 들어가도록 한다.
    리포트 | 4페이지 | 1,000원 | 등록일 2009.09.26
  • 18 단안정 및 비안정 멀티바이브레이터예비결과보고서 디지털공학실험
    된다. 74121의 논리회로와 함수표가 그림 18-1에 나와 있다. 이 회로는 슈미트(Schmitt) AND 게이트 출력의 상승 펄스에 의해서 트리거 된다. 슈미트 AND 게이트 ... 트리거 논리●비안정 멀티바이브레이터로 구성된 555 타이머의 듀티-사이클 및 주파수 측정●555 타이머를 이용한 비안정 멀티바이브레이터 설계 및 시험■사용부품74121 단안정 멀티 ... -트리거 기능을 가지며 특별한 논리적 결합에서만 트리거 작용을 허용하는 다중 잊ㅂ력 등과 같은 특수한 기능을 갖기도 한다. 나중에 언급되지만 이러한 특색들은 매우 유용하게 사용
    리포트 | 12페이지 | 1,000원 | 등록일 2008.11.16
  • 21 동기 카운터 설계-예비,결과보고서 디지털공학실험
    것이다. 이 경우 조합 논리회로에서 행하였던 Karnaugh 맵과는 다른 의미를 갖는다. 맵의 작은 셀 하나하나는 카운터의 상태를 나타낸다. 실제로 카운터의 시퀀스는 클럭 펄스 ... (tr서 보듯이 데이터들이 변이표에서 Karnaugh 맵으로 옮겨진다.Karnaugh 맵이 완성되면 맵에서부터 논리를 찾아낼 수 있다. 이 논리를 이용하여 step 4 와 같이 회로 ... 음을 알 수 있다. 사용하지 않는 상태들은 카운터 설계에 있어 최소한의 논리로 설계할 수 있도록 한다. 완성된 설계가 그림 20-1에 나타나 있으며, 그림 20에서 분석한 회로와 같
    리포트 | 11페이지 | 1,000원 | 등록일 2008.11.16
  • vhdl을 이용한 디지털 시계.(연습문제 풀이. Digital systems : principles and applications)
    , 분, 초를 다 표현할 수 있고 AM/PM설정 기능 추가.■ 필요성● 간단한 VHDL의 구성을 이해하고 회로소스 설계를 통하여 동작을 구성, 전반적인 논리 회로를 이해 ... 와 시간을 논리회로 과제에 쏟아 부은 것 같다. 마지막 B 과제 역시 다른 전공 시험 하루 전에 발표를 하게 되어 어김없이 우리 기대를 저버리지 않았다. 하지만 고생한 만큼 얻는 것도 값지다고 믿는다. ... 간의 친목을 도모하기 위한 회식? 프로젝트 구현 시 중점 사항 및 고려사항 결정- 전체적인 회로도 작성- 추가 기능 사항 검토? 사용언어 조사 및 조원역할 분담- 사용언어
    리포트 | 13페이지 | 2,500원 | 등록일 2008.02.20
  • 예비08_RAM
    하도록 지원한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일: 10.11.08 (월)과목명: 논리회로실험조교명: 유창승분 반: 월 ... 할 수 있고, 또한 Data를 처리할 수 있는 조합 Logic Gate를 포함한다. 저장 레지스터(Storage Register)는 2진 정보의 일시적인 저장에만 이용되며, 이 정보 ... 는 Register에 전송될 때 변화될 수 없다. 기억 장치란, Register의 정보 전송을 위해 필요한 회로와 더불어 저장 Register를 쌓아 놓은 것이다. Memory 장치
    리포트 | 5페이지 | 3,000원 | 등록일 2010.11.10
  • 시퀸스 기초자료
    1. 기본 논리 회로전자회로논리기호는 미군규격 MIL(military standard specification)이 일반적으로 사용되고 있다. MIL 표기법에서는 전압(혹은 ... 가 없으면 정논리로 설명한다.1.1 AND회로그림 8.30(a)와 같이 2개의 스위치가 직렬로 연결되어 있을 때 램프 C가 점등되기 위해서는 A, B스위치가 모두 ON되어야 한다 ... 으로 생각하면 AND회로의 진리표는 (b)와 같이 된다. AND회로의 기호는 (c)와 같다.{그림 8.30 AND 회로{그림 8.31 무접점 AND회로A·B = C를 논리곱셈
    리포트 | 33페이지 | 1,000원 | 등록일 2006.12.13
  • 디지털전자실험 - PLD프로그래밍
    디지털회로 실험 결과 보고서목적 : PLD를 이용하여 조합 논리 회로를 구현하는 방법을 학습하고, 실습을 통해 프로그래밍 및 컴파일 기법을 습득한다.필요 부품1. PLD IC ... : GAL16V82. FND, LED, DIP switch, array 저항(10K)실험1 - PLD 를 이용한 논리회로 구현두 입력 신호 A, B로부터 출력신호 /A, /B, A ... ?B(AND logic), A+B(OR logic), X(XOR)를 출력하는 PLD 프로그램을 작성, 컴파일하여 PLD에 프로그래밍하고 회로를 연결하여 그 출력이 정상적으로 나오
    리포트 | 3페이지 | 1,500원 | 등록일 2009.01.30
  • 논리회로[예비레포트][결과레포트]
    디지트와 함께 3개의 디지트가 더해지게 된다. 이와 같이 세 개의 비트의 덧셈을 진행하는 조합회로를 전가산기(full adder)라 하고, 캐리를 생각하지 않고 다만 두 개의 비트 ... 만을 더하는 조합회로를 반가산기(half adder)라 한다. 2개의 반가산기를 사용하여 전가산기를 제작할 수 있으며, 먼저 이 두 가산기를 설계해 보기로 하자.1-2 반가산기 ... (HA : Half Adder)반가산기는 [그림 1]과 같이 2개의 1 Bit 2진수 A, B를 더하여 그의 합(S)과 자리올림수(C)를 출력하는 논리 연산회로이다.반가산기의 진리표
    리포트 | 4페이지 | 1,000원 | 등록일 2007.05.11
  • 컴퓨터의이해 마이크로프로세서의 발전 과정과 컴퓨터 산업에 기여한 점 그리고 최신동향에 대하여 자세히 서술하라.
    Hoff)의 감독 하에 모든 연산과 논리 회로를 단일한 칩 속에 은 칩을 개발하였다. 이를 바탕으로 인텔은 1971년 11월 세계 최초의 마이크로프로세서 ... 어를 조합해서 사용한다.(6) 마이크로프로세서의 구성마이크로컴퓨터는 마이크로프로세서와 기억장치, 입출력장치가 모여서 만들어진다. 마이크로컴퓨터는 그림과 같이 CPU, I/O포트
    리포트 | 12페이지 | 4,900원 | 등록일 2013.03.12 | 수정일 2020.08.10
  • 인코더 디코더
    인코더(Encoder) 는 n개의 입력에 대하여 1이 되는 입력단자의 위치 상태를 2^m 진수로 변환하여 출력하는 논리 조합 회로이다. ▶입력단자들 중에 동시에 1이 되는 단자 ... 실험목적인코더와 디코더의 동작과정을 이해하고, 간략화된 논리회로의 동작을 이해한다.(1)디코더(decoder)해독(decoding)이란 암호로부터 원래의 정보를 찾아내는 일을 말 ... 의 출력이 1이 되도록 하는 기능의 논리조합회로이다.[그림1] 2-to-4 디코더(2)인코더(Encoder)부호화(Encoding) 컴퓨터에서 임의의 숫자를 특정의 부호 체계로 표현
    리포트 | 9페이지 | 1,000원 | 등록일 2006.12.01
  • 불대수와 논리식의 간략화
    +5V로, 0은 0V의 전압으로 표현된다.(3) 논리 게이트① 기본 논리 게이트논리 게이트 : 0 또는 1로 입력되는 2진 정보를 처리하는 논리 회로로서, 2개 이상의 입력 단자 ... 기호(-), 또는 인용문 기호(')로 표시②기타 논리 게이트ⅰ) NAND 게이트: AND 게이트와 NOT 게이트를 조합. 논리곱의 보수를 수행. 2개 이상의 입력과 1개의 출력 ... 를 조합. 논리합의 보수를 수행. 2개 이상의 입력과 1개의 출력으로 구성. OR 게이트의 논리역이 출력. 입력 중에 하나 이상의 입력이 1이면 출력은 0이 되고, 모든 입력이 0
    리포트 | 5페이지 | 1,500원 | 등록일 2009.07.11
  • [교육]수업지도안에 따른 수업 자료입니다. (교수자료)
    회로 ▱불(boolean)∘영국의 수학자 조지 불(George Boole)이 창안한 불 대수의 이론과 규칙에 따른 연산에 관한 용어에 붙는 형용사. ∘논리값을 다루는 연산에 관한 ... 를 이치에 맞게 이끌어 가는 과정이나 원리. ∘사물 속에 있는 이치. 또는 사물끼리의 법칙적인 연관. ▱논리 회로(論理回路)∘논리 소자를 사용하여 구성한 회로. 오어(OR) 회로 ... , 부정(NOT) 회로, 앤드(AND) 회로 따위의 논리 연산을 하는 회로를 통틀어 이르는 말이다. ▱논리 대수(論理代數)∘여러 가지 조건의 논리적 관계를 논리 기호로 나타내
    리포트 | 18페이지 | 1,000원 | 등록일 2007.03.06
  • Verilog 및 Quartus II를 이용한 논리회로 설계 실습 5-예비,결과 보고서
    듯이 simulation결과에는 아무 이상이 없었음을 알 수 있다.이전까지의 실험, 즉 실험4까지는 조합논리회로를 설계하는 실험이었다. 하지만 이번 실험5부터는 순서논리회로를 설계하는 실험이었다. ... +*************11110001010110not allowed111not allowed위 작성한 진리표를 이용해 회로를 구성하면 다음과 같다.S-R Latch아래는 위 회로를 다음 ... 조건과 부합하는 회로임을 알 수 있다.4) D F/F을 이용하여 synchronous parallel load 기능이 있는 4-bit shift register를 설계하시오.이 s
    리포트 | 13페이지 | 1,000원 | 등록일 2009.01.25
  • 멀티 플렉서와 디멀티 플렉서 디코더와 인코더(사전보고서/예비보고서)
    +20=4+1로 2²와 20를 나타내는 2개의 출력 단자에 “1”출력을 발생한다. 7을 입력하면 2²와 2¹와 20 등 3군데에 출력이 나온다. 다이오드메트릭스게이트나 논리회로 ... 의 조합으로 구성되며 대표적인 기능을 갖는 것은 집적회로화되어 있다. PCM통신에서는 아날로그디지털 변환기를 코더라 한다.8진-2진 인코더이론멀티플렉서 : 입력되는 2개 신호 중 어느 ... 하나의 입력신호를 선택하여 출력회로로 내보내 주는 기능의 데이터 선택 논리회로를 말하며, 먹스(Mux, Multiplexer)라고도 한다. 컴퓨터 통신에서 이것을 사용하면, 하나
    리포트 | 9페이지 | 1,500원 | 등록일 2007.11.24
  • [디지털회로실험]인코더와 디코더
    를 사용한다.범용의 논리회로는 단지 두 값만 갖는 신호를 허용하기 때문에,10진수도 2진 신호의 형태로 부호화(Code)되어져야만 한다. 2진코드의 간단한 형태는,각 10진 자리 ... 예비보고서실 험 주 제 :인코더와 디코더과 목 :디지털회로실험학 번 :분 반 :이 름 :1.실험 제목: 인코더와 디코더2.관련 이론1) 인코더와 디코더【인코더(encoder ... )】인코더는 다중 입력을 가지며 그 출력에 독자적인 어드레스를 발생시키는 회로이다. 한 시각에 하나의 입력에만 작동되도록 보장되어 있다면 그러면 그 인코딩은 간단하게 게이트를 써서 성취
    리포트 | 5페이지 | 1,000원 | 등록일 2008.09.20
  • 멀티플렉서를 이용한 조합논리 실험 예비레포트
    12. 멀티플렉서를 이용한 조합논리§ 실험목적? 멀티플렉서를 이용하여 비교기와 패리티 발생기를 설계하고 그 회로를 시험한다.? 2×N 입력의 진리표를 수행하기 위해 N 입력 ... 표로부터 바로 조합 논리 함수를 실현할 수 있는 것이다. 예로써, 실험 11에서는 그림 13-2(a)에 제시된 진리표로부터 오버플로우 에러를 검출하는 회로가 필요했다. “1 ... -1에 설명되어져 있다. 제어는 선택 입력으로 불리어지는 신호들에 의해 결정 되어진다.멀티플렉서와 디멀티플렉서는 조합논리 실현에 많이 이용된다. MUX의 유용한 응용의 하나는 진리
    리포트 | 4페이지 | 1,000원 | 등록일 2007.06.24
  • 기초 회로 실험에 필요한 장비들, AND 게이트의 실험 과정 및 결과
    이 차지하는 비율을 조절하는 것을 뜻한다. TTL(PUSH)/CMOS(PULL) : TTL/CMOS 논리회로의 입력파형으로 고정논리레벨을 갖는 파형을 인가할 때 사용하는 조절 스위치 ... *▶ 기호 ◀▶ 진리표 ◀▶ AND 연산자 ◀◎ 모든 논리 기능을 형성하기 위해 조합될 수 있는 기본 게이트 중 하나 ◎ 두 개 또는 그 이상의 입력을 가질 수 있는 논리 곱셈을 수행 ... 를 제공하는 신호발생기이다. 브레드보드 - 회로를 쉽게 구성하고 변경할 수 있는 도구*(1) 오실로스코프란 -시간에 따른 전압의 변화를 화면에 출력하는 장치*(2) 오실로스코프
    리포트 | 51페이지 | 1,000원 | 등록일 2008.05.01
  • 논리설계실험 chap02 가산기설계
    Introduction단일 논리게이트 조합으로 이루어진 복합 회로(감/가산기)를 설계해본다.- XOR, AND, OR 게이트 이용- 감산기, 가산기 등의 산술 연산기 설계
    리포트 | 8페이지 | 1,000원 | 등록일 2008.10.26
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 22일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:39 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감