• AI글쓰기 2.1 업데이트
  • 통합검색(411)
  • 리포트(388)
  • 시험자료(19)
  • 자기소개서(3)
  • 방송통신대(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"4자리 2진수 가산기" 검색결과 141-160 / 411건

  • 디지털실험 3결과 2비트 전가산기
    더하면 2가 되기 때문에 자리 올림되서 C가 1이된다.전가산기를 구성한 회로이다. 두 개의 반가산기와 OR게이트를 이용한 것으로 표현되고, 3개의 입력과 2개의 출력을 가진다 ... 비트에서 X에 1을 해줘야 하므로 연산은 X-Bin-Y가 된다.4.전감산기 회로를 구성하고 진리표를 작성하라.5. 2bit병렬 2진 가산기를 구성하여 실험하고 진리표를 작성하라.위 ... 으로 보이는데, 디지털 공학 시간에 배웠듯 전가산기를 연속적으로 늘어놔도 2비트 이상의 가산기가 만들어진다.고찰실험 1,2,3,4의 결과를 이용하여 가산기 및 감산기의 출력을 부울대두
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,000원 | 등록일 2014.09.30
  • 아주대 논회실 논리회로실험 실험3 예비보고서
    - 전압계 또는 오실로스코프Half AdderFull Adder- 반가산기 회로는 2진수 덧셈에서 맨 오른쪽 자리 계산을 위해 사용- 2개의 비트 A 와 B를 더해 합 S와 자리올림C ... 는 두 개의 2진수 입력과 두 개의 출력을 가지는데, 두 개의 2진수 입력의 덧셈 은 0-2사이 이므로 출력도 두 개가 필요로 한다. 반가산기의 진리표와 부울함수는 다 음과 같다.입력 ... 출력xyCS0000010110011110부울함수 : S = x’y + xy’C = xy4.감산기(subtractor)두 2진수의 뺄셈은 감수의 보수를 구해서 그것을 피감수에 더함
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,500원 | 등록일 2014.04.08 | 수정일 2015.04.16
  • 실험3예비 Adder&Subtracter
    가산기와 감산기의 기본 구조 및 동작 원리를 이해한다.2. 이론1) Half Adder(반가산기)- 반가산기 회로는 2진수 덧셈에서 맨 오른쪽 자리 계산을 위해 사용- 2개 ... 하는 조합회로- 반가산기 2개를 사용하여 전가산기 구성3) Half Subtractor(반감산기)- 반감산기는 한 자리2진수를 뺄셈하여 차와 빌림수를 구하는 회로- D : 차 ... 해야 할 2개의 비트와 앞의 덧셈으로부터 자리 올림 비트를 덧셈하는 것은 전가산기의 기능이다. 컴퓨터는 2개의 반가산기를 전가산기와 조합시켜, 동시에 4개 비트 또는 그 이상의 덧셈
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 2,000원 | 등록일 2014.05.13
  • 가산기
    )과 새로운 올림수 두 개의 출력을 출력하는 가산, 즉 두 비트를 더하여 합과 올림수를 만들어내는 회로가 가산기이고 전가산기는 자릿수가 많은 2진수의 덧셈에서 어떤 자리의 덧셈을 할 때 ... 낮은 자리로부터의 올림수를 고려한 가산기이고 이 두 개를 합쳐 전가산기를 반가산기라고 하는 2개의 입력 회로와 조합시켜 2비트 덧셈기를 만들 수 있다는 것을 알았다. 이번 실험 ... 실험2가산기-결과 레포트-1. 7400계열의 NAND 게이트들을 연결하여 반가산기를 구현하고 입력에 대한 출력 전압을 측정하여 다음의 표에 작성하고, 출력 단자에 LED를 연결
    Non-Ai HUMAN
    | 시험자료 | 8페이지 | 1,500원 | 등록일 2015.06.23
  • 판매자 표지 자료 표지
    전자전기컴퓨터설계실험2(전전설2)4주차결과
    )Xilinx 프로그램으로 HDL 중 하나인 verilog를 사용하여 가산기 구현의 응용인 감산기를 구현하고 또한 비교기를 구현한다.2. 배경 지식(Essential ... . 보수란 말 그대로 채워주는 수라 할 수 있는데 예를 들어 세 자리진수에서 1의 보수는 99라 할 수 있다. 컴퓨터의 경우 2진수를 사용하므로 예를 들어 네 자리진수 ... , Adder, Mux 등이 있다.다. 감산기4bit 가산기와 마찬가지로 하위 모듈들로 구성된다. 가산기의 경우 반가산기들의 상위 모듈인 전가산기가 4bit 가산기를 만들었던 것처럼 감산
    Non-Ai HUMAN
    | 리포트 | 19페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2017.02.10
  • [컴퓨터공학기초설계및실험2 보고서] Ripple-Carry Adder (RCA) design
    circuit)로 연산하는 것으로 기억 능력을 갖지 않는다. 말 그대로 2진수의 덧셈을 하는 논리 회로이며, 종류로는 반가산기와 전가산기가 있다.* 반가산기가산기란 1비트의 2개 ... 이 나오는 것을 확인할 수 있다. AND, OR, NOT 등을 이용한 간단한 반가산기 회로는 상위 자리의 처리를 할 수 없고, 한 자리의 처리를 하므로 불완전하다. 반가산기자리 ... 목적가산기(Full Adder, Half Adder)의 구성과 동작 특성를 알고, 가산기의 연산장치를 이해한다. Ripple-Carry Adder (RCA)의 동작 원리에 대해
    Non-Ai HUMAN
    | 리포트 | 20페이지 | 2,000원 | 등록일 2015.04.12 | 수정일 2015.04.24
  • [텀프로젝트]디지털 논리회로 설계 - 2자리수 16진수 가감산기
    -Input AND Gate 74LS32 Quad 2-Input OR Gate Equipment and P arts list결론 및 향후과제 한자리 수 더하기 한자리가산기와 감산기 ... 를 완성 결과값이 두 자리수가 나오는 가산기를 만들려고 시도 하였고 16 진수로 바꾸어서 두 자리 수 까지 얻는데 성공 16 진수라는 한계에 부딪혀 15 까지밖에 출력하지 못함 향후 ... 과제는 16 진수 외에 다른 방법을 찾아서 두 자리가산이 가능하도록 만드는 것과 두 자리 수 감산기도 만드는 것이 남은 과제Q A{nameOfApplication=Show}
    Non-Ai HUMAN
    | 리포트 | 11페이지 | 2,000원 | 등록일 2013.12.13 | 수정일 2014.12.23
  • [아주대] 논리회로실험 3장 예비(가산기 & 감산기)
    한다.두 개의 2진수를 더하는 조합논리회로를 반가산기(Half adder, HA)라 부르며 두 개의 2진수와 더불어 자리올림수도 더해주는 조합논리회로를 전가산기(Full Adder ... 와 전가산기의 차이, 반감산기와 전감산기의 차이를 알아본다.RESUME OF THEORY● 가산기덧셈을 하는 장치를 가산기(Adder)라 한다. 덧셈은 2진수에서 더해지는 수를 피 ... 라 하고 상위 합의 비트를 carry-out이라 한다. 반가산기는 두 개의 2진수 덧셈을 위해 XOR gate 하나와 AND gate 하나로 만든 회로이다. XOR gate와 AND
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 2,000원 | 등록일 2013.09.15 | 수정일 2013.09.25
  • [아주대] 논리회로실험 3장 결과(가산기 & 감산기)
    어서 회로의 구성이 매우 간단했다. 반가산기2진수의 덧셈에서 맨 오른쪽 자리 계산을 위해서 쓰이므로 뒷자리자리 올림 값을 생각하지 않기 때문에 입력은 A, B 2개를 갖고 출력 ... The Resulting ReportExperiment 3 ? 가산기 & 감산기OBJECTIVES2진수의 덧셈과 뺄셈을 위해 감산기와 가산기를 Logic gates를 통해 만들 ... 에서는 단순히 2개의 1비트 2진수를 더하고 더한 합과 더했을 때의 캐리 값만 출력되어 나오기 때문에 2개의 입력과 2개의 출력만 있으면 되지만, 전가산기는 그 자릿수의 1비트 2진수의 합
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 2,000원 | 등록일 2013.09.15
  • 전자공학과 디지털 회로 및 실험설계 텀프로젝트 간이 전압계입니다.
    . 프로젝트 주제2. 제작 동기3. 팀원 구성 및 역할4. 사용 부품 및 공구5. 실험원리5-1 실험 부품 설명5-2 동작 원리6. 실험결과1. 프로젝트 주제10V 이하의 전압 ... 를 가지며, 두 개의 입력단자간의 전압 차이를 증폭시키는 증폭기로, 고증폭도를 가지며 아날로그 신호의 가산, 감산, 적분 등의 연산이 가능한 증폭기를 말한다. 어떤 용도로 사용 ... 하느냐에 따라 목적(기능)이 달라지며, 공급되어야 하는 전압 또한 달라진다. 연산 증폭기는 전압에 의해 신호를 증폭해주는 전압증폭기에 포함이 될 수 도 있고, 2개의 입력신호의 차에 비례
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 2,000원 | 등록일 2016.04.06 | 수정일 2017.05.23
  • [논리회로실험] 실험2. VHDL을 이용한 가산기설계1
    does이번 회로는 '4bit 전가산기&전감산기'이다. 즉, 1bit 2진수를 3개를 더하는(혹은 빼는) 회로를 4번 반복하는 회로이다.· 1bit 전가산기1bit 2진수 3개를 더 ... 과 목 : 논리회로설계실험과 제 명 : 실험2. VHDL을 이용한가산기설계1담당교수 :학 과 : 전자전기공학학 년 : 3학 번 :이 름 :제 출 일 : 2013.04.02 ... .Introduction조합회로의 특징과 기본적인 VHDL 코드작성법을 이용하여 4bit 전가산기와 전감산기를 구현해본다.Design① Describe what your circuit
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,500원 | 등록일 2014.03.22
  • 논리회로실험) 가산기 감산기 결과보고서
    *************010110101100001001100001000110100111110010- 다음은 4 bit ADD 전가산기 회로에 대한 Wave 결과 값이다.- 다음 표는 입력 값 2진수 표기로 나타나는 4비트 a[3..0] , b[3..0 ... 다. 4bit의 연산이므로 s(합)도 4bit로 표현된다. 이 때 ci 는 Cin의 값으로써, 반가산기에 추가적으로 첨가된 부분이다. 반가산기와 같은 값으로 2진수의 값이 표현 ... 를 구현하고, ModelSim 값과 DE2-115에서의 동작을 확인함으로써 특징과 원리를 이해하고 익숙해지는데 있다.* 이번 실험은 실험과정 1의 반가산기의 회로와 3의 4bit
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 2,000원 | 등록일 2014.01.06
  • 논리회로실험 실험3 Adder & Subtracter 결과보고서
    했다.- 반가산기2진수의 첫째자릿수에서 두 입력 값의 합을 계산하는 회로이다. 만약 두 입력의 합이 2라면 다음 자릿수로 1이 올라간다.- 반가산기는 이전자리에서 올라오는 캐리 ... 를 계산하지는 않기 때문에 2진수의 맨 앞자리의 연산에서만 사용되는 회로라는 것을 알 수 있다.- 첫째자릿수를 제외한 다른 자릿수에서는 전가산기가 사용되는데 이 회로는 이전 자릿수 ... 진수의 첫째자리를 제외한 모든 자릿수에서 덧셈연산이 가능하다.- 회로구성이 반가산기 2개와 추가로 OR게이트까지 설치하였기 때문에 상당히 복잡한 모습을 알 수 있다.- 반가산기를 2
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,000원 | 등록일 2013.09.08
  • 판매자 표지 자료 표지
    디지털공학 레포트( 8x3 우선순위 인코더, 3초과 코드이용 가산기)
    S6:1 S5:0 S4:0 S3::0 S2:0 S1:1 S0:13)회로 작성3초과코드의 가산기를 구현하기에 앞서 일반적인 4비트의 리플캐리 가산기를 구현함. 가장 작은 자리의 수 ... 수의 결과가 나오는 시뮬레이션3)시뮬레이션문제2) 2개의 3초과 코드로 표현된 10진수를 받아 덧셈을 수행하는 가산기를 구현하시오. 3초과의 경우 캐리의 유무에 따라 보정을 수행 ... PAGE CONNECTOR를 이용하여 다음페이지의 회로와 연결되도록 구현하였다.그림7 4비트 리플캐리 가산기에 캐리의 유무에 따른 보정회로를 연결한 회로.가장 큰 자리의 합에 캐리
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 2,500원 | 등록일 2013.10.29
  • 실험 23 ADDA 변환기 예비
    일 경우, 2N-1개의 펄스시간이 요구되어 변환시간이 길어진다.2. D/A 변환기(1) 전류 가산형 D/A 변환회로 (사다리꼴 D/A 변환기)⇒ n bit 2진 하중 저항회로 ... } over {4} +S _{n-3} {1} over {8} + CDOTS +S _{0} {1} over {2 ^{n}} )(3) D/A 변환기의 입출력 인터페이스 : CPU ... 23. AD/DA 변환기- 목적(1) D/A 변환기의 궤환을 이용한 계수 비교형 A/D 변환방법에 대하여 이해한다.(2) 2진 하중(binary weighted) 저항회로를 이용
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 1,000원 | 등록일 2016.04.26
  • [결과]실험3. 가산기 & 감산기
    을 출력하는 특성을 가지고 있다. 반가산기는 그 특성을 이용하여 XOR gate의 출력 S는 2진수를 더한 값을 나타내고 AND gate의 출력 C는 2진수자리 값 carry-out ... 이 어떻게 되는지 알아보았다. 실험4에서는 전감산기를 반감산기 2개와 OR gate를 이용해 구성해보고 입력 값에 따른 출력 값이 어떻게 되는지 확인해보았다.반가산기와 반감산기의 회로 ... 을 표시한다. 실제 실험에서도 이론적인 예상 값과 같은 값이 나오는 것을 LED를 통하여 알아보았다.?실험2. 전가산기INPUTOUTPUTABC _{i}SC _{0
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,500원 | 등록일 2013.09.28
  • [대충] 결과 가산기와 ALU 그리고 조합논리회로 응용
    디지털공학실험(결과보고서)실험 : 가산기와 ALU 그리고조합논리회로 응용◆실험가. 2개의 입력과 출력을 표시하고 ALU를 이용하여 16진 가감산 결과를 확인하는 실험을 해 보 ... 1B07segF3F2F1F07segLHLL4LLHL2LHHL6HLLH9LHHL6HHHH15LLHH3LLLH1LHLL4LHLL4LLLH1LHLH5HLHL10LLHL2HHLL12조건 ... 진수로, 10진수의 16을 16진수의 값으로 변경하면 첫째자리 16진수의 값은 0이 나옵니다.◆검토 및 고찰이번 실험에서는 ALU(74181) 소자의 기능 중 덧셈 기능을 이용
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2015.01.17
  • 실험3결과 ADD&SUB
    하는 반가산기 회로이다. 2개의 비트 A와 B를 더해 합 S와자리올림 Co를 출력하는 조합 회로이다. 예상과 정확하게 일치하는 결과를 얻었다.(0 0 0 0) (0 1 1 0) (1 ... _{o} =AB+BC _{i} +AC _{i}2개의 비트 A,B와 자리올림 Ci를 더해 합 S와 Co를 출력하는 조합회로인 전가산기 회로이다. 반가산기 2개를사용하여 간단히 전가산기 ... [실험3] Adder & Subtractor1. 실험 결과1) Half-adderS= bar{A} B+A bar{B}#C=AB2진수 덧셈에서 맨 오른쪽 자리 계산을 위해 사용
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 3,000원 | 등록일 2014.05.13
  • 아주대 논리회로실험 가산기, 감산기 결과보고서
    *************10실험 1 반가산기 결과값(결과는 LED를 이용하여 확인함)실험 1은 반가산기를 구성하는 실험이었다. 반가산기 회로는 2진수 덧셈에서 맨 오른쪽 자리 계산을 위해 사용 ... 하는 실험이었다. 반감산기는 한 자리2진수를 뺄셈하여 차와 빌림수를 구하는 회로이다. 여기서 B는 받아내림(borrow)을 표시하고, D 는 차를 나타내는 출력이다.이 또한 위 ... 었다. 반감산기는 반가산기에 NOT gate만 추가로 연결 하면 되었기 때문에 실제 실험에서는 실험1번 후 바로 3번을 먼저 한 다음 실험 2번으로 넘어갔다.실험 4)전감산기 회로
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,000원 | 등록일 2013.11.29
  • 전전컴설계실험2-6주차예비
    )0*************10110110010101001100011111-비교기두 수의 대소를 살피는 회로로, 논리 회로를 조합시켜서 만든다. 2진수를 A, B로 할 때 한 자리 ... of this Lab이번 실험은 1-bit 감산기와 4-bit 감산기를 구현하는 것이다. 1-bit 감산기에서 감산연산은 피감수비트의 반전비트와 감수비트의 가산연산으로서 작용 ... 이 포함되어 있기 때문에 감산논리회로는 가산논리회로를 포함하고 있다. 정확하게는 가산회로의 입력과 출력에 not gate만을 추가해준다. 그 결과 4-bit 감산기도 1-bit 감산기
    Non-Ai HUMAN
    | 리포트 | 13페이지 | 1,500원 | 등록일 2014.03.28 | 수정일 2014.04.15
  • 전문가 요청 쿠폰 이벤트
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 12월 09일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
12:47 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감