• 통큰쿠폰이벤트-통합
  • 통합검색(1,915)
  • 리포트(1,795)
  • 시험자료(69)
  • 자기소개서(39)
  • 방송통신대(8)
  • 논문(4)
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털논리게이트" 검색결과 1,441-1,460 / 1,915건

  • [전기전자]멀티플렉서,디멀티플렉서 예비&결과보고서
    을 통하여 전송하는 것을 의미한다. 디지털 멀티플렉서는 많은 입력선(input) 중에서 하나를 선택하여 출력선(output)에 연결하는 조합회로이다. 선택선(Select)의 값 ... 한다. 아래 그림은 41 멀티플렉서를 나타내고, I0에서 I3까지의 네 입력선(Input)은 각각 AND 게이트의 한 입력이 된다. 선택선 S0과 S1은 특정한 AND 게이트 ... 하다. 따라서 41 멀티플렉서의 입력은 총 6개이며, 모든 가능한 경우는 가지가 되므로 일반적은 논리 조합회로 설계절차를 따라는 것은 어렵다. 여러 개의 입력 중에서 하나를 선택
    리포트 | 5페이지 | 1,500원 | 등록일 2007.08.08
  • <VHDL>Pre lab - BCD to Excess3 code converter !! (A+리포트 보장)
    )에 이르기까지 여러 레벨에서 디지털 시스템을 모델링 하는 데 사용될 수 있는 하드웨어 기술 언어를 말한다.모델링 되는 디지털 시스템은 게이트 처럼 간단하거나 완전한 디지털 전자 시스템 ... coding 후 SAVE 및 Syntax check3) Assign Package Pins 에서 pin 할당4) Synthesize – XST (논리소자 합성하기 ... Circuits) Hardware Description Language의 약어이며 VHDL은 알고리즘 레벨(algorithm level)에서 게이트 레벨(gate level
    리포트 | 28페이지 | 3,000원 | 등록일 2009.06.29
  • 컴퓨터 통신(중간,기말)
    (Digital Service Unit)- 디지털 데이터를 디지털 신호로 변환해 주는 역할.CSU(Channel Service Unit)- 각각의 트렁크를 받아 속도에 맞게 나눠 분할 ... 을 제거해 준다. 네트워크간에 연결을 위한 장비로, 인터넷에서 물리적 망들을 상호 연결하고 데이터의 전달 경로를 결정한다.-게이트웨이(Gateway): 언어적 의미는 관문, 진입로란 뜻 ... 데이터를 컴퓨터의 연산 장치나 기억 장치로 입력시키기 위한 기기들로 키보드, 마우스, 디지타이저, 디지털 카메라, 조이스틱, 터치 패드, 라이트 펜, 바코드 판독기 등이 있
    시험자료 | 77페이지 | 5,500원 | 등록일 2011.04.25
  • 네트워크구축감리사례
    , 게이트웨이, 전단프로세서(FEP) 등). 네트워크 운영체계(NOS)- 네트워크 형태. 게이트웨이. 망접속장비 (라우터, FEP). 프로토콜 (TCP/IP, SNA)- 단위조직 ... 별 네트워크 구성. 전산센터/서버(거점)/규모별 지방관서. 조직/데이타 매트릭스. LAN (이더넷, ATM, 무선 LAN). 게이트웨이, 스위칭장비, 라우터, 허브- 네트워크 ... 을 검토하여야 함. 장비현황. 라우터/DSU(Digital Service Unit)/모뎀/허브 설치 현황. UTP(Unshielded Twisted Pair) 번호/IP 주소/PC
    리포트 | 19페이지 | 1,500원 | 등록일 2010.03.13 | 수정일 2018.04.16
  • 산술연산논리회로
    예비보고서실 험 주 제 :실험5. 산술연산 논리회로과 목 :디지털회로실험학 번 :분 반 :이 름 :1.실험 제목산술논리연산회로(ALU)2.관련이론산술논리연산장치(ALU ... 의 비트의 흐름과, 그 안에서 수행된 연산들은 게이트 회로에 의해 통제되는데, 게이트 회로는 다시 각 연산코드에 대해 특별한 알고리즘이나 순서를 사용하는 순차 논리 장치(s ... : Arithmetic Logic Unit)는 여러가지 산술연산과 논리연산을 수행하는 회로를 말한다. 산술연산을 위한 가장 기본적인 요소는 이진병렬가산기로서 여러 개의 전가산기 회로를 연결
    리포트 | 5페이지 | 1,000원 | 등록일 2008.09.20
  • 전기회로
    로 신호가 들어가서 또 다른 신호를 발생시키게 된다. 그리고 각 자리는 각각 하나의 플립플롭으로 만들면 된다. 각 자리 사이에는 각각의 플립플롭을 연결해 주는 몇 개의 논리게이트로 연결 ... JK FLIP-FLOP 카운터와리플 카운터의 설계본 실험에서는 JK FLIP-FLOP 카운터 중에 4를 빼고 하였던 순차논리 회로를 4를 합하여 0분터 9까지 되게 실험을 하 ... 였으며, 같은 원리로 BCD리플 카운터를 만들어서 실험해 보았고 이에 대해 실험계획을 세우고 설계해서 직접 작동하는지 여부를 확인해 보았다. 또한 이와 관련되어 다른 논리 회로를 이용
    리포트 | 8페이지 | 1,000원 | 등록일 2009.11.01
  • 시프트 레지스터
    를 저장하고, 그 내용을 마이크로 프로세서에 전달하고, CRT에 넘겨 주기도하며, 연산에 필요한 기능을 수행하기도 하는 중요한 디지털 시스템의 요소이다.2) 레지스터의 형태4비트의 2 ... ) 직렬입력 - 직렬출력그림 9-2는 74LS91시프트 레지스터의 핀 배치와 논리도 이다. 8개의 RS플립플롭이 직렬로 연결되어 데이터를 직렬로 입력하고 출력할 수 있는 TTL ... ) 논리도그림 9-2 54/74LS91 8비트 시프트 레지스터그림 9-3 4비트 직렬입력 시프트 레지스터그림 9-4그림 9-3과 같은 4비트 시프트레지스터에 QRST = 1010이 저장
    리포트 | 7페이지 | 1,000원 | 등록일 2009.05.28
  • [전자회로실험] 래치와 플립플롭 예비레포트
    아날로그 및 디지털 회로 설계 실습9장 래치와 플립플롭예비report제출일 :담당 교수님 :학번 :이름 :설계실습 9. 래치와 플립플롭1. 목 적순차식 논리회로의 기본 소자인 ... 래치- 동작상태를 살펴보면 R과 S의 입력에 0 또는 1을 가하면 출력 Q 또는 Q‘를 얻게 되는데 이 때 NAND 게이트는 AND 게이트에 NOT 게이트를 직결한 것과 같 ... 으므로 AND 게이트로 보고 입력 R 또는 S에 0이 가해지면 무조건 0이므로 NAND 게이트는 그 반대인 1이 된다. 따라서 출력 상태를 쉽게 추정할 수 있다. R=1, S=0이면 Q
    리포트 | 6페이지 | 1,000원 | 등록일 2008.11.21
  • lab view를 이용한 DC모터 제어
    을 입력하면 2²와 2¹와 20 등 3군데에 출력이 나온다. 다이오드메트릭스 게이트논리회로의 조합으로 구성되며 대표적인 기능을 갖는 것은 집적회로화 되어있다. PCM통신 ... 에서는 아날로그디지털 변환기를 엔코더라 한다.□ 실험도구○ Bread Board & NI ELVIS○ 12V DC 모터□ 실험방법1. 우선 케이블을 가지고 PC 와 NI ELVIS 장비를 연결
    리포트 | 8페이지 | 1,000원 | 등록일 2010.05.09
  • 디지털설계를위한 PLD 순차회로구현 방법과 모듈보드 안내서
    과 같이 구성되고 입력핀으로 혹은 출력핀으로 사용할 수 있다.?출력으로 사용할 때 D 플립플롭에 대한 출력 혹은 논리게이트의 단순조합으로 이용할 수 있다.?D 플립플롭을 사용하지 않 ... 디지털설계를 위한 순차회로부 구성 방법과 모듈보드 안내서원광대학교 전기?정보통신공학부 이상설 교수디지털설계 교과목에서 학생들이 직접 시스템동작을 설계를 하고 설계된 내용을 구현 ... 할 수 있게 하기 위한 순차회로부의 구현방법과 제공되는 모듈보드를 안내한다.디지털설계에 사용되는 시스템의 구조는 아래와 같이 순차회로부와 외부기기부로 나누어 생각할 수 있다. 순차회
    시험자료 | 17페이지 | 1,500원 | 등록일 2011.09.16
  • 전자회로 프로젝트 CMOS CS Amplifier 설계 프로젝트 (Pspice 실험, 출력 모두 수록)
    컨덕턴스(gm)가 낮다는 문제가 있지만 게이트 전류가 거의 0인 장점이 있어 구조의 긴요해서 접합형 트랜지스터보다 고밀도 집적에 적절해서 현대의 집적 회로에 주류가 되고 있으며, 논리 ... 의 편의성을 위해 제작되었다는 것을 알게 되었습니다. CMOS CASCODE 증폭기는 공통 게이트 증폭기 단을 공통 소스 증폭기단에 놓은 것으로 이는 current ... -buffering특성과 공통 게이트 회로의 우수한 고주파수 응답을 가지고 있는 공통 소스증폭기에서 얻어진 큰 트랜스컨덕턴스와 높은 입력 저항을 결합시킨 회로입니다. 장점으로는 공통소스 증폭기
    리포트 | 14페이지 | 5,000원 | 등록일 2009.06.19
  • [교육]수업지도안에 따른 수업 자료입니다. (교수자료)
    이고, F는 불 함수가 된다. ▱논리 게이트디지털 회로를 만드는데 있어 가장 기본적인 요소이다. 대부분의 논리 게이트들은 두 개의 입력과 한 개의 출력을 가진다. 주어진 어떤 ... ▱원리(原理)∘사물의 근본이 되는 이치 ▱게이트∘입력 단자, 출력 단자, 제어 단자를 하나씩 가지며, 제어 신호가 특정한 조건을 만족한 경우에만 입력 신호가 출력 단자에 나타나 ... 는 회로 ▱불(boolean)∘영국의 수학자 조지 불(George Boole)이 창안한 불 대수의 이론과 규칙에 따른 연산에 관한 용어에 붙는 형용사. ∘논리값을 다루는 연산에 관한
    리포트 | 18페이지 | 1,000원 | 등록일 2007.03.06
  • 7세그멘트
    (behavioral level)에서 VHDL로 구현하면 간단한 입출력의 기술만으로도 같은 동작을 구현할 수 있다. 왜냐하면 논리 합성과정을 통해서 CAD도구가 자동으로 게이트 수준으로 바꾸어 주기 때문이다. ... 7-Segment디지털회로에서 숫자를 표시하기 위하여 가장 많이 사용하는 소자이다.이름에서 알 수 있듯이 7개의 LED(Light Emitting Diode)를 이용하여 왼 쪽 ... 하여 직접 게이트로 구현하려면 상당히 복잡한 연산과정을 통하여 복잡한 회로가 구성된다. 디코딩 해야 하는 것의 개수가 4개나 되기 때문이다. 그러나 이렇게 복잡한 회로를 동작수준
    리포트 | 2페이지 | 1,000원 | 등록일 2008.04.25
  • Ch10. 플립 플롭
    (quad 2-input NAND Gate)- 4개의 정 논리 NAND 게이트가 각각 독립적으로 동작한다. 어느 게이트든 하나 이상의 입력이‘0’상태이 면 출력은‘1’이다. 두 입력 ... 은 평균 10nsec, 패키지당 소비전류는 평균 12mA이다.?TTL 7410(3-input NAND Gate)- 3개의 정 논리 NAND 게이트는 각각 독립적으로 동작한다. 각 ... 에서 트리거되므로 이들을 에지 트리거 플립플롭이라고 부르는 경우가 많다.아래의 그림은 RS-플립플롭 회로를 나타내고 있다. 여기서 앞단에 2개의 NAND 게이트를 추가함으로써 S(Set
    리포트 | 8페이지 | 2,000원 | 등록일 2008.01.08
  • 관로마찰 실험 보고서
    의 상류이고 2는 하류이다. 같은 논리로 이음의 앞과 뒤에서 압력을 측정하게 되면 (식 7)에서가 구해지고 이것을 (식 6)에 대입하면 각각의 관이음에서의 손실계수, K를 실험적으로 얻 ... 토출구의 게이트 밸브를 연다.⒞ 측정하고자 하는 관의 출구 밸브를 열고 나머지 관들의 출구밸브는 모두 잠근다.⒟ 측정하는 관에 설치된 압력 탭 위치에서의 압력들을 수두 높이로 기록 ... 다섯 가지의 결론이 나왔다.첫 번째로, 휴먼에러를 생각할 수 있다. 디지털 계측기를 사용하지 않은 아날로그 마노미터를 사용한 실험기구를 이용하여, 육안 측정으로 인한 측정값 오차
    리포트 | 9페이지 | 2,000원 | 등록일 2013.03.27
  • 실험3.반가산기,가산기
    0. 실험관련내용(이론). 반가산기0) 컴퓨터 내에서 2진 숫자(비트)를 덧셈하기 위해 사용되는 논리 회로의 일종으로 반가산기는 2개의 디지털 입력(비트)을 받고, 2개의 디지털 ... 하기 위한 논리 회로의 일종. 전 가산기는 3개의 디지털 입력(비트)을 받고, 2개의 디지털 출력(비트)을 생성한다. 즉, 표에서 보는 바와 같이 덧셈해야 할 2개의 비트와 다른 ... 숫자 위치(digit position)에서 보내온 자리 올림 비트를 받아 2개의 출력, 즉 합(sum)과 새로운 자리 올림수(result carry)를 생성한다. 컴퓨터는 전 가산기
    리포트 | 4페이지 | 1,500원 | 등록일 2008.05.25
  • 24진시계,디지털시계,부울식
    24진 디지털 시계1. 24진 시계 회로도2. 세그먼트3. 논리함수 유도4. NE555 타이머회로24진 디지털 시계5. 부가기능6. 결론7. 브레드보드 사진목적디지털 회로의 이해 ... 및 설계24진 시계 회로도Click세그먼트7 세그먼트 표시기논리함수 유도현재상태 다음상태 0 0 0 0 0 1 0 0 1 0 1 0 0 1 0 0 1 1 0 1 1 1 0 0 1 ... */C+S*/B*C*/A; C=S*/C; /Z=/A*/C*S; A=S*B*C+S*A/C6진 카운터논리함수 유도입력 출력 A B C D Y0 Y1 Y2 Y3 Y4 Y5 Y6 0 0 0
    리포트 | 20페이지 | 1,500원 | 등록일 2007.12.03
  • 논리회로 정리 레포트
    4장 논리회로4.1 논리회로의 개요고속, 저전력 디지털 IC가 논리회로에 사용되고 있으며, 각종 전자 제어 회로의 설계에 응용- 조합논리회로 : 출력이 현재의 입력상태에 따라 ... 결정되는 논리회로- 순서논리회로 : 논리회로에 기억소자를 부가하기 때문에 출력은 현재의 입력상태 뿐만아니라 과거의 입력상태에도 의존한다.4.2 기본적인 논리 게이트 회로게이트 명칭 ... 이 가질 수 있는 어떤 값에 대해 네 개의 AND 게이트 중에 세 개의 AND 게이트 출력은 항상 0 이 됨.4.5 플립플롭1. 순서논리회로순서논리회로는 현재의 입력신호 뿐만아니
    리포트 | 11페이지 | 1,000원 | 등록일 2008.06.24
  • 실험 1. BASIC GATES
    다. 이는 논리 회로에서 가장 기초적이면서도 중요한 것이다. 모든 논리회로는 이런 기초적인 게이트들로서 이루어지며 이를 바탕으로 logic을 짜서 사용하도록 되어있다. 이번 실험 ... 에서도 2-input gate를 사용하여 3-input gate를 만들어보는 것으로서 기초적인 논리게이트에 대해 정확히 아는 것이 중요함을 알았다. 그리고 마지막 실험을 통해서 ... this code of ethics.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일: '08. 9. 20과목명: 논리회로실험교수명
    리포트 | 8페이지 | 2,000원 | 등록일 2009.03.10
  • FPGA를 이용한 신호등구현
    되며, 전공정을 다 거쳐서 제조된다는 점에서 완전주문형 설계와 유사하다.? 표준 셀은 동작과 성능이 이미 입증된 디지털 논리 기능 혹은 아날로그 회로 기능이 소프트웨어 파일의 형태로 이름 ... 의 예측이 어렵고 논리 소자의 성능 또한 CPLD의 구조에 비해 떨어진다. 그러나 사용자가 사용할 수 있는 게이트의 용량은 CPLD 보다는 많다는 장점을 가지고 있는데, 이것은 각각 ... 프한 학교 교육에서 이론적인 교육환경을 벗어나 이론에서 얻은 결과를 직접 눈으로 확인 할 수 있도록 하는 환경을 제공하기 위한 디지털 논리 회로 설계 실습 장비이다.? 산업 현장
    리포트 | 52페이지 | 1,500원 | 등록일 2007.08.08
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 28일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:08 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감