• 통합검색(4,026)
  • 리포트(3,735)
  • 자기소개서(231)
  • 시험자료(32)
  • 방송통신대(11)
  • 논문(10)
  • 서식(4)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로실험 2" 검색결과 121-140 / 4,026건

  • 판매자 표지 자료 표지
    4주차 결과 보고서 18장 기본 논리 소자
    18장 기본 논리소자를 활용한 논리회로 실험 보고서2. a)AND 게이트 전압 측정XYF000.005mV05V0.008mV5V00.005mV5V5V4.945VAND 게이트 진리표 ... 보다 적은 입력값인 경우는 출력값이 0이 나온다는 것을 유추할 수 있다.18장 기본 논리소자를 활용한 논리회로 실험 보고서실 험 일학 과학 번성 명2. d)OR 게이트 전압 측정 ... 값)000.123V014.685V104.643V110.132V● 실험사진18장 기본 논리소자를 활용한 논리회로 실험 보고서실 험 일학 과학 번성 명자체평가1) +라인 -라인2)03)X=0 Y=04)NOT AND5)NOR OR6)기본 항등식실 험 점 수
    리포트 | 6페이지 | 2,000원 | 등록일 2023.03.14
  • 전기및디지털회로실험 실험 6. 논리조합회로의 설계 예비보고서
    전기및디지털회로실험 예비레포트 담당교수 : 학과 : 학번 : 이름 : 목차 실험2 실험 개요2 이론 조사2 실험 기기6 예비보고서 문제풀이6 실험 순서7 참고 문헌16 실험명 ... 실험 6. 논리조합회로의 설계 2. 실험 개요 논리게이트의 조합으로 복잡한 논리적 함수관계를 구현하는 연습을 행한다. 또한 불필요하게 복잡한 논리함수를 단순화시키는 방법 ... 비트를 더하여 합과 올림수를 만들어내는 회로2진 비트를 쓰는 컴퓨터 회로이다. 그림과 같이 A, B를 각각 입력 단자로 하는 논리합은 S, 자리올림은 C로 나온다. 그러나 이
    리포트 | 16페이지 | 1,000원 | 등록일 2023.06.30 | 수정일 2025.02.19
  • 판매자 표지 자료 표지
    인코더와 디코더 회로 예비 보고서(고찰포함)A+
    는 조합회로로서 n개의 binary 입력신호로부터 최대2^n개의 출력신호를 만들 수 있다.회로의 enable 입력이 존재한다면 반드시 정상적인 논리출력을 얻기 위해서는 enable ... 는 7-세그먼트의 입력이 된다. 7개의 출력에 대한 논리함수를 구해보면 다음과 같은 부울함수로 표시된다.BCD -7 세그먼트 디코더는 2진수를 10진수를 변환해 주기 떄문에 회로 ... 을 보면 숙지하였고. BCD -7세그먼트 디코더에 대한 내용도 부족하여 따로 찾아보고 이론과 자료를 통해 공부하였다. 실험 목적인 부호변환 회로의 설계방법과 7 -segment 의 사용법을 익히는 것도 인지하고 실험에 임해야겠다. PAGE \* MERGEFORMAT 2
    리포트 | 5페이지 | 2,000원 | 등록일 2024.04.19 | 수정일 2024.04.21
  • 판매자 표지 자료 표지
    연세대 반도체 융합전공 합격 자기소개서 및 학업계획서
    의 학업 계획을 세워보았습니다. 2학년 2학기에 '기초회로이론', '디지털논리회로', '데이터구조' 과목을 수강하여 전자공학도가 되기 위한 기초전공 역량을 쌓도록 하 ... 2024-2 지능형반도체융합 연계전공 장학생 지원서 회로 시스템 지원 1. 지원동기 및 진로희망 이번 지능형 반도체 융합 연계전공 프로그램 기회를 통해 제가 관심 있어 하고 잘할 ... 수 있는 회로, 시스템 분야로 전공 지식을 쌓아서 미래에 지능형 반도체 전문가가 되고 싶습니다. 지능형 반도체 융합 연계전공 장학생이 되기 위해 2가지 열정과 계획을 갖추
    자기소개서 | 2페이지 | 8,000원 | 등록일 2024.08.20 | 수정일 2024.08.22
  • 아날로그 및 디지털 회로 설계실습 결과보고서7
    1. 서론논리 게이트 소자를 이용하여 여러 논리 게이트 회로를 구성하고 예상한 진리표와 결과가 맞는지 확인하는 실습을 진행했다. 또한 시간 딜레이를 측정하여2. 설계 실습 내용 ... 소자를 가지고 다른 논리 게이트 회로를 구성하는 실험을 진행했다. 관찰한 값으로 진리표를 작성하여 비교했다. (A) AND, OR, NOT 게이트를 사용하여 NAND, NOR ... 및 분석2.1 설계한 논리게이트 구현 및 동작(A) Low(0) 값, High(1) 값, Vcc를 각각 0V, 5V, 5V로 설정한다. AND, OR, NOT 게이트를 사용
    리포트 | 13페이지 | 1,000원 | 등록일 2024.07.05
  • 판매자 표지 자료 표지
    논리회로실험 레포트
    논리회로실험 예비레포트20000001 임0000000000학부1. 내용:(1) NAND 게이트 Hyperlink "http://terms.naver.com/entry.nhn ... ?docId=2835924" NAND 게이트 [NAND gate] (두산백과)(2) NOR 게이트OR 게이트와 반대로 부정 논리합을 구현한 디지털 논리 회로의 일종으로, [그림 ... /XOR-%EA%B2%8C%EC%9D%B4%ED%8A%B8-XNOR-%EA%B2%8C%EC%9D%B4%ED%8A%B8논리회로실험 결과레포트20000001 임0000000000학부1
    리포트 | 4페이지 | 1,000원 | 등록일 2024.07.14 | 수정일 2024.07.20
  • 전기및디지털회로실험 실험 3. 부울대수와 논리조합 예비보고서
    . 부울대수와 논리조합 2. 실험 개요 (1) 부울대수의 기본 공리와 정리를 이해한다. (2) 부울대수식을 논리회로로 표현하고 간단화하는 방법을 익힌다. (3) 드모르강의 정리를 이해 ... 하라.(이하 모든 실험에서 입력은 여기서의 스위치 회로를 사용하여 실시한다.) 그림 7 그림 8 입력 예상값 실제값 오차율 입력 예상값 실제값 오차율 S1 S2 LED LED ... 전기및디지털회로실험 예비레포트 담당교수 : 학과 : 학번 이름 : 목차 실험실험 개요 이론 조사 4. 실험 기기 예비보고서 문제풀이 실험 순서 참고 문헌 실험실험 3
    리포트 | 10페이지 | 1,000원 | 등록일 2023.06.30 | 수정일 2025.02.19
  • 판매자 표지 자료 표지
    부산대 어드벤처디자인 결과보고서 8주차 A+보고서 1등보고서
    입력에 의해 최대 2^n개의 출력이 나오도록 한다. 예시로 2x4 디코더를 위한 논리 회로는 다음과 같이 작성할 수 있다.[그림 4] 2x4 Decoder 논리 회로3. 실험 부품 ... 출력을 하는 NOR 게이트를 이용하여 입력이 1개, 출력이 2개인 1:2 디코더를 설계하였다.6. 실험 결과1) 함수 F(A,B)=A'B+AB' 에 대해서 다음과 같이 논리 회로 ... 는 회로이다. 데이터 입력, 제어입력, 데이터 출력을 가진다.4x1 MUX를 예시로 보면 논리회로와 진리표는 다음과 같다.[그림 1] MUX 진리표[그림 2] MUX 논리회로
    리포트 | 5페이지 | 1,500원 | 등록일 2022.03.24
  • 판매자 표지 자료 표지
    디지털 회로 실험 및 설계 - Multiplexer, DeMultiplexer 실험, JK Flip Flop 순차회로 실험 1
    1. 실험목표① 멀티플렉서의 회로 구성과 동작을 실험한다.② 디멀티플렉서의 회로 구성과 동작을 실험한다.③ JK F.F를 이용하여 동기/비동기 카운터를 실험하고 이해한다.2. 관련 ... , Y의 입력신호에 따른 출력 D0~D3를 작성하시오.?회로도? 시뮬레이션 결과? 논리상태 작성표 (Pspice 시뮬 결과 10us까지)InputOutputSELECTDataD3D2D ... 를 아래표에 작성하시오.?회로도? 시뮬레이션 결과? 논리상태 작성표 (Pspice 시뮬 결과 10us까지)InputOutputSELECTSTROBEG'Y0Y1Y2Y3S1S0
    리포트 | 19페이지 | 3,000원 | 등록일 2023.09.22
  • 전기및디지털회로실험 실험 8. 숫자표시기와 응용 예비보고서
    전기및디지털회로실험 예비레포트 담당교수 : 학과 : 학번 : 이름 : 목차 실험실험 개요 이론 조사 실험 기기 예비보고서 문제풀이 실험 순서 실험실험 8. 숫자표시기 ... 와 응용 2. 실험 개요 숫자표시기는 보통 7-세그먼트 표시기라 불린다. 이는 일상적으로 디지털 방식으로 십진수 숫자를 표시하는 데에 널리 사용되고 있다. 이 실험에서는 이 숫자표시기 ... 입력으로부터 숫자를 표시하기 위한 기본 회로요소라 할 수 있다. 이 숫자표시기 회로는 이후의 실험에서 숫자를 나타내기 위해 자주 등장하므로 이를 사용하는 회로의 구성과 사용법
    리포트 | 6페이지 | 1,000원 | 등록일 2023.06.30 | 수정일 2025.02.19
  • 판매자 표지 자료 표지
    전전설2 실험1 결과보고서
    하여 실험 및 설계 능력을 함양한다.- OR 게이트논리 회로 실험- XOR 게이트논리 회로 실험- 반가산기 회로 실험- 전가산기 회로 설계2. 배경 이론 및 사전조사[2-1] TTL ... 실험1. TTL design9/1~9/8전자전기컴퓨터공학부 2019440019 김민지결과보고서1. 실험 목적TTL을 이용한 논리 회로 구성을 이해하고 다음과 같은 내용을 포함 ... .01 = 300Ω[2-4] 1-bit 반가산기와 전가산기에 대하여 논리 회로도 및 동작을 조사하시오.두 개의 입력 비트(A, B)를 더하여 합(S)과 자리 올림 수(C)를 산출
    리포트 | 8페이지 | 1,000원 | 등록일 2023.11.17
  • 판매자 표지 자료 표지
    A+받은 기초논리회로 예비보고서 PSPICE
    1. 실험목적AND 및 OR 의 기초 논리 함수를 다이오드-저항의 논리 회로로 구현한다.2. 실험 이론논리 함수를 디지털 전자 회로로 구현하는 경우, 높은 전압을 “1” 상태 ... 를 조합하여 논리 회로를 구성할 수 있다.(1) 다이오드의 동작논리 회로에 다이오드를 사용할 경우, 다이오드는 단방향성 스위치로서 동작한다.그림 1 다이오드의 스위치 동작즉, 순 ... 다.(2) AND 회로AND 회로는 모든 입력이 “1” 일 때 “1”이 출력된다. 그 외의 모든 입력에 대해 “0”이 출력된다. AND 회로를 부울 함수로 표현하면 다음과 같
    리포트 | 6페이지 | 1,000원 | 등록일 2022.12.28
  • 아날로그 및 디지털 회로 설계실습 결과보고서9
    를 포함하여 요약한다.9번 실험에서는 조합 논리 회로의 설계 방법을 학습하였다. 특히 전가산기 회로를 구현하였다. 입출력 단자의 전압을 하나 하나 측정하는 대신 LED를 활용 ... 하여 결과를 시각적으로 확인할 수 있었다.9-4-1 실험에서는 AND와 OR를 사용하여 회로를 설계하였고 9-4-2 실험에서는 XOR을 사용하여 더 단순하고 효율적인 전가산기를 설계 ... 9-4. 설계실습 내용 및 분석9-4-1 설계한 전가산기 회로의 구현(2-level 로직 회로)설계실습계획서에서 그린 2-단계 전가산기 회로를 토글 스위치와 LED를 추가
    리포트 | 8페이지 | 1,000원 | 등록일 2024.07.05
  • 논리 게이트, 부울의 법칙 및 드모르간의 정리 예비레포트
    논리 게이트, 부울의 법칙 및 드모르간의 정리예비레포트1. 실험 제목1) 논리 게이트 – 12) 논리 게이트 – 23) 부울의 법칙 및 드모르간의 정리2. 실험 목표1) 논리 ... 게이트 – 1(1) 실험을 통한 NAND, NOR 및 인버터 게이트의 진리표 작성(2) NAND와 NOR 게이트를 이용한 다른 기본 논리 게이트의 구성(3) ANSI/IEEE 표준 ... 91-1984 논리 기호의 사용2) 논리 게이트 – 2(1) 실험을 통한 OR 및 XOR의 진리표 작성(2) 펄스 파형을 이용한 OR 및 XOR 논리 게이트의 테스트(3) OR 및
    리포트 | 11페이지 | 1,500원 | 등록일 2022.08.26 | 수정일 2022.08.29
  • 판매자 표지 자료 표지
    전전설2 실험 1 예비보고서
    설계 능력을 함양한다.- OR 게이트논리 회로 실험- XOR 게이트논리 회로 실험- 반가산기 회로 실험- 전가산기 회로 설계2. 배경 이론 및 사전조사[2-1] TTL과 CMOS ... 실험1. TTL design9/1~9/8전자전기컴퓨터공학부 2019440019 김민지1. 실험 목적TTL을 이용한 논리 회로 구성을 이해하고 다음과 같은 내용을 포함하여 실험 및 ... = 300Ω[2-4] 1-bit 반가산기와 전가산기에 대하여 논리 회로도 및 동작을 조사하시오.두 개의 입력 비트(A, B)를 더하여 합(S)과 자리 올림 수(C)를 산출하는 논리
    리포트 | 8페이지 | 1,000원 | 등록일 2023.11.17
  • 논리회로의 간소화, 멀티플렉서를 이용한 조합논리 예비레포트
    논리회로의 간소화, 멀티플렉서를 이용한 조합논리예비레포트1. 실험 제목1) 논리회로의 간소화2) 멀티플렉서를 이용한 조합논리2. 실험 목적1) 논리회로의 간소화- 무효 BCD ... 에서의 가상적 결함에 대한 고장진단3. 실험 장비1) 논리회로의 간소화7400 NAND 게이트LED저항: 330Ω 1개, 1.0KΩ 4개4비트 DIP 스위치 1개2) 멀티플렉서를 이용 ... 를 이용한 조합논리- 멀티플렉서를 이용한, 비교기 및 패리티 발생기 회로의 구성 및 시험- N-입력 멀티플렉서 하나를 이용한, 2N개의 입력을 갖는 진리표의 회로 구현- 시험회로
    리포트 | 8페이지 | 1,500원 | 등록일 2022.08.26 | 수정일 2022.08.29
  • 판매자 표지 자료 표지
    [A+보장]한양대에리카A+맞은 레포트,논리설계실험,디지털 IC 개요, 조합논리회로,Combinational Logic Circuit
    Chapter 1. 실험 목적디지털 IC 개요 알 수 있고, 조합논리회로를 활용하여 카르노 맵을 이해할 수 있다.Chapter 2. 관련 이론1. 디지털 IC아날로그 회로는 연속 ... 는 이진 표현방법을 사용한다. 0과 1의 값을 가지는 2진 변수를 사용하는 디지털 회로를 중점적으로 다룬다. 조지 부울은 부울 논리라고 하는 2진변수에 대한 논리 연산 체계를 개발 ... 적인 범위의 전압을 입출력하며, 논리 게이트와 같은 디지털 회로는 0과 1을 나타내기 위해 이산적인 범위의 전압으로 제한한다.예를 들어 전선의 전압, 진동하는 신호의 주파수, 또는
    리포트 | 9페이지 | 2,500원 | 등록일 2024.05.21
  • 뉴런 모스 기반의 4치 논리게이트를 이용한 동기식 4치 카운터 설계 (Design of Synchronous Quaternary Counter using Quaternary Logic Gate Based on Neuron-MOS)
    인버터, 항등 셀, 4×1 멀티플렉서)로 구성되어 있다. 이 카운터의 모의실험 결과는 10[ns]의 지연시간과 8.48[mW]의 전력소모를 보여준다. 또한 다치논리 회로로 설계 ... 본 논문에서는 다운 리터럴 회로(DLC)를 이용하여 4치 논리 게이트를 설계하였고, 이들 게이트를 이용하여 동기식 4치 up/down 카운터를 제안하였다. 제안된 카운터는 T ... -type 4치 플립플롭과 2×1 임계-t 멀티플렉서로 이루어져 있고, T-type 4치 플립플롭은 D-type 4치 플립플롭과 4치 논리 게이트들(모듈러-4 가산 게이트, 4치
    논문 | 8페이지 | 무료 | 등록일 2025.05.31 | 수정일 2025.06.05
  • 판매자 표지 자료 표지
    부산대 어드벤처디자인 결과보고서 7주차 A+보고서 1등보고서
    어드벤처 디자인결과보고서 7실험 제목 : 기본 논리회로 소자의 이해, 논리회로의 축약실습1. 실험 목적기본적인 논리 게이트인 AND, OR, NOT, NAND, NOR 등의 기능 ... 을 배운다.2. 실험 이론게이트는 그 출력이 오직 현재의 입력 조합에 의존하는 조합회로이다. 진리표는 그 동작을 표현하는데 사용한다. 기본적인 논리 게이트 소자로는 AND, OR, NOT ... 에 대해 배우고 논리회로를 간략화 하는 방법을 이해한다. AND, OR, NOT, XOR, NAND, NOR, NXOR 게이트를 사용하여 간략화 된 다단 논리회로의 설계방법
    리포트 | 5페이지 | 1,500원 | 등록일 2022.03.24
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab05(예비) / 2021년도(대면) / A+
    :4 Decoder의 진리표로부터 논리회로를 Karnaugh Map을 이용한 최적화 방법으로 설계하시오.- , , ,(2) 교안의 4:2 Encoder의 진리표로부터 논리회로 ... 를 Karnaugh Map을 이용한 최적화 방법으로 설계하시오.- ,(3) 교안의 2:1 Mux의 진리표로부터 논리회로를 Karnaugh Map을 이용한 최적화 방법으로 설계하시오.-(4 ... Pre-reportCombinational Logic 2날짜 :학번 :이름 :1. Introduction가. 실험의 목적Verilog HDL 언어를 사용
    리포트 | 13페이지 | 2,000원 | 등록일 2022.07.16
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 17일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:02 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감