• 통합검색(1,753)
  • 리포트(1,537)
  • 자기소개서(196)
  • 시험자료(7)
  • 논문(6)
  • 서식(3)
  • ppt테마(2)
  • 방송통신대(1)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로설계및실험" 검색결과 121-140 / 1,753건

  • 디지털논리회로실험 논리게이트 실험 레포트입니다.
    를 이용한 회로 설계? 제작한 회로 멀티미터기를 이용한 시뮬레이션? 시뮬레이션 결과 확인 후 실험값 확인결과정리디지털 회로실험 이론 및 실험- NOT 게이트- NOT 게이트는 입력 ... 게이트 이론 이해? TTL 7404를 이용한 회로 설계? 제작한 회로 멀티미터기를 이용한 시뮬레이션? 시뮬레이션 결과 확인 후 실험값 확인결과정리디지털 회로실험 이론 및 실험 ... ? TTL 7408를 이용한 회로 설계? 제작한 회로 멀티미터기를 이용한 시뮬레이션? 시뮬레이션 결과 확인 후 실험값 확인결과정리디지털 회로실험 이론 및 실험- OR 게이트- OR
    리포트 | 6페이지 | 1,500원 | 등록일 2020.12.13
  • 논리회로설계 실험 기본게이트 설계
    논리회로설계 실험 예비보고서 #1실험 1. 기본게이트 설계1. 실험 목표CPLD와 FPGA에 대해 알아보고 그의 활용을 알아본다. 또한 전기전자 논리회로 교과목의 기초지식 ... 과 Xilinx tool을 사용하여 VHDL언어를 통해 기본적인 논리회로인 AND OR 게이트의 논리회로설계하고 진리표를 통하여 각 기본 게이트들의 동작적 모델링과 자료 흐름 모델링 ... 하거나 회로의 문서화를 하는 경우에 좋다. 기술을 위해서 VHDL의 순차문이 Process문이 사용된다.2) 자료 흐름 모델링자료흐름 모델링은 자료의 흐름, 즉 , 신호 및 제어의 흐름
    리포트 | 6페이지 | 1,500원 | 등록일 2021.10.01
  • 판매자 표지 자료 표지
    홍익대 디지털논리실험설계 5주차 예비보고서 A+
    디지털 논리실험설계 5주차 예비보고서1. 실험 준비1.1 기본 실험 (2)의 전가산기 [그림 2]는 반가산기 [그림 1] 두 개와 하나의 OR 게이트로 이루어져 있 ... = AB + (A十B)C1.2 응용 실험 (1), (2)의 회로를 구현하시오.전가산기 두 개를 직렬로 연결하면 두 자리 이진수의 덧셈 연산을 할 수 있는 논리회로가 구현될 것이 ... 다. [그림 2]의 회로가 전가산기로 동작하는 원리를 설명하시오.가산기는 이진수의 덧셈 연산을 수행하는 논리회로이다. 이진수를 덧셈을 수행할 때, 1과 1을 더하면 이진수로 10이 출력
    리포트 | 5페이지 | 1,000원 | 등록일 2023.09.18
  • 판매자 표지 자료 표지
    [디지털공학개론] 아래의 POS형 부울 함수들에 대한 카르노 맵을 작성하세요. 단, 맵에는 '0'으로 채워지는 셀들만 표시하세요.
    ) = x(y'+z') 5. 시사점 III. 결론 IV. 참고문헌 I. 서론 디지털 시스템 설계에서 부울 대수는 논리 회로를 분석하고 설계하는 데 필수적인 도구로 사용된다. 부울 ... 에서 '0'으로 채워지는 셀들을 표시하여 함수를 간소화하는 과정을 상세하게 설명할 것이다. 카르노 맵을 통해 부울 함수를 시각화하고 간소화하는 과정은 디지털 논리 회로 설계에서 매우 중요 ... 으로, 특히 복잡한 논리 회로설계와 최적화에서 그 유용성이 입증되었다. 이를 통해 설계 과정에서 발생할 수 있는 문제를 사전에 방지하고, 효율적인 설계를 달성하는 데 기여할 수 있
    리포트 | 6페이지 | 2,000원 | 등록일 2024.08.22 | 수정일 2024.09.03
  • 판매자 표지 자료 표지
    부산대 어드벤처디자인 실험 7, 8 결과보고서(논리게이트)
    설계방법을 익힌다.7.2 소요기기 및 부품오실로스코프, 직류전원공급기, TTL. Bread 보드7.3 실험 방법 및 결과(2) NOT 게이트의 동작 특성을 점검하라. 이때 입력 ... 실험 7, 8결과보고서1.진행한 실험에 대한 결과를 작성(이론과 실험데이터 비교)[실험 7]7.1 실험 목적기본적인 논리 게이트인 AND, OR, NOT, NAND, NOR 등 ... 의 기능에 대해 알아본다. 또한 논리회로를 간략화 하는 방법을 이해하고, AND, OR, NOT, XOR, NAND, NOR, NXOR 게이트를 사용하여 간략화 된 다단 논리회로
    리포트 | 7페이지 | 1,500원 | 등록일 2022.04.09
  • 시립대 전전설2 Velilog 예비리포트 4주차
    -bit Comparator참고 문헌1. 실험 목적- Xilinx ISE 프로그램에서 Verilog를 이용하여 연산회로설계하고 프로그래밍 해본다.2. 배경 이론- 연산회로(1) 덧셈 ... Ⅱ-DLD실험 전 과제1) 반가산기(1) 프로젝트 생성, 로직 설계 및 컴파일코드해석 : always 구문을 사용하기 위해 out인 s, c를 reg를 설정해주었다. Reg ... 작성 후 컴파일(3) 핀 설정(4) 시뮬레이션실험 전 응용 과제 preview1-bit comparator프로젝트 생성, 로직 설계 및 컴파일코드 해석 : and(output
    리포트 | 14페이지 | 1,000원 | 등록일 2021.04.16
  • 논리회로설계 실험 디코더 인코더
    논리회로설계 실험 예비보고서 #4실험 4. 디코더 & 인코더1. 실험 목표반가산기와 전가산기에 대해 알아보고 반가산기의 진리표와 논리식을 작성하고 그에 따른 논리회로를 그리고 ... hinbowling/60001489612인코더와 디코더의 관계도!5) 논리회로설계실험 국태용교수님 아이캠퍼스 강의자료http://terms.naver.com/entry.nhn ... 예비실험에서는 반가산기와 전가산기에 대해 알아보게 되었다. 예비실험에서는 반가산기만 코드작성 및 논리회로도를 그렸는데 저번실험과 달리 동작적, 자료흐름 모델링만을 해보지 않
    리포트 | 6페이지 | 1,500원 | 등록일 2021.10.01
  • 서울시립대 전전설2 Lab-01 예비리포트 (2020 최신)
    gate, XOR gate, 가산기 등 여러 논리회로를 디자인한 후 실제로 설계하여 실험능력을 함양한다.2. 배경이론 및 사전조사디지털 설계는 다양한 장점이 있다. 1에 대응 ... 적 간단한 논리 회로를 구현할 수 있다. Standard logic IC에는 TTL 패밀리와 CMOS 패밀리가 있다(첫 주 실험은 TTL 이용). 이에 반해 ASIC 방식은 복잡 ... 다.따라서 필요한 저항 = (5V – 2V) / 0.01A = 300Ω 이다.- 1-bit 반가산기(half adder)와 전가산기(full adder)에 대하여 논리회로도 및 동작
    리포트 | 9페이지 | 1,500원 | 등록일 2021.09.10
  • 2023상반기 현대자동차 R&D 합격 자소서
    하는 역량을 길렀습니다.3) 아날로그 회로실험 A+ : 브레드보드와 오실로스코프 등을 이용해 R, L, C회로와 증폭기를 설계 하고 검증했습니다. 전력 입출력 및 전압 분배에 대한 이해 ... 이해를 길렀습니다. 발생하는 에러들을 word파일로 정리하여 동일 에러 발생 시 빠르게 해결 했습니다.2) 디지털 회로실험 A0 : 한 학기동안 FPGA구조를 설계 ... 를 이용해 이미지 화소개선 과제를 수행했습니다. 이후 제어시스템 설계, 머신러닝 과목을 이해하는 기반을 다졌습니다.5) 논리회로 A+ : 플리플랍, 카운터 등을 설계하며 논리소자에 대한
    자기소개서 | 3페이지 | 3,000원 | 등록일 2023.07.12
  • 광운대학교 전기공학실험 M3. 숫자표시기(7-SEGMENT LED) 응용 결과레포트 [참고용]
    숫자표시기에도 시리얼모니터와 동일한 값이 출력(점등)되고 있으며, 해당프로그램 및 회로구성은 설계 목표에 부합함을 검증할 수 있다.4. 고찰본 실험을 통해 마이크로 프로세서 내 ... 에서 구현된 프로그램이 설계된 알고리즘에 따라 대상 시스템(SevenSegment)의 입/출력을 조정 및 산출할 수 있음을 알 수 있는데, 이는 비교분석을 통해 진행된다.본 실험 ... , 도선, 크게는 논리게이트를 사용하지 않거나 사용횟수를 줄일 수 있다. 이는 비용면에서도 효율적이나, 전달지연이나 회로 간소화 및 회로수정에도 매우 용이하다는 이점을 제공한다.'결과
    리포트 | 8페이지 | 1,500원 | 등록일 2024.01.02
  • 판매자 표지 자료 표지
    ring,jhonson counter 예비레포트
    (field-programmable fate array)FPGA 는 설계가능 논리 소자와 프로그래밍이 가능한 내부 회로가 포함된 반도체 소자이다. 설계 가능 논리 소자는 AND ... 다. 왜냐하면 일반적인 프로세서는 메모리에 있는 프로그램을 불러와서 CPU에서 해독하여 작업을 실행하지만 FPGA는 아예프로세서 내부 회로를 프로그램에 맞게직접 설계해 놓고 곧바로 병렬 ... 1. 실험 제목 [Verilog Basic, FPGA]2. 실험 목적-fpga를 통해 ring counter, jhonson counter 시뮬레이션3. 관련 이론(1) FPGA
    리포트 | 7페이지 | 1,000원 | 등록일 2022.08.21
  • 아날로그 및 디지털회로설계실습 7주차 논리함수와 게이트 예비 리포트
    들의 동작지점과 딜레이를 측정해보았다. 마지막으로는 2x4 Thermometer to binary 디코더를 설계했다.실험결과XNOR 게이트 설계 및 특성 분석AND, OR, NOT ... 의 실험 방법을 설계한다.위의 AND 게이트의 회로를 구성한 후에 입력단에 함수발생기로 사각파를 인가한다. (AND 게이트의 나머지 입력단에는 5V의 DC 전압이 인가되어 있 ... 이 5V에서 2.5V가 된 시간을 측정한다.NAND 게이트 설계 및 특성 분석Vcc를 5V (논리값 1)에서 0V (논리값 0)로 단계적으로 변화시켜서 NAND 게이트가 동작
    리포트 | 10페이지 | 1,000원 | 등록일 2021.09.02
  • 전자전기컴퓨터설계실험2 실험1 예비레포트
    1. 실험 소개가. 실험 목적TTL을 이용한 논리 회로 구성을 이해하고 다음과 같은 내용을 포함하여 실험설계 능력을 함양한다.⚫ OR 게이트 논리 회로 실험⚫ XOR 게이트 ... 논리 회로 실험⚫ 반가산기 회로 실험⚫ 전가산기 회로 실험나. 이론 배경TTL(Transistor Transistor Logic)이란 다수의 트랜지스터에 의한 논리게이트를 내장 ... 한 Standard Logic IC로써 이를 이용하여 다양한 디지털 회로를 구현할 수 있다.나. Fan Out하나의 출력에 몇 개의 입력이 연결될 수 있는지를 나타내는 척도
    리포트 | 13페이지 | 1,500원 | 등록일 2020.11.24
  • 판매자 표지 자료 표지
    [A+] 중앙대학교 아날로그및디지털회로설계실습 10차 예비보고서
    아날로그 및 디지털 회로 설계 실습예비보고서설계실습 10. 7-segment / Decoder 회로 설계소속전자전기공학부학수번호실험 조x조조원 이름작성자실험날짜2023.11.23 ... 제출날짜2023.11.231. 실습 목적7-segment 와 Decoder를 이해하고 관련 회로설계한다.2. 실습 준비물실습 준비물부품저항 330Ω, 1/2W, 5 ... 하고자 하는 segment에만 low voltage를 연결하여 선택적으로 LED 점등한다.아래의 은 74LS47 decoder의 핀 구성도, 는 논리회로도, 은 7-segment 출력
    리포트 | 9페이지 | 1,000원 | 등록일 2024.02.17
  • 판매자 표지 자료 표지
    (A+자료) 디지털실험 텀프로젝트 PvP 두더지잡기 게임 구현 작품
    Term Project 보고서두더지 잡기디지털회로실험설계목 차1. 주제, 팀원, 역할분담 / 동기 및 목적2. 관련 이론 / 사용한 부품3. 전체적인 설명(블록도, 플로우 차트 ... 두더지 잡기팀원역할 분담회로 설계 및 구현회로 설계 및 구현동기 및 목적수업시간내에 배운 수준에서 응용할 수 있는 소재인 카운터, 논리게이트, 플립플롭 등이 있다. 이 소자들을 활용 ... )4. 회로도 설명 / 시뮬레이션 및 실험결과 분석5. 실험사진, 동영상6. 결론 및 고찰주제두더지 잡기전원 버튼을 누르면 LED가 켜지며 1분동안 게임을 진행할 수 있다. 이
    리포트 | 20페이지 | 5,000원 | 등록일 2023.01.09 | 수정일 2023.03.07
  • 전전설2 실험1 결과보고서
    실험1. TTL design9/1~9/8전자전기컴퓨터공학부결과보고서1. 실험 목적TTL을 이용한 논리 회로 구성을 이해하고 다음과 같은 내용을 포함하여 실험설계 능력을 함양 ... 한다.- OR 게이트논리 회로 실험- XOR 게이트논리 회로 실험- 반가산기 회로 실험- 전가산기 회로 설계2. 배경 이론 및 사전조사[2-1] TTL과 CMOS의 입력 및 출력 ... ] 1-bit 반가산기와 전가산기에 대하여 논리 회로도 및 동작을 조사하시오.두 개의 입력 비트(A, B)를 더하여 합(S)과 자리 올림 수(C)를 산출하는 논리 회로이다.Sum은 A
    리포트 | 8페이지 | 2,000원 | 등록일 2022.11.30
  • 메카트로닉스 순차논리회로 -99카운터 실습 레포트
    메카트로닉스 및 실습실습보고서[순차논리회로(99카운터)]■과목명:■담당교수:■제출일:■학과:■학번:■성명:■조:1.실험 개요- 실험 목적99 순차 카운터를 설계하는 것이 실험 ... 의 목적입니다.7 세그먼트를 2개를 통해 0부터 99까지의 숫자를 표시하는 실험을 진행하고 이를 작동시키는 방법을 알아본다.- 순차논리회로란?입력 값에 따라 출력 값이 결정되는 조합 ... 논리회로와는 달리 현재의 입력 값 뿐만이 아닌 기억소자인 플립플롭에 저장되어 있는 정보에 의해 결정되는 논리회로입니다.- 실습에 사용된 핵심 부품7 세그먼트 장치74LS47 IC
    리포트 | 4페이지 | 2,000원 | 등록일 2021.04.30
  • A+ 중앙대 아날로그및디지털회로설계실습(결과)8. 래치와 플립플롭
    filter는 TV, radio 등에서 주파수를 선택하는 tunner에 많이 쓰이는 회로이며....(이 실험의 중요도, 필요성 등을 서술한다.)2. 실험결과8-4. 설계실습 내용 및 ... 을 확인하였다.(실험목적과 중요한 결과를 함축적으로 표현한다.)요약 : 순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건을 확인 ... 실험의 결과값과 같은지 비교한다.0V일 때clock 5V일 때8-4-2 Bread Board를 활용한 RS 래치 구현 및 동작(A) 그림 8-1의 회로를 TTL 7400을 사용
    리포트 | 5페이지 | 1,000원 | 등록일 2022.09.10
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab01(예비) / 2021년도(대면) / A+
    회로, XOR 게이트 논리 회로, 반가산기 회로, 전가산기 회로설계실험한다.나. 실험 이론(1) CMOS- CMOS(Complementary Metal Oxide ... Pre-reportDesign with TTL Gates날짜 :학번 :이름 :1. Introduction가. 실험의 목적TTL의 특성을 이해하고 그를 활용하여 OR 게이트 논리 ... 의 신호를 부호화 된 신호로 변환하여 컴퓨터 내부로 들여보내는 조합 논리회로로, 2^n개의 입력신호로부터 n개의 출력신호를 만든다. 오직 한 비트만이 1, 나머지비트는 0이 되는 입력
    리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • 판매자 표지 자료 표지
    FSM회로 구현 예비레포트
    -FPGA 의 용도 및 기능을 파악하고 설계한 Digital IC를 검증하는 방법을 익힌다.3. 실험 장비Digilent Nexys4 FPGA Board, vivado design ... 과 전자 논리 회로설계하는 데에 쓰이는 수학적 모델이다. 간단히 '상태 기계'라고 부르기도 한다.유한 상태 기계는 유한한 개수의 상태를 가질 수 있는 오토마타, 즉 추상 기계라고 ... 1. 실험 제목 [FPGA Board를 이용한 FSM 회로의 구현]2. 실험 목적-hardware description language(HDL)을 이해하고 그 사용방법을 익힌다.
    리포트 | 5페이지 | 1,000원 | 등록일 2022.08.21
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 15일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:05 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감