• 통합검색(4,713)
  • 리포트(4,400)
  • 자기소개서(234)
  • 시험자료(40)
  • 논문(21)
  • 방송통신대(11)
  • 서식(4)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로실험" 검색결과 1,341-1,360 / 4,713건

  • 판매자 표지 자료 표지
    교류및전자회로실험 실험2_TIMER 기초 결과보고서
    교류및전자회로실험결과레포트담당교수:학과:학번:이름:목차실험 명2실험 개요2실험 결과2결과 보고서6실험 고찰12실험실험 2. TIMER 기초2. 실험 개요아두이노에서 지원 ... 적으로 풀다운 저항을 활용한 스위치를 결선하여 논리 회로를 구성했다. 이렇게 풀다운 회로를 구성한 후 스위치를 누르게 되면 2번 핀으로 스위치를 단락시켰을 때 HIGH 신호가 출력 ... 파형이 아닌 복잡한 잡음이 많이 섞인 파형이 관측됨을 확인했다. 회로 구성 상태와 스코프의 연결상태를 다시 확인했으나 이상이 없었다. 실험 이후 오류를 알아보기 위해 조사한 내용에 2
    리포트 | 12페이지 | 1,000원 | 등록일 2024.08.17
  • 2020 상반기 인천교통공사 합격 자기소개서 신호직
    2020 상반기 인천교통공사 자기소개서학교교육 - 직무 관련 주요 내용Signals and Systems / 신호설비 유지보수에 필요한 이산 시스템 관련 지식 학습디지털논리회로 ... / 시퀀스 회로의 기본이 되는 논리 회로의 해석과 작성에 대하여 학습컴퓨터제어 / MATLAB을 활용해 시퀀스 회로의 기반을 이루는 블록 선도를 해석 및 직접 설계전자회로 1 ... / 시퀀스 회로의 무접점 논리 회로에 사용되는 다이오드의 종류와 특성, 회로 해석 학습전기기기 및 설계 / 전기기기의 바탕을 이루는 여러 종류의 전동기, 발전기의 원리와 작동 방식
    자기소개서 | 7페이지 | 5,000원 | 등록일 2020.11.11
  • 판매자 표지 자료 표지
    [디지털공학개론] 아래의 POS형 부울 함수들에 대한 카르노 맵을 작성하세요. 단, 맵에는 '0'으로 채워지는 셀들만 표시하세요.
    과 성능을 향상시키는 데 중요한 역할을 한다. IV. 참고문헌 변인수, 배영옥. 디지털공학 개론. 동일출판사, 2015. 변인수. 디지털공학 개론. 동일출판사, 2014. 박민식, 이강승. 디지털 논리 회로 (이론, 실험, 시뮬레이션). 기한재, 2024. ... ) = x(y'+z') 5. 시사점 III. 결론 IV. 참고문헌 I. 서론 디지털 시스템 설계에서 부울 대수는 논리 회로를 분석하고 설계하는 데 필수적인 도구로 사용된다. 부울 ... 함수는 다양한 논리 회로의 동작을 수학적으로 표현하며, 이러한 함수의 간소화와 최적화를 통해 회로의 복잡성을 줄이고 효율성을 향상시킬 수 있다. 부울 함수는 흔히 소위 곱의 합
    리포트 | 6페이지 | 2,000원 | 등록일 2024.08.22 | 수정일 2024.09.03
  • 중앙대학교 아날로그및디지털회로설계실습(3-2) A+ 9차예비보고서-4-bit Adder 회로 설계
    1. 실험 목적조합논리회로의 설계한다. 설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로를2. 준비물 저항 (330Ω, 1/2W, 5%) : 10 개
    리포트 | 5페이지 | 1,000원 | 등록일 2021.10.06
  • 아날로그및디지털회로설계실습9(4-bit Adder 회로 설계)-결과보고서
    설계실습 9. 4-bit adder 회로 설계요약논리회로의 기본적인 디지털 회로라고 할 수 있는 전가산기 회로에 대해 실험을 하였다. 전가산기 회로는 피가수, 가수, 자리올림수의 ... 3가지 입력과 합, 자리올림수의 2가지 출력으로 이루어져있다. 우리 실험에서는 XOR Gate를 사용하여 전가산기 회로를 구성하였고 입력을 담당하는 스위치에는 5 V의 전압을 걸 ... 인 점을 알 수 있었다.3. 결론 및 검토사항9-5-1 본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다.→ 논리회로의 기초적인 디지털 회로인 전가산기
    리포트 | 7페이지 | 1,000원 | 등록일 2020.09.24
  • vhid 전가산기 이용 설계 보고서
    , Cout = 1A, B, Cin 모두 1이면 S = 1, Cout = 1전가산기 설계 과정을 통해 조합논리회로를 Verilog로 설계하는 방법에 대해 공부한다. 또한 이 실습을 통 ... 해서는 case 형식을 배울 수 있다.실습내용실습 결과논리식1. 전가산기 연산은 다음 식과 같다. 이 식은 X, Y, Cin 3비트에 대해 산술 덧셈을 실행하는 조합논리회로이다. 이 ... 함수로 표현할 수 있다.S와 C의 부울함수전가산기 진리표,논리도를 통한 코딩wire : 회로에서 물리적인 연결선을 나타냄, 게이트 또는 module을 연결reg : 할당받은 값
    리포트 | 6페이지 | 1,500원 | 등록일 2020.12.11
  • Verilog HDL을 이용한 로직게이트설계 및 FPGA를 통한 검증 예비레포트 7segment(fnd)
    Unit)산술 논리 장치(arithmetic logic unit)는 두 숫자의 덧셈, 뺄셈 같은 산술연산과 배타적 논리합, 논리곱, 논리합 같은 논리연산을 계산하는 디지털 회로이 ... 다. 산술논리장치는 컴퓨터 중앙처리장치의 기본 설계 블록이다. 많은 종류의 전자 회로는 어떤 형태의 산술연산을 계산하는 데 필요한데, 심지어 디지털 시계에 있는 작은 회로 ... 조차도 현재 시간에 1을 더하고, 언제 알람을 울려야 하는지를 검사하는 작은 산술논리장치를 지녔다.다음 그림은 오른쪽 표에 따라 작동하는 ALU 회로의 구성이다. ALU는 여러 직접회로
    리포트 | 5페이지 | 1,000원 | 등록일 2021.06.20
  • 가산기와감산기
    -Bn-Kn-1을 계산하는 조합논리 회로이다2진 병렬가산기전가산기 여러 개를 병렬로 연결하여 2비트 이상인 가산기를 만들 수 있는데, 이를 병렬가산기라 한다.실험1실험부품:7408 ... 8.가산기와 감산기반가산기한자리 2진수 2개를 입력하여 합과 캐리를 계산하는 덧셈회로전가산기2진수 입력 2개와 아랫자리 캐리까지 포함하여 한자리 2진수 3개를 더하는 조합논리회로 ... 이다.반감산기한비트의 2진수 A에서 B를 빼는 것으로 차와 빌림수를 계산하는 뺄셈회로이다.전감산기두 2진수 입력 An과 Bn과 아랫든으로 빌려주는 빌림수 Kn-1을 포함하여 An
    리포트 | 6페이지 | 1,000원 | 등록일 2021.05.25
  • 시립대 전전설2 Velilog 결과리포트 6주차
    로) 를 설계해보는 실험이다. 순차 조합 회로 중에서도 LATCH, D FlipFlop, J-K FlipFlop, S-R FlipFlop 등의 지식을 이용해서 데이터 전송회로, 직렬입력 ... 1 -> 0 -> 0-> 1 순으로 입력4. 결론 및 고찰이번 실험은 이제까지 했던 Combinational Logic Design (논리 조합회로) 과는 다른 Sequential ... Logic Design (순차 조합회로) 를 설계해보는 실험이다. 순차 조합 회로 중에서도 LATCH, D FlipFlop, J-K FlipFlop, S-R FlipFlop 등
    리포트 | 14페이지 | 2,000원 | 등록일 2021.12.11
  • 판매자 표지 자료 표지
    2025년 현대자동차 생산직 배터리기술인력 직무 합격 자기소개서
    고 리튬이온 배터리 구조와 작동원리, BMS 시스템에 대해 독학했습니다. 또한 전기전자 기초회로 실습, 자동화 설비 조작 실험 등을 통해 기초 전기·기계 조립 능력과 안전 의식 ... 조립 및 품질관리 업무의 핵심 기반을 이루며, 실무형 인재로서 성장하는 데 결정적인 기초가 되었습니다.① 전기회로 (학점: A+)해당 과목에서는 저항, 커패시터, 인덕터 등의 개념 ... 부터 직병렬 회로 구성 및 옴의 법칙, 키르히호프 법칙, 전류·전압·전력 계산 등 기초 이론을 정확히 학습했습니다. 또한 Breadboard 회로 실습을 통해 배터리 내부 회로
    자기소개서 | 4페이지 | 3,000원 | 등록일 2025.06.29
  • 판매자 표지 자료 표지
    매그나칩반도체 장비기술 엔지니어 자기소개서
    기 위해 매뉴얼을 연구하고 교수님과 토론하며 적극적으로 해결책을 모색했습니다. 결국, 원인을 파악하고 적절한 조치를 취해 실험을 성공적으로 마칠 수 있었으며, 이 과정에서 논리적 사고 ... 에 관심이 많아, 부모님께서 사다 주신 전자 키트로 간단한 회로를 조립하며 원리를 익히곤 했습니다. 이러한 관심은 자연스럽게 공학 분야로 이어졌고, 대학에서는 전자공학을 전공하며 반도체 ... 및 장비 기술에 대한 이해를 깊이 있게 쌓았습니다.대학 시절, 실험 수업과 프로젝트 활동을 통해 장비의 구조와 작동 원리를 익히는 데 집중했습니다. 특히 반도체 공정 실험
    자기소개서 | 3페이지 | 3,000원 | 등록일 2025.03.08
  • 실습 7. 논리함수와 게이트 예비보고서
    실습 7. 논리함수와 게이트7-1. 실습목적여러 종류의 게이트의 기능을 측정하여 실험적으로 이해한다.7-2. 실습 준비물부품스위치 : 2개AND gate 74HC08 : 2개OR ... 의 기능을 갖는 회로도를 그리고, XNOR (Exclusive NOR)의 진리표를 사용하여 AND, OR, NOT 케이트로 XNOR의 회로도를 설계한다.차례대로 NAND, NOR ... 수 있다.(B) AND 게이트와 OR 게이트 각각의 입출력 시간 딜레이를 측정할 수 있는 방법에 대해 조사하고, 딜레이를 가장 정확하게 측정할 수 있는 방법의 실험 방법을 설계
    리포트 | 5페이지 | 2,000원 | 등록일 2022.09.19
  • 디지털회로실험 가산기 결과보고서
    의 부족으로 인해 마지막 실험은 하지 못했다. 반가산기는 2진수의 덧셈을 수행하는 논리회로이다. 입력자리 carry가 0이기 때문에 입력이 둘 다 1 (5V)인 경우에만 carry ... 실험결과보고서실험제목실험2. 가산기학과전자공학과학년2학번조성명1. 실험과정 5.1의 결과를 다음의 표에 작성하라.[반가산기 pin 연결도][반가산기 회로]A(V)B(V)S(V)C ... _{out} (V)00offoff50onoff05onoff55offon2. 실험과정 5.2의 결과를 다음의 표에 작성하라.[전가산기 pin 연결도][전가산기 회로]C _{i n
    리포트 | 4페이지 | 1,500원 | 등록일 2021.04.16
  • 판매자 표지 자료 표지
    (A+) 마이크로프로세서응용 ATmega128 Polling 방식과 Interrupt 방식 보고서
    ② : 입출력 라인 상태 불안정- 원인③ : 접촉 불량- 원인④ : 노이즈와 간섭? Pull-Up, Pull-Down 개념? Pull-Up- 개념 : 디지털 논리 회로에서, 입력 ... ’으로 당기는 방식으로 동작한다.? Pull-Down- 개념 : 디지털 논리 회로에서, 입력 핀을 논리적으로 ‘0’ 상태로 유지하기 위해 사용되는 전기적인 장치 또는 저항.- 동작 ... 마이크로프로세서응용 결과 보고서 #3 (4주차 실험 결과)( Floating 현상과 Pull-Up, Pull-Down의 개념 이해 )(Chattering 현상과 방지 방법 이해
    리포트 | 16페이지 | 3,000원 | 등록일 2024.11.04
  • 판매자 표지 자료 표지
    [A+보고서] 회로실험 CMOS-TTL Interface 예비보고서
    )의 약자로 트랜지스터와 트랜지스터를 조합한 논리회로이다. DTL(Diode-Trangistor Logic)의 다이오드 대신에 트랜지스터를 사용하고, 컴퓨터 제어에 가장 많이 사용 ... 다.- 양극형 논리소자의 한 종류로 논리소자는 입력 측에서 신호가 들어오면 어떤 조건에 따라 출력 측에서 신호가 나오도록 만들어진 회로이다. ECL(Emitter Coupled ... - 트랜지스터와 트랜지스터를 조합한 논리회로이다.- CMOS 반도체 집적 기술이 발달하기 전에 보편적으로 사용된 기술이다.- 형태: 74XXX형태이다.- TTL은 무조건 전원전압
    리포트 | 6페이지 | 1,000원 | 등록일 2022.12.24 | 수정일 2024.07.21
  • 중앙대 아날로그 및 디지털 회로 설계 실습 3학년 2학기 논리함수와게이트 예비
    아날로그 및 디지털회로 설계 실습9주차 예비: 논리함수와 게이트전자전기공학부20160000 하대동고릴라1. XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트 ... 이다.피스파이스를 이용한 실험:회로시뮬레이션 설정위와 같이 시뮬레이션 설정을 마친다.V2 크기에 따른 출력 그래프V _{2}가 1(V)보다 작을 때는 출력이 HIGH였는데 1(V ... 를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR (Exclusive NOR)의 진리표를 사용하여 AND, OR, NOT 게이트로 XNOR
    리포트 | 8페이지 | 1,500원 | 등록일 2020.12.23
  • 판매자 표지 자료 표지
    D-latch,D-flip-flop,J-K-flip-flop 예비레포트
    을 합친 플립플럽니다. 입력 JK가 논리 입력 00,01,10은 RS 플립플럽과 같고, JK=11 일 때, Q는 반전된다.5. 실험 방법-d flip-flop1. 회로를 구성한다.2 ... 되지만 조합논리회로와 달리 feedback이 존재한다.래치는 레벨 트리거에 의해서 동작한다. output은 clock이 켜져 있을 때 변하며 하나의 clock cycle 동안 그 ... 1. 실험 제목 [D-latch and D Flip-Flop J-K Flip-Flop]2. 실험 목적(1) D latch and D flip-flop-study to c
    리포트 | 4페이지 | 1,000원 | 등록일 2022.08.21
  • 판매자 표지 자료 표지
    한화시스템 방산 자기소개서+면접질문 [취업 완벽대비]
    , 디지털신호처리 등의 과목들을 통해 전공에 대한 기본적인 지식을 쌓았습니다. 그 외에도 전기회로실험, 디지털시스템실험, 전자회로실험, 종합설계 등의 실습과목을 통해 배운 지식을 응용 ... 하여 콤보 보드에 탑재된 FPGA와 다양한 입출력 장치에 베릴로그 코딩을 통해 이를 구현하는 것이었습니다. 가장 어려웠던 점은 7세그먼트, 플립플롭, 디코더, 레지스터 등의 논리회로 ... 노력했던 준비사항과 직무를 잘 수행 할 수 있는 본인의 전공/직무 경험, 역량 등에 대하여 구체적으로 작성해주세요.대학교에서 전기전자공학을 전공하며 수강한 전기회로, 전자공학
    자기소개서 | 4페이지 | 3,000원 | 등록일 2021.02.02
  • [검증된 코드 & 복사가능, 학점A+] 전전설2 1.TTL - 예비+결과+성적인증 (서울시립대)
    * 실험 목적1.TTL과 LED 소자를 이용한 논리회로를 이해할 수 있다.2.여러 논리회로(OR, XOR, AND, HA, FA)에 대한 설계와 실험을 할 수 있다.[2] fan
    리포트 | 16페이지 | 무료 | 등록일 2021.07.10 | 수정일 2021.09.27
  • 판매자 표지 자료 표지
    moore,mealy machine 예비레포트
    1. 실험 제목 [Moore & Mealy machine]2. 관련 이론 및 회로F.S.M(finite state machine) 이란 컴퓨터 프로그램과 전자 논리 회로를 설계
    리포트 | 4페이지 | 1,000원 | 등록일 2022.08.21
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 13일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:45 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감