• 통합검색(1,843)
  • 리포트(1,605)
  • 자기소개서(188)
  • 시험자료(25)
  • 방송통신대(11)
  • 논문(10)
  • 서식(2)
  • 이력서(1)
  • ppt테마(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"전자전기컴퓨터설계실험" 검색결과 101-120 / 1,843건

  • [전자전기컴퓨터설계실험2] A+ 서울시립대학교 전전설2 5주차 예비+결과(코드포함) Combinational_Logic_Design_II Decoder, Encoder and MUX
    가. 실험목표-HDL 문법을 활용하여 Verilog 설계 및 시뮬레이션을 할 수 있다.-Decoder, Encoder, MUX의 구성과 작동 방식을 이해 및 설계한다.나.실험결과 ... 을 수행할 수 있다.2.4:1 MUX마찬가지로 TABLE III는 설계한 4:1 MUX의 시뮬레이션 결과와 예상 결과를 비교하여 실험의 정확성을 판단한 표이다. TALBE IV ... 된다. 결과의 정확성 검증은 결론에서 다룰 예정이다.2.4:1 MUX 예비보고서에서는 2-bits 4:1 MUX를 설계했으나, 1-bit 4:1 MUX로 시뮬레이션을 다시 수행하였다.코드
    리포트 | 7페이지 | 2,000원 | 등록일 2021.03.26 | 수정일 2021.06.18
  • [전자전기컴퓨터설계실험2] A+ 서울시립대학교 전전설2 4주차 예비+결과(코드포함) Combinational_Logic_Design_1 Arithmetic_Logic and Comparator
    가. 실험목표-HDL 문법을 활용하여 Verilog 설계 및 시뮬레이션을 할 수 있다.-감산기와 비교기의 구조 및 동작을 이해 및 확인한다.나. 실험결과1.Full ... Subtractor아래 그림은 예비보고서에서 설계했던 전감산기(FS)의 시뮬레이션 결과이다. testbench를 통해 모든 경우의 수를 넣어주었기 때문에 정상 작동 여부를 완벽히 확인할 수 있 ... 다.2.4-bits Subtractor아래 그림은 예비보고서에서 설계했던 4비트 전감산기의 시뮬레이션 결과이다. 입력이 각각 4비트 이기 때문에 모든 경우의 수를 확인할 수 없
    리포트 | 7페이지 | 2,000원 | 등록일 2021.03.26 | 수정일 2021.12.14
  • [전자전기컴퓨터설계실험2] (코드txt추가) [이거 하나면 끝 !!] A+ 서울시립대학교 전전설2 파이널 프로젝트 공학용계산기 결과(코드파일 포함)
    I.INTRODUCTION본 보고서는 최종 프로젝트 주제인 공학용 계산기의 설계에 대한 방법과 결과에 대한 보고서이다. 총 10가지 기능을 구현한 논리의 방식을 소개한 뒤, 임의
    리포트 | 8페이지 | 15,000원 | 등록일 2021.03.26 | 수정일 2024.03.18
  • [전자전기컴퓨터설계실험2] A+ 서울시립대학교 전전설2 8주차 예비+결과(코드포함) Application_Design_I 7-segment and Piezo_Control
    I.INTRODUCTION본 실험은 7-segment와 dynamic 7-segment, 그리고 PIEZO buzzer를 설계한다. 7-segment에 사용되는 decoder ... 를 설계해보고, 이러한 이해를 바탕으로 3개의 7-segment로 구성된 동적 7-segment를 설계한다. 그리고 마지막으로 PIEZO buzzer를 설계함으로써 verilog 코드 ... 를 통한 응용을 학습한다.II.7-Segment, Piezo buzzer, dynamic 7-segment 설계A.Codea)Piezo buzzer- Piezo를 설계한 code
    리포트 | 3페이지 | 2,000원 | 등록일 2021.03.26 | 수정일 2021.06.18
  • [전자전기컴퓨터설계실험2] A+ 서울시립대학교 전전설2 7주차 예비+결과(코드포함) 자판기 Sequential_Logic_Design_II FSM and Clocked_Counter
    I.INTRODUCTION본 보고서는 예비보고서에서 조사한 State machine 정보와 여러 예외사항을 반영하여 작성한 State diagram을 기반으로 설계 ... 한 Vending machine의 code 및 시뮬레이션 결과를 확인 및 검증에 관한 보고서이다.II.Vending machine 설계 code 및 Simulation 결과A.CodeA Part
    리포트 | 3페이지 | 2,000원 | 등록일 2021.03.26 | 수정일 2021.06.18
  • [전자전기컴퓨터설계실험2] A+ 서울시립대학교 전전설2 6주차 예비+결과(코드포함) Sequential_Logic_Design_I Flip-Flop, Register and SIPO
    Abstract Flip-Flop을 사용하여 clock divider를 설계한다. 1/2, 1/4, 1/5 divider를 설계하고, Master Slave 1bit JK ... Flip Flop를 설계할 수 있다.Index Terms D Flip-Flop, Clock Divider, Master slave 1bit JK Flip Flop, cascadeI ... .INTRODUCTION본 실험은 D Flip Flop을 활용한 1/2 Clock Divider, 1/4 Clock Divider, 1/5 Clock Divider, Master
    리포트 | 7페이지 | 2,000원 | 등록일 2021.03.26 | 수정일 2021.06.18
  • 전자전기컴퓨터설계실험 1 1주차 예비 보고서
    1주차 예비 보고서2018440166전자전기컴퓨터공학부박민철가. 실험의 목적- 기본 실험 장비 사용방법 숙지▶ DC 전원 공급기(power supply)▶ 디지털 멀티미터 ... (Multimeter)- 수동 소자의 종류와 특성▶ 저항(resister), 콘덴서(capacitor), 코일(inductor)나. 실험 이론전원 공급기1) 이상적인 DC전원 공급기 ... > abc = (ax10 + b)x10c(승수) uH4-band code : 저항값을 읽는 방법과 동일본 실험의 이론을 미리 학습한 내용을 적는다.본 실험에서는 다음의 내용을 포함
    리포트 | 4페이지 | 1,000원 | 등록일 2020.04.06
  • 전자전기컴퓨터설계실험1(전전설1) (11) 디자인 프로젝트
    디자인 프로젝트post-lab report디자인 프로젝트post-lab report과목명전자전기컴퓨터설계실험1담당 교수전공 학부전자전기컴퓨터공학부학번성명제출 일자목 차Ⅰ. 서론 ... Divider Using D-Flip/Flop (04)2.3. Analog Computer (05)Ⅱ. 본론 (07)1. 실험 장비 (07)2. 실험 방법 (08)2.1 ... Computer (08)3. 실험 결과 (08)3.1. Square Wave Oscillator Using 555 Timer (08)3.2. Clock Frequency
    리포트 | 16페이지 | 3,000원 | 등록일 2019.10.04 | 수정일 2021.04.29
  • 전자전기컴퓨터설계실험2(전전설2) (10) Final Project
    Final Project : Digital Watchpost-lab report과목명전자전기컴퓨터설계실험2담당 교수전공 학부전자전기컴퓨터공학부학번성명제출 일자목 차Ⅰ. 서론 ... . Finite State Machine유한 상태 기계(finite-state machine, 이하 FSM)는 컴퓨터 프로그램과 전자 논리 회로를 설계하는 데 쓰이는 수학적 모델이 ... Watchpost-lab reportⅠ. 서론11. 실험 목적본 보고서에서는 베릴로그 HDL과 FPGA를 사용하여 디지털 시계를 설계한다. 이 디지털 시계는 [표 1]의 필수 동작과 선택
    리포트 | 110페이지 | 10,000원 | 등록일 2019.10.13 | 수정일 2021.04.29
  • 전자전기컴퓨터설계실험1(전전설1) (4) PSpice를 이용한 전기회로의 시뮬레이션
    PSpice를 이용한 전기회로의 시뮬레이션post-lab reportPSpice를 이용한 전기회로의 시뮬레이션post-lab report과목명전자전기컴퓨터설계실험1담당 교수전공 ... 학부전자전기컴퓨터공학부학번성명제출 일자목 차Ⅰ. 서론 (03)1. 실험 목적 (03)2. 실험 이론 (03)2.1. PSpice (03)2.2. 저항회로 시뮬레이션 (03)2.3 ... . RC 회로 시뮬레이션 (08)Ⅱ. 본론 (09)1. 실험 장비 (09)2. 실험 방법 (09)2.1. Simple Voltage/Current (09)2.2. Voltage
    리포트 | 15페이지 | 2,000원 | 등록일 2019.08.06 | 수정일 2021.04.29
  • 전자전기컴퓨터설계실험2(전전설2) (5) Encoder and Mux
    Encoder and Muxpost-lab reportEncoder and Muxpost-lab report과목명전자전기컴퓨터설계실험2담당 교수전공 학부전자전기컴퓨터공학부학번성명 ... (53)Ⅳ. 참고문헌 (54)1Ⅰ. 서론11. 실험 목적본 레포트에서는 베릴로그 HDL을 사용하여 조합 논리를 설계실험한다. 인코더와 디코더, MUX와 DEMUX를 행위수준 ... 모델링으로 구현하고, 설계한 논리를 시뮬레이션하기 위한 테스트 벤치를 작성하고 장비로 동작을 확인한다.2. 실험 이론2.1. Encoder부호화(encoding)란 정보의 형태
    리포트 | 54페이지 | 2,000원 | 등록일 2019.10.12 | 수정일 2021.04.29
  • [전자전기컴퓨터설계실험1] [전전설1] PSpice를 이용한 전기회로의 시뮬레이션 예비레포트
    PSpice를 이용한 전기회로의 시뮬레이션과 목 명전자전기컴퓨터설계실험 I학 과전자전기컴퓨터공학부학 번이 름실 험 일2016.3.31담 당 교 수담 당 조 교목차 TOC \o ... 447131353" 1.1 실험의 목적 PAGEREF _Toc447131353 \h 1 Hyperlink \l "_Toc447131354" 1.2 이론적 배경 PAGEREF _Toc ... 447131358 \h 4 Hyperlink \l "_Toc447131359" II. 실험 장비 및 재료 PAGEREF _Toc447131359 \h 4 Hyperlink \l "_Toc
    리포트 | 13페이지 | 1,500원 | 등록일 2019.11.16
  • [전자전기컴퓨터설계실험1] [전전설1] PSpice를 이용한 전기회로의 시뮬레이션 결과레포트
    PSpice를 이용한 전기회로의 시뮬레이션과 목 명전자전기컴퓨터설계실험 I학 과전자전기컴퓨터공학부학 번이 름실 험 일2016.3.31담 당 교 수담 당 조 교목차 TOC \o ... 447744894" 1.1 실험의 목적 PAGEREF _Toc447744894 \h 2 Hyperlink \l "_Toc447744895" 1.2 이론적 배경 PAGEREF _Toc ... 447744899 \h 5 Hyperlink \l "_Toc447744900" II. 실험 장비 및 재료 PAGEREF _Toc447744900 \h 5 Hyperlink \l "_Toc
    리포트 | 11페이지 | 1,500원 | 등록일 2019.11.16
  • 전자전기컴퓨터설계실험1(전전설1) (5) Matlab을 이용한 전기회로의 분석과 시뮬레이션
    Matlab을 이용한전기회로의 분석과 시뮬레이션post-lab reportMatlab을 이용한 전기회로의 분석과 시뮬레이션post-lab report과목명전자전기컴퓨터설계실험1 ... 담당 교수전공 학부전자전기컴퓨터공학부학번성명제출 일자목 차Ⅰ. 서론 (03)1. 실험 목적 (03)2. 실험 이론 (03)2.1. Matlab (03)2.2. Matlab 데스크톱 ... . Simulink 툴박스 (13)Ⅱ. 본론 (17)1. 실험 장비 (17)2. 실험 방법 (17)2.1. 실험 1 (17)2.2. 실험 2 (17)2.3. 실험 3 (18)2.4
    리포트 | 28페이지 | 2,000원 | 등록일 2019.08.29 | 수정일 2021.04.29
  • 전자전기컴퓨터설계실험2(전전설2) (4) Arithmetic Logic and Comparator
    컴퓨터설계실험2담당 교수전공 학부전자전기컴퓨터공학부학번성명제출 일자목 차Ⅰ. 서론 (03)1. 실험 목적 (03)2. 실험 이론 (03)2.1. Adder (03)2.1.1 ... -bit Comparator (47)Ⅲ. 결론 (53)Ⅳ. 참고문헌 (54)1Ⅰ. 서론11. 실험 목적본 레포트에서는 베릴로그 HDL을 사용하여 조합 논리를 설계실험 ... 한다. 산술 연산 논리와 비교기에 대해 행위수준 모델링 또는 module instatiation을 이용한 구조적 설계 등을 실험하고, 설계한 논리를 시뮬레이션하기 위한 테스트 벤치를 작성
    리포트 | 54페이지 | 2,000원 | 등록일 2019.10.12 | 수정일 2021.04.29
  • 전자전기컴퓨터설계실험1(전전설1) (7) 연산 증폭기의 응용
    연산 증폭기의 응용post-lab report연산 증폭기의 응용post-lab report과목명전자전기컴퓨터설계실험1담당 교수전공 학부전자전기컴퓨터공학부학번성명제출 일자목 차Ⅰ ... 도록 만들어진 고이득 직렬증폭기로, 신호처리, 컴퓨터, 통신, 신호발생장치 및 측정장치 등 다양한 종류의 전자 회로에서 중요한 구성 요소(building block)로 사용되고 있다.연산 ... . 서론 (03)1. 실험 목적 (03)2. 실험 이론 (03)2.1. OP amp (03)2.2. 반전 증폭기 (05)2.3. 비반전 증폭기 (06)2.4. 미분기 (06)2.5
    리포트 | 22페이지 | 2,000원 | 등록일 2019.09.09 | 수정일 2021.04.29
  • [전자전기컴퓨터설계실험1] [전전설1] 연산증폭기의 응용 예비레포트
    연산증폭기의 응용과 목 명전자전기컴퓨터설계실험 I학 과전자전기컴퓨터공학부학 번이 름실 험 일2016.4.21담 당 교 수담 당 조 교목차 TOC \o "1-3" \h \z \u ... Hyperlink \l "_Toc448959997" I. 서론 PAGEREF _Toc448959997 \h 1 Hyperlink \l "_Toc448959998" 1.1 실험 ... Hyperlink \l "_Toc448960000" II. 실험 장비 및 재료 PAGEREF _Toc448960000 \h 5 Hyperlink \l "_Toc448960001" 2.1
    리포트 | 20페이지 | 1,500원 | 등록일 2019.11.16
  • [전자전기컴퓨터설계실험1] [전전설1] RC, RL, RLC 회로 결과레포트
    에 RLC 직렬회로에 가해진다. 이 때, 공진각주파수 w0 와 지수댐핑계수 a는 다음과 같이 정의된다.< 중 략 > II. 실험 장비 및 재료2.1 실험 장비Power supply 1대 ... , 오실로스코프 1대, 멀티미터 1대, Function generator 1대2.2 실험 부품1kΩ, 2kΩ, 3kΩ, 560Ω, 91Ω, 68Ω, 3.3mH, 33mH, 2.2µF ... , 4.7nF, 가변저항 5kΩ, 가변저항 1kΩIII. 실험 결과3.1 실험결과1. RC time response 실험그림에서 입력전압 V는 듀티비 50%의 0 ~ 1V의 값
    리포트 | 33페이지 | 2,500원 | 등록일 2019.11.16
  • 전자전기컴퓨터설계실험2(전전설2) (3) Logic Design using Verilog HDL
    Logic Design using Verilog HDLpost-lab report과목명전자전기컴퓨터설계실험2담당 교수전공 학부전자전기컴퓨터공학부학번성명제출 일자Logic ... . 실험 이론2.1. HDL전자공학에서 하드웨어 기술 언어(Hardware Description Language)는 전자회로를 정밀하게 기술하는 데 사용하는 컴퓨터 언어이다. 흔히 ... HDLpost-lab reportⅠ. 서론1. 실험 목적본 실험에서는 Verilog HDL의 사용법을 익히고 이를 사용하여 디지털 논리회로를 설계하는 여러 가지 방법을 다룬다
    리포트 | 84페이지 | 2,000원 | 등록일 2019.10.11 | 수정일 2021.04.29
  • 전자전기컴퓨터설계실험2(전전설2) (1) TTL Gates Lab on Breadboard
    설계실험2담당 교수전공 학부전자전기컴퓨터공학부학번성명제출 일자목 차Ⅰ. 서론 (03)1. 실험 목적 (03)2. 실험 이론(03)2.1. TTL (03)2.2. OR Gate ... TTL Gates Lab on Breadboardpost-lab reportTTL Gates Lab on Breadboard(1주차)post-lab report과목명전자전기컴퓨터 ... 한 가산기를 필요로 한다. 전자 계산기가 발명된 당시에는 진공관에 의해서 구성되었고 현재는 집적 회로로 설계되어서 다양한 기능을 가지는 것이다. 입력신호 전압의 덧셈을 출력
    리포트 | 19페이지 | 2,000원 | 등록일 2019.10.06 | 수정일 2021.04.29
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 15일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:52 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감