• 통합검색(1,843)
  • 리포트(1,605)
  • 자기소개서(188)
  • 시험자료(25)
  • 방송통신대(11)
  • 논문(10)
  • 서식(2)
  • 이력서(1)
  • ppt테마(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"전자전기컴퓨터설계실험" 검색결과 41-60 / 1,843건

  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab02(예비) / 2021년도(대면) / A+
    . 실험 이론(1) ASICa. ASIC의 이해- 특정한 전자/정보통신 제품에 사용할 목적으로 설계된 비메모리 반도체 칩으로, 복잡한 큰 디지털 시스템은 앞서 소개한 TTL 등 ... 들도 설계하기 부적합하다.2. Materials and Methods가. 실험 장비HBE Combo-II SE3. Prelab(1) PROM, PAL, CPLD, FPGA에 대하 ... Pre-reportSchematic Design with Logic Gates날짜 :학번 :이름 :1. Introduction가. 실험의 목적Verilog HDL 언어를 이용
    리포트 | 9페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab08(결과) / 2021년도(대면) / A+
    주변 디지털 장치 제어를 실험하며 그의 controller를 설계한다. 또한 Behavioral level 모델링, Module instantiation을 이용 ... 한 Structural modeling 방법 등을 실험하고, 설계한 로직을 시뮬레이션하기 위한 테스트 벤치를 작성하고 장비로 동작을 확인한다.나. 실험 이론(1) 7-Segment Decoder ... HDL 언어를 사용하여 7-segment, Piezo 등 주변 디지털 장치 제어를 설계실험할 수 있다. Behavioral level 모델링, Module
    리포트 | 17페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab07(결과) / 2021년도(대면) / A+
    Logic을 설계실험하고, Finite State Machine 등을 설계 실습한 뒤, 로직을 시뮬레이션하기 위한 테스트 벤치를 작성하고 장비로 동작을 확인한다.나. 실험 ... 하여야 제대로 된 동작을 한다.5. Conclusion- Verilog HDL 언어를 사용하여 Sequential Logic을 설계실험할 수 있다. Behavioral level ... Post-reportSequential Logic 2실험날짜 :학번 :이름 :1. Introduction가. 실험의 목적Verilog HDL 언어를 사용하여 Sequential
    리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • 전전설1 1주차 (비대면,예비,결과,전자전기컴퓨터설계실험) - DC 회로 계측 실험
    전전컴설계실험 1실험 제1주DC 회로 계측1.개요2.예비보고서3.실험내용4.토론5.결론6.참고문헌1. 개요가. 실험의 목적본 실험에서는 DC 전원 공급기 및 디지털 멀티미터와 같 ... 은 기본 실험 장비의 사용방법을 숙지하기 위함이다. 또한 저항, 콘덴서, 코일과 같은 수동 소자의 종류와 특성을 익히고 이것을 바탕으로 전압과 전류를 측정하는 것을 익히고자 하 ... 는 것을 목표로 한다.나. 실험의 이론적 배경전원 공급기 & 디지털 멀티미터 :- 이상적인 정전압원 : 부하 및 전류에 관계없이 일정한 정전압을 제공- 이상적인 정전류원 : 부하 및
    리포트 | 14페이지 | 1,000원 | 등록일 2021.06.20 | 수정일 2021.06.30
  • 전자전기컴퓨터설계실험3 - 결과레포트 - 실험10 - MOSFET(CMOS Inverter) (A+)
    – ”를 위한 실험 순서 및 측정 방법그림 3의 회로를 설계한 다음 Gate에 Ground를 연결하고 Power Supply로 Drain과 Source에 각각 2.5V와 -2.5V ... ea.(라) Function Generator : 1 ea.(마) Computer & Pspice program : 1 ea..(2) 실험에 필요한 소자 목록(가) 만능 기판(나 ... - Hyperlink \l "_Toc57290011" 1. Introduction (실험에 대한 소개) PAGEREF _Toc57290011 \h - 1 - Hyperlink \l
    리포트 | 15페이지 | 2,000원 | 등록일 2020.11.26 | 수정일 2020.11.29
  • 전자전기컴퓨터설계실험3 - 예비레포트 - 실험10 - MOSFET(CMOS Inverter) (A+)
    방법위한 실험 순서 및 측정 방법그림 2의 회로를 설계한다. NMOS의 Source에 Ground를 연결하고 PMOS의 Source에 Power Supply의 5V를 연결한다. 그 ... ) Digital Multimeter : 1 ea.(라) Function Generator : 1 ea.(마) Computer & Pspice program : 1 ea.(2) 실험에 필요 ... \t "-0.레포트 초록,1,-1.레포트 1.,1,-2.레포트 가.,2" Hyperlink \l "_Toc41357973" 1. Introduction (실험에 대한 소개
    리포트 | 11페이지 | 2,000원 | 등록일 2020.11.26 | 수정일 2020.11.29
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab05(예비) / 2021년도(대면) / A+
    multiplexer(MUX)의 형태이다.4. 참고문헌1) 서울시립대학교 전자전기컴퓨터설계실험2 실험 교안2) M. Morris Mano, Michael D. Ciletti(2016 ... 하여 Combinational Logic을 설계실험(Encoder/Decoder, Mux/Demux 등)하고, 설계한 로직을 시뮬레이션하기 위한 벤치를 작성하고 장비로 동작을 확인한다.나. 실험 이론 ... Pre-reportCombinational Logic 2날짜 :학번 :이름 :1. Introduction가. 실험의 목적Verilog HDL 언어를 사용
    리포트 | 13페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab07(예비) / 2021년도(대면) / A+
    diagramSource codeTestbench testbench 시뮬레이션 결과4. 참고문헌1) 서울시립대학교 전자전기컴퓨터설계실험2 실험 교안2) 차재복(2019). 정보통신 ... Logic을 설계실험하고, Finite State Machine 등을 설계 실습한 뒤, 로직을 시뮬레이션하기 위한 테스트 벤치를 작성하고 장비로 동작을 확인한다.나. 실험 이론(1 ... 화 한다.⑤ 적절한 논리 회로도를 설계한다.2. Materials and Methods가. 실험 장비HBE Combo-II SE3. Prelab(1) In-Lab 실습 0/1의 코드를 작성
    리포트 | 9페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab04(결과) / 2021년도(대면) / A+
    하여 Combinational Logic을 설계실험하고, 설계한 로직을 시뮬레이션하기 위한 벤치를 작성하고 장비로 동작을 확인한다.나. 실험 이론(1) Net 자료형a. Net 자료형: 소자간 ... Post-reportCombinational Logic 1실험날짜 :학번 :이름 :1. Introduction가. 실험의 목적Verilog HDL 언어를 사용 ... . Materials and Methods가. 실험 장비HBE Combo-II SE3. Result of this lab(1) [실습 1] one-bit 반가산기를 if 문을 사용
    리포트 | 13페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab03(예비) / 2021년도(대면) / A+
    pecified by the following Verilog description4. 참고문헌1) 서울시립대학교 전자전기컴퓨터설계실험2 실험 교안2) M. Morris Mano, Michael. ... 논리회로를 설계하는 여러 가지 방법론을 학습한다. 또한 설계한 로직을 시뮬레이션하기 위한 테스트 벤치의 작성법을 익히고 사용한다.나. 실험 이론(1) HDL의 종류a ... 의 Logic Value Systme을 작고 있어서 그 Value들을 설계자는 잘 이해하여야 한다.④ VHDL을 사용한 Top-Down 방식으로의 의식전환이 전통적이고 보수적인 전자 기술자
    리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab03(결과) / 2021년도(대면) / A+
    하였을 때 역시 결과는 이론적 진리표의 값과 동일했다.6. Reference1) 서울시립대학교 전자전기컴퓨터설계실험2 실험 교안2) M. Morris Mano, Michael D ... 고 디지털 논리회로를 설계하는 여러 가지 방법론을 학습한다. 또한 설계한 로직을 시뮬레이션하기 위한 테스트 벤치의 작성법을 익히고 사용한다.나. 실험 이론(1) HDL의 종류a ... testbench 시뮬레이션 결과 설계한 AND Gate의 동작을 확인하는 모습 (위에서부터 차례로 입력 AB의 값이 00, 01, 10, 11)- 실험 결과: 입력은 A(Button SW1
    리포트 | 19페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab02(결과) / 2021년도(대면) / A+
    적인 진리표의 값과 일치하는 것을 확인할 수 있다.6. Reference1) 서울시립대학교 전자전기컴퓨터설계실험2 실험 교안2) M. Morris Mano, Michael D ... 한다.나. 실험 이론(1) ASICa. ASIC의 이해- 특정한 전자/정보통신 제품에 사용할 목적으로 설계된 비메모리 반도체 칩으로, 복잡한 큰 디지털 시스템은 앞서 소개한 TTL ... Methods가. 실험 장비HBE Combo-II SE3. Result(1) [실습 1] AND GATE 로직 설계LogicPin 설계한 AND Gate의 동작을 확인하는 모습
    리포트 | 9페이지 | 2,000원 | 등록일 2022.07.15
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab05(결과) / 2021년도(대면) / A+
    Configuration까지 수행해서 동작을 확인하였을 때의 결과는 역시나 이론적 진리표의 값과 동일했다.6. Reference1) 서울시립대학교 전자전기컴퓨터설계실험2 실험 교안2) M ... 하여 Combinational Logic을 설계실험(Encoder/Decoder, Mux/Demux 등)하고, 설계한 로직을 시뮬레이션하기 위한 벤치를 작성하고 장비로 동작을 확인한다.나. 실험 ... testbench 시뮬레이션 결과 설계한 2비트 2:1 MUX의 동작을 확인하는 모습- 실험 결과: 입력은 A[1:0](Bus SW1, 2), B[1:0](Bus SW7, 8
    리포트 | 19페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab04(예비) / 2021년도(대면) / A+
    하여 Combinational Logic을 설계실험하고, 설계한 로직을 시뮬레이션하기 위한 벤치를 작성하고 장비로 동작을 확인한다.나. 실험 이론(1) Net 자료형a. Net 자료형: 소자간의 물리 ... Pre-reportCombinational Logic 1날짜 :학번 :이름 :1. Introduction가. 실험의 목적Verilog HDL 언어를 사용 ... 의 실행에 의해 좌변 variable에 값이 할당되는 소프트웨어적인 특성① 우변 수식의 event 발생과는 무관② 할당문들의 순서가 시뮬레이션 결과에 영향을 미칠 수 있음2. 실험
    리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab01(예비) / 2021년도(대면) / A+
    회로, XOR 게이트 논리 회로, 반가산기 회로, 전가산기 회로를 설계실험한다.나. 실험 이론(1) CMOS- CMOS(Complementary Metal Oxide ... Pre-reportDesign with TTL Gates날짜 :학번 :이름 :1. Introduction가. 실험의 목적TTL의 특성을 이해하고 그를 활용하여 OR 게이트 논리 ... /D)와 DAC(Digital-to-Analog Converter, D/A)이다.- 범용 디지털 컴퓨터가 디지털 시스템에서 가장 잘 알려진 예라 할 수 있으며, 또한 현재 대부분
    리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab06(결과) / 2021년도(대면) / A+
    Logic을 설계실험(Flip-Flop, Register, SIPO 등)하고, 설계한 로직을 시뮬레이션하기 위한 벤치를 작성하고 장비로 동작을 확인한다.나. 실험 이론(1 ... Post-reportSequential Logic 1실험날짜 :학번 :이름 :1. Introduction가. 실험의 목적Verilog HDL 언어를 사용하여 Sequential ... 을 증가/감소 시키는 회로이며, 주파수 분주기, 타이밍 제어신호 생성 등에 활용.- 동기식 계수기는 모든 플립플롭이 공통 클럭에 의하여 구동되어 설계가 용이하고 동작이 빠름.
    리포트 | 18페이지 | 2,000원 | 등록일 2022.07.16
  • [전자전기컴퓨터설계실험2] Verilog를 이용한 디지털 시계 (알람, 스탑워치, LED 기능 포함)
    //Digital_Clock.vmodule Digital_Clock(RESETN, CLK, LCD_E, LCD_RS, LCD_RW, LCD_DATA, PIEZO, BUS, BUT, LED);input RESETN, CLK;input [7:0] BUS; // BUS_SW..
    리포트 | 81페이지 | 5,000원 | 등록일 2020.09.07
  • 전자전기컴퓨터설계실험3 - 결과레포트 - 실험06_ OP AMP(Active RC Filter) (A+)
    - Hyperlink \l "_Toc57289943" 1. Introduction (실험에 대한 소개) PAGEREF _Toc57289943 \h - 1 - Hyperlink \l ... "_Toc57289946" 2. Materials & Methods (실험 장비 및 재료와 실험 방법) PAGEREF _Toc57289946 \h - 3 - Hyperlink \l ... - Hyperlink \l "_Toc57289949" 3. Results of this Lab (실험결과) PAGEREF _Toc57289949 \h - 5 - Hyperlink
    리포트 | 16페이지 | 2,000원 | 등록일 2020.11.26 | 수정일 2020.11.29
  • 전자전기컴퓨터설계실험3 - 예비레포트 - 실험04-OP AMP(Basic Circuit) (A+)
    ) 주어진 회로와 구하고자 하는 데이터3개의 입력 신호를 Add 하는 회로를 OP Amp를 사용하여 설계하고 실험을 통하여 동작을 검증하시오.(나) “Lab 2”를 위한 실험 순서 ... ) 주어진 회로와 구하고자 하는 데이터2개의 입력 신호를 Subtract 하는 회로를 OP Amp를 사용하여 설계하고 실험을 통하여 동작을 검증하시오.(나) “Lab 3”를 위한 실험 ... ) Function generator : 2 ea.(라) Computer & Pspice program : 1 ea.(마) Power Supply : 2ea.(2) 실험에 필요한 소자 목록
    리포트 | 14페이지 | 2,000원 | 등록일 2020.11.26 | 수정일 2020.11.29
  • 전자전기컴퓨터설계실험3 - 예비레포트 - 실험11 - MOSFET(MOSFET Amplifier Circuit) (A+)
    - 12 -1. Introduction (실험에 대한 소개)가. Purpose of this LabMOSFET 트랜지스터를 사용하여 Common-Source 증폭기 회로를 설계 ... 의 두 실험을 다시 수행하시오. 마지막으로 실험 값들을 비교하여 RS의 역할에 대하여 분석하시오.(나) “Lab 2”를 위한 실험 순서 및 측정 방법먼저 설계한 회로 ... 검증을 하시오.(나) “Lab 2”를 위한 실험 순서 및 측정 방법PSpice에서 설계한 Common-Source Amplifier를 기판에 납땜해 구현한다. 이때 회로를 쉽게 수정
    리포트 | 14페이지 | 2,000원 | 등록일 2020.11.26 | 수정일 2020.11.29
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 15일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:53 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감