• 통합검색(2,586)
  • 리포트(2,049)
  • 자기소개서(518)
  • 시험자료(7)
  • 서식(4)
  • 이력서(3)
  • ppt테마(3)
  • 논문(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"전자회로설계실습" 검색결과 1,081-1,100 / 2,586건

  • (완전 세세한 정리, 끝판왕) 시립대 전전설2 예비레포트 3주차 Lab03 Introduction to Verilog HDL
    개의 차이점은 Verilog는 전자 시스템을 모델링하는 데 사용되는 HDL이며 VHDL은 현장 설계 가능 게이트 어레이 및 집적 회로와 같은 디지털 및 혼합 신호 시스템을 설명하기 ... _x실제 핀LED 12LED 11LED 10LED 9[실습6]: 다음의 1-bit full adder 회로를 gate primitive 방법으로 설계하시오.(1) Verilog ... 전자전기컴퓨터공학부 설계 및 실험2Pre La-03Introduction to Verilog HDL실 험 날 짜학 번이 름목차1. 실험 목적
    리포트 | 17페이지 | 2,000원 | 등록일 2020.07.27 | 수정일 2020.09.24
  • 판매자 표지 자료 표지
    진공관을 이용한 AMP 제작 프로젝트
    를 조직하고 관리 협력하는 등 공학인으로써 자질을 향상- 이론과목에서 배운 전기전자회로에 대한 지식을 바탕으로 실제 시스템을 구현함으로써, 이론지식을 구체화하고 실습함- 팀 프로젝트 ... 러 달려가겠다는 강한 의지를 표현한다.2. 제안 프로젝트▷ 목 표- 전자시스템에 설계 및 구현에 관한 프로젝트를 자율적으로 수행하여, 시스템 개발에 대한 감각을 익히고, 팀워크 ... 를 통해 팀워크 및 사회성을 향상시킴▷ 개발 앰프의 SPEC- 출력 power 40W 이상- 볼륨 컨트롤 기능- 증폭 대역폭 : 20Hz~20000Hz- 전원회로는 양(+,-) 전원
    리포트 | 10페이지 | 2,000원 | 등록일 2024.06.13
  • [A+] 전기회로설계실습 결과보고서 11. 공진회로(Resonant Circuit)와 대역여파기 설계
    설계실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계제출날짜 : 2021.12.05*코로나로 인한 대면수업 불가로 실험조교의 강의영상을 참조함요약이번 실험 ... 해서 출력하거나 통과시키지 않는 회로이다.2. 설계실습 결과(4. 설계실습내용 및 분석)※ 다른 지시가 없다면 측정값은 유효숫자 세 자리까지 기록한다.※ 실험시작 전에 우선 DMM ... 을 통해 RLC 회로의 주파수응답을 이용하여, Band Pass Filter(BPF)와 Band Stop Filter(BSF)를 설계하여 공진주파수의 특성이 무엇인지 알고, 그
    리포트 | 9페이지 | 1,000원 | 등록일 2022.01.10
  • 서울시립대 전전설2 Lab-07 예비리포트 (2020 최신)
    전자전기컴퓨터설계실험Ⅱ예비리포트Lab-07 Sequential Logic 2작성일: 20.11.011. 실험목적Finite State Machine의 두 종류인 Moore ... 으로 디자인하시오. 이 때 Module Instantiation 방식을 통해 [실습0] 회로를 사용한다.- clk = 1kHz, 출력은 LED1- button SW1 입력시 ‘a’ 입력 ... 었으므로 In lab combo box 실습 시에도 정확한 출력이 나올 것으로 예상한다.참고 문헌Verilog-HDL 문법 (교안 폴더 내 파일)서울시립대학교 에듀클래스 ‘전자전기
    리포트 | 8페이지 | 1,500원 | 등록일 2021.09.10
  • [중앙대전자회로설계실습] A+ 예비보고서10 Oscillator 설계
    1. 목적OP-Amp를 이용한 Oscillator (신호발생기)를 설계 및 측정하여 positive feedback 의 개념을 파악하고, 피드백 회로의 parameter 변화 ... >(C) 설계한 Oscillator의 동작원리를 기술한다. (이론부 참고) 해당 실험에서 설계한 Oscillator는 Positive feedback을 이용한 구형파 발생기이 다. 회로의 동작원리를 이해하기 위하여 우선 OP-Amp의 출력전압이 L+에 있었다고 가정한다.
    리포트 | 7페이지 | 1,000원 | 등록일 2022.03.07
  • [중앙대전자회로설계실습] A+ 예비보고서2 Op-Amp의 특성측정 방법 및 Integrator 설계
    1. 목적OP Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계, 구현, 측정, 평가한 다.2. 준비물 및 유의사항Function Generator ... 20 kΩ, 1/2 W : 2개 스위치: 1개 점퍼선: 다수 Bread Board: 1개3. 설계실습 계획서3.1 Offset Voltage, Slew Rate3.1.1
    리포트 | 7페이지 | 1,000원 | 등록일 2022.03.07
  • 서울시립대 전전설2 Lab-03 예비리포트 (2020 최신)
    전자전기컴퓨터설계실험Ⅱ예비리포트Lab-03 Basic Gates in Verilog작성일: 20.09.201. 실험목적Verilog HDL의 기본 사용법을 익히고 비트 단위 연산 ... 자, gate primitive, behavioral modeling 등 논리회로설계하는 다양한 방법론을 학습한다. 또한 시뮬레이션을 위한 테스트 벤치 작성방법을 익힌다.2 ... 시킬 수 있다. 초기 설계과정에서 오류 수정이 용이하고 합성에 의한 회로 생성 및 설계 변경 역시 쉽다. 또한 상위 수준의 설계가 가능하고 다양한 설계기법 검색에 의해 최적화에 도달
    리포트 | 13페이지 | 1,500원 | 등록일 2021.09.10
  • 판매자 표지 자료 표지
    홍익대 실험3 8주차결과보고서
    전자회로실험 및 설계8주차 결과보고서제출일: 2024.05.23.(목)실습파트그림 1 :NPN형 BJT 공통컬렉터 증폭기의 회로구성 사진결과파트실제 저항값1KΩ=0.987K
    리포트 | 4페이지 | 2,000원 | 등록일 2025.03.28
  • [A+] 전기회로설계실습 결과보고서 9. LPF와 HPF 설계
    설계실습 9. LPF와 HPF 설계제출날짜 : 2021.11.22*코로나로 인한 대면수업 불가로 실험조교의 강의영상을 참조함요약이번 실험을 통해 RC회로와 RL회로를 이용 ... filter)을 설계하여, 각각의 출력전압과 입력전압을 비교해본다. 또한, 리사쥬 패턴이 무엇인지 확인해본다.2. 설계실습 결과(4. 설계실습내용 및 분석)※ 다른 지시가 없 ... 할 때에는 설계실습 5에 제시된 순서를 따라 초기조정을 하라.● 실습 시작 전에 인덕터의 저항과 커패시터의 용량을 DMM으로 측정, 기록하라.? 인덕터의 저항 : 27.214ohm
    리포트 | 7페이지 | 1,000원 | 등록일 2022.01.10
  • [중앙대전자회로설계실습]_A+_예비보고서8_MOSFET Current Mirror 설계
    3. 설계실습 계획서 3.1 단일 Curent Miror 설계* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다. 그림 1의 회로와 같이 Current Source ... 1. 목적N-Type MOSFET을 이용하여 특정 Reference 전류가 흐를 수 있는 단일 Current Mirror와 Cascode Current Mirror를 설계 및 ... 에서 M1 ,M2로는 2N700 (Fairchild)을 용하며 VCC = VDD = 10 V 인 경우, IREF = 10 mA인 전류원을 설계한다. (A) 2N700의 Data
    리포트 | 5페이지 | 1,000원 | 등록일 2022.03.07
  • [중앙대전자회로설계실습] A+ 예비보고서5 BJT와 MOSFET을 사용한 구동(switch) 회로
    : 4개 가변저항 1 kΩ 1/4W : 4개3. 설계실습 계획서아래 회로와 같이 BJT 2N3904를 사용하여 BL-B4531 (Vf=2V, If=20mA) LED를 구 동하는 회로 ... 1. 목적BJT와 MOSFET을 이용하여 TTL 레벨의 전압(5V)으로 동작하는 RTL switch회로설계, 구현하여 relay, 또는 LED를 구동하고 그 동작을 측정 ... 를 설계하려한다. 구동신호(VIN)는 1Hz, 5Vdc의 square pulse (duty=50%)이다.
    리포트 | 4페이지 | 1,000원 | 등록일 2022.03.07
  • [중앙대전자회로설계실습]_A+_예비보고서9_피드백 증폭기 (Feedback Amplifier)
    : 1개 Resistor 1kΩ : 4개 Resistor 10Ω : 2개 가변저항 10kΩ : 1개3. 설계실습 계획서 3.1 Series-Shunt 피드백 회로 설계그림 1 ... 회로 설계(A) 그림 2 회로를 simulation하기 위한 PSpice schematic을 그린다. 전원 전압원 은 12 V로 고정하고 입력저항을 1kΩ로 설정한다. LED가 흘릴 ... -Series 구조의 피드백 증폭기를 설계하고 실험한다.2. 준비물 및 유의사항Function Generator : 1대 Oscilloscope(2chanel) : 1대 DC Power
    리포트 | 11페이지 | 1,000원 | 등록일 2022.03.07
  • [중앙대전자회로설계실습] A+ 예비보고서4 MOSFET 소자 특성 측정
    MOSFET : 2N700 : 1개 저항 1 KΩ 1/2W (점퍼선 대체 가능) : 1개3. 설계실습 계획서3.1 MOSFET의 특성 parameter 계산 (A) Data Sheet ... 1. 목적MOS Field-effect Transistor(MOSFET) 소자의 특성(VT, kn, gm)을 Data Sheet를 이용하여 구하고, 설계, 구현하여 전압의 변화
    리포트 | 5페이지 | 1,000원 | 등록일 2022.03.07
  • [중앙대전자회로설계실습] A+ 예비보고서7 Common Emitter Amplifier의 주파수 특성
    Capacitor 0.1 uF : 3개 Capacitor 10 uF : 3개3. 설계실습 계획서 3.1 Common Emiter Amplifer의 주파수특성* 모든 계산결과는 반 ... 올림하여 유효숫자 세 자리까지만 사용한다. (A) 이전 실험의 2차 설계 결과회로(Ri 추가)에 대하여 모든 커패시터의 용량을 10 uF으로 하고 CE증폭기에 10 kHz, 20 ... 1. 목적이전 실험에서 설계한 emiter 저항을 사용한 Common Emiter Amplifer의 주파수 특성 및 커패시터들의 영향을 측정, 평가한다.2. 준비물 및 유의사항
    리포트 | 8페이지 | 1,000원 | 등록일 2022.03.07
  • [서울시립대] A+ 전자전기컴퓨터설계2(Bcd converter 코드포함) 5주차예비레포트
    전자전기컴퓨터설계실험 2예비 레포트실험 제5주(2021. 10. 26)Lab#05 Combinational_Logic_Design_ⅡDecoder, Encoder and Mux ... 학번:이름:서론1. 실험 목적:Decoder, Encoder, Mux 회로설계하여 결과를 확인한다.2. 배경지식 정리:OUTPUT 같이 계속 변하는 값은 reg형으로 설정해주 ... Fixture 파일 생성③ 2입력 멀티플렉서 시뮬레이션 결과 확인응용 과제(총3문항)● 2비트 2 : 1 MUX 회로설계하시오입력 A : BUS Switch 1,2입력 B
    리포트 | 14페이지 | 1,000원 | 등록일 2021.12.30
  • 판매자 표지 자료 표지
    [회로기초실험]연산 증폭기
    하면 회로설계가 쉬워진다. 이러한 이상특성에 가까운 것을 직접회로로 실현시킨 것을 연산증폭기라 하며, 보통 ±15V까지의 전압을 증폭시킬수 있다.라. 연산증폭기를 이용하여 구성 ... 연산 증폭기1. 실험 목적가. 트랜지스터와 연산 증폭기 등의 전기소자들을 이해하고, 전기회로 실습을 통해 소자 및 실험에 관련된 장비의 사용법을 습득한다.2. 실험 이론 및 원리 ... 가. 실험 개요연산 증폭기를 이용한 전압 증폭 측정 및 기본 회로를 구성나. 연산증폭기(Operational Amplifier)아날로그 계산기에서 수학적 ‘연산(operation
    리포트 | 5페이지 | 2,000원 | 등록일 2024.01.28 | 수정일 2024.02.01
  • [중앙대전자회로설계실습]_A+_예비보고서11_Push-Pull Amplifier 설계
    (Fairchild): 1개 Resistor 저항 1 kΩ : 1개 Resistor 저항 10 Ω : 1개 UA741cp opamp : 1개3. 설계실습 계획서 3.1 ... Classic Push-Pull Amplifier 특성* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다. 위 왼쪽 회로와 같이 설계한 Push-Pul Amplifier에서 RL ... = 10 Ω, VCC = 12V로 하여, Dead zone과 Crossover distortion을 확인하려고 한다.(A) 그림 1(a)회로를 simulation하기 위한
    리포트 | 8페이지 | 1,000원 | 등록일 2022.03.07
  • [중앙대전자회로설계실습] A+ 예비보고서3 Voltage Regulator 설계
    1. 목적전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압공급 기 (DC power Supply)를 설계, 구현, 측정, 평가한다.2. 준비물 및 유의사항 ... uF : 1개 Diode : 1N914 또는 KDS160 : 4개 점퍼선 : 다수 Bread Board : 1개3. 설계실습 계획서 * 모든 계산결과는 반올림하여 유효숫자 세 ... 자리까지만 사용한다.(A) 설계: 아래 그림 6-1에서 5KΩ의 부하(RL)에 걸리는 직류전압의 최대치(Vp) 가 4.4V이며, ripple (Vr)이 0.9 V이하가 되도록 교류입력전원의 크기를 결정 하고 C의 크기를 설계한다.
    리포트 | 2페이지 | 1,000원 | 등록일 2022.03.07
  • [중앙대전자회로설계실습]_A+_예비보고서6_Common Emitter Amplifier 설계
    3.2 설계한 Amplifier의 측정 및 특성 분석(A) 100kHz, 20mVpp 사인파를 이 증폭기에 인가하려면 function generator 의 출력전압(Vpp ... 하려면 function generator의 출력전압(Vpp)을 20mVpp의 절반인 10mVpp로 설정해야한다.(B) 입력신호의 주파수가 100 kHz일 때, (H)의 회로에 대한 입력
    리포트 | 7페이지 | 1,000원 | 등록일 2022.03.07
  • 판매자 표지 자료 표지
    삼성전자 System LSI 사업부 회로설계 합격 자기소개서
    미래 지향적인 연구를 하는 기업이기 때문에 삼성을 선택하였습니다.저는 전자공학도로서 회로 설계를 하며 인류가 더 편하게 사용할 수 있는 기술을 연구하는 것이 꿈이었습니다. 삼성 ... 으로 합니다. 저는 학부 시절에 회로이론, 전자회로, 반도체소자, 디지털집적회로, 전자회로설계, 고체전자소자, 아날로그집적회로에 이르기까지 다양한 반도체 소자 및 회로 과목들을 수강 ... , 함수발생기 등 각종 측정 장비를 사용하는 방법을 익혔습니다.이러한 회로 설계 및 측정 장비 사용 경험은 제가 삼성전자 DS부문에 입사하여 회로 개발 실무를 하는데 큰 도움이 될
    자기소개서 | 3페이지 | 3,000원 | 등록일 2023.02.06
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 03일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
12:38 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감