• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(2,329)
  • 리포트(2,212)
  • 자기소개서(67)
  • 방송통신대(25)
  • 시험자료(18)
  • 논문(5)
  • 서식(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로보고서" 검색결과 61-80 / 2,329건

  • 판매자 표지 자료 표지
    6주차 예비 보고서 22장 VerilogHDL을 활용한 순차논리회로의 구현
    22장 VerilogHDL을 활용한 순차논리회로의 구현 예비 보고서실 험 일학 과학 번성 명1. 조합논리와 순차논리회로의 차이에 대해 설명하시오.1-1. 동작상의 차이조합논리회로 ... 이 출력된다,순차논리회로는 INPUT과 STATE를 둘 다 고려하여 OUTPUT을 출력한다. STATE를 알아야하므로 정보를 저장할 수 있는 플립플롭을 포함하고 있다. 조합논리회로 ... 선언Always 구문왼쪽처럼 각각 코드 두 줄 작성할 것.조합논리회로module combinational{input wire D,output reg Q};always@(posedge clk)beginQ
    리포트 | 3페이지 | 3,000원 | 등록일 2025.06.07
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_4주차 예비보고서_A+
    디지털 논리실험 및 설계 4주차 예비보고서실험 준비1.1 멀티플렉서와 부호기(encoder)의 차이를 설명하시오.멀티플렉서는 여러가지의 입력 가운데 하나를 골라 그대로 출력하지 ... 되는 것이다. 이를 표로 정리하면 다음과 같다.1.6 응용 실험 (2)가 4-to-1 멀티플렉서로 동작하는 원리를 자세히 서술하시오.응용 실험(2) 회로에는 3-INPUT AND ... 1일 때 D3 값이 출력되는 것을 볼 수 있다.이 회로의 진리표는 다음과 같다.기본 실험(1)과 같은 것을 볼 수 있다.
    리포트 | 7페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_3주차 예비보고서_A+
    디지털 논리실험 및 설계 3주차 예비보고서실험 준비1.1 기본 실험 (1)의 회로가 2-bit 복호기인 이유를 설명하시오.기본 실험 (1)의 회로는 입력 A,B를 받아 Y0, Y ... 으로 들어오는 데이터를 받아 그것을 숫자로 보고 2의 n제곱 개의 출력 회선 중 그 숫자에 해당되는 번호에만 1을 내보내고 나머지는 모두 0을 내보내는 논리 회로. 위 회로는 복호기 ... 1, Y2, Y3 4개의 결과값을 출력하는 회로이다.Y0, Y1, Y2, Y3를 출력으로 하는 AND 게이트의 입력값은 순서대로 (), (A,이다. 이 회로의 진리표는 다음과 같
    리포트 | 6페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_9주차 예비보고서_A+
    디지털 논리실험 및 설계 9주차 예비보고서실험 준비1.1 8-bit Serial-in Parallel-out Shift Register 74164의 datasheet를 확인 ... 으로 출력이 바뀐다.1.3 응용실험 (2)에서 초기화 하는 과정을 자세히 서술하시오.응용실험 (2)의 회로는 D Flip-flop 4개를 이용하여 만든 링 카운터이다. 초기조건이 Q ... 다. 이전의 Q0는 Q1에 출력된다. Q1, Q2는 각각 Q2, Q3에 출력된다.2.2 기본실험 (2)기본실험(1)에서 만든 회로의 원리대로 8개의 D Flip-flop을 이어
    리포트 | 6페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_7주차 예비보고서_A+
    디지털 논리실험 및 설계 7주차 예비보고서실험 준비1.1 S-R Latch와 - Latch의 동작에 대해 설명하시오.Latch란 1비트의 정보를 저장할 수 있는 회로이다. S ... 이 여러 번 된 것으로 간주되어 결과가 나타난다.실험 결과2.1 기본실험 (1)모두 0일 때 둘 다 1이 출력되지만 이것은 위 회로에선 invaild하다고 할 수 있다.= (0
    리포트 | 7페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_2주차 예비보고서_A+
    디지털 논리실험 및 설계 2주차 예비보고서실험 준비1.1 NAND 7400 게이트, NOR 7402 게이트, XOR 7486 게이트의 datasheet를 확인하시오.7402 ... NOR 게이트는 지금까지의 게이트와는 다르게 1번 pin이 output이기 때문에 유의할 필요가 있다.1.2 기본 실험 (4)의 회로를 구현하시오.1.3 응용 실험 (1), (2 ... ), (3)의 회로를 구현하시오.응용 실험(1)응용 실험(2)응용 실험(3)1.4 응용 실험 (3)의 결과를 예상하고 이유를 서술하시오.= (A+B)(A+C) [∵드모르간 법칙]= AA
    리포트 | 6페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_8주차 예비보고서_A+
    디지털 논리실험 및 설계 8주차 예비보고서실험 준비1.1 Gated D Latch의 동작에 대해 설명하시오.Gated S-R Latch와 매우 유사하다. S와 R에 1이 동시 ... 에 CLK의 값이 0에서 1로 변하는 순간에만 Q의 출력이 변할 수 있다.1.5 응용실험 (1)과 응용실험 (2)의 회로를 비교하시오.응용실험 (1)의 회로는 D Flip-flop ... 에 연결된 스위치가 올라갈 때에만 출력 값이 변할 수 있다.응용실험 (2)의 회로를 보면 D의 입력이 이다. 는 Q가 토글된 값이다. 즉 Q가 1이면 =0이고 Q가 0이면 =1이
    리포트 | 7페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_5주차 예비보고서_A+
    디지털 논리실험 및 설계 5주차 예비보고서실험 준비1.1 4.1 기본 실험 (2)의 전가산기 [그림 2]는 반가산기 [그림 1] 두 개와 하나의 OR 게이트로 이루어져 있 ... 다. [그림 2]의 회로가 전가산기로 동작하는 원리를 설명하시오.전가산기는 입력 3개를 받아 2개의 결과를 출력한다. 이때 입력에는 자리올림수가 포함되어있다고 생각할 수 있다. 전가산기 ... 를 ∑ = (A⊕B으로 구현했다.1.2 응용 실험 (1), (2)의 회로를 구현하시오.응용실험(1)전가산기를 두개 이용하여 두 자리 이진수 덧셈기를 구현했다. 이때 두번째 전가산기
    리포트 | 5페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_6주차 예비보고서_A+
    디지털 논리실험 및 설계 6주차 예비보고서실험 준비1.1 ALU 74181의 datasheet을 읽고 네 자리 이진수의 덧셈을 74181을 이용하여 어떻게 구현할 수 있는지 설명
    리포트 | 7페이지 | 1,500원 | 등록일 2024.05.15
  • 디지털 논리회로 실험 2주차 기본 논리 게이트 (NAND, NOR, XOR Gate) 결과보고
    디지털 논리회로 설계 및 실험결과보고서주제 : NAND, NOR, XOR GATE 및 응용소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자 ... 실험ABX001011101110(1) [그림 1]과 같이 회로를 결선한 후 NAND 게이트의 진리표를 그려보시오.[그림 1]이번 실험은 NAND 게이트의 특성을 알아보는 실험이 ... 다. 회로의 VCC와 GND를 연결하고 스위치 1번과 핀 1번을 점퍼선으로 연결한다. (입력값 A) 스위치 2번과 핀 2번을 역시 점퍼선으로 연결한다. (입력값 B) 핀 3번과 LED
    리포트 | 11페이지 | 2,000원 | 등록일 2022.04.21
  • 판매자 표지 자료 표지
    전기및디지털회로실험 실험 2. 기본 논리게이트 결과보고
    전기및디지털회로실험 결과레포트 담당교수 : 학과 : 학번 : 이름 : 목차 실험 명2 실험 개요2 실험 결과2 결과 보고서10 실험 고찰11 실험명 실험 2. 기본 논리게이트 2 ... 여 익힌다. 3. 실험 결과 (1) 예비보고서 1항의 회로를 구성하고 진리표를 확인하라. 입력이 모두 0일 때 입력이 모두 1일 때 입력 예상값 실제값 오차율 A B C F1 F2 F1 ... ) 예비보고서 2항의 회로를 구성하고 진리표를 확인하라. 입력이 모두 0일 때 입력이 모두 1일 때 입력 예상값 실제값 오차율 A B C F1 F2 F1 F2 F1 F2 0 0 0 1
    리포트 | 12페이지 | 1,000원 | 등록일 2024.03.12 | 수정일 2025.02.19
  • 서강대학교 디지털논리회로실험 8주차 결과보고
    .② Serial-in, parallel-out저장되는 모든 bits에 대해 개별적인 출력이 존재하며, 직렬데이터를 병렬데이터로 변경 시켜주는 역할을 하는 회로이다.③ Parallel ... 되어 load와 shift의 선택에 따라 데이터를 선택 하게 되며, 병렬데이터를 직렬데이터로 변환하는 기능을 하는 회로이다.④ Parallel-in, parallel-out병렬로 입력 ... 되어 저장되는 모든 입력 데이터를 보여줄 수 있는 출력 신호를 갖는 회로이다. 두 개의 모듈을 통해 송수신 하는 구조는 다음과 같다.두 모듈 사이를 직렬bus를 이용해 연결
    리포트 | 14페이지 | 1,000원 | 등록일 2021.10.02
  • 서강대학교 디지털논리회로실험 6주차 결과보고
    회로)는 그 출력이 현재 입력 뿐만 아니라 이전 상태들의 영향을 받는 논리회로를 의미한다. Latch와 flip-flop은 순차논리회로 설계의 기본이 되는 function block ... 한다.2) Resisters의 동작원리를 이해한다.3) ISE의 simulation 기능에 대해 배운다.2. 배경이론 및 실험방법Sequential logic circuit(순차논리 ... 과 reset기능을 탑재하고 있다. 회로와 function table는 다음과 같다.S만 HIGH일 경우에는 Q만 HIGH가 되고, R만 HIGH경우에는 /Q만 HIGH가 된다
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 서강대학교 디지털논리회로실험 2주차 결과보고
    를 이용하여 구현된 임의의 논리 함수가 최소화 될 수 있음을 확인한다.4) Wired OR logic의 특성과 활용 방법을 익힌다.5) FPGA를 이용하여 간단한 논리 회로를 구현
    리포트 | 7페이지 | 1,000원 | 등록일 2021.10.02
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서7 논리함수와 게이트
    아날로그 및 디지털 회로 설계 실습-실습 7 논리함수와 게이트-설계실습 내용 및 분석설계한 논리게이트 구현 및 동작Low(0) 값, High(1) 값, Vcc를 각각 0V, 5V ... , 스위치2: off스위치1: on, 스위치2: on검토사항결과보고서는 반드시 교재 앞부분의 결과보고서(예)의 형식으로 작성하되, 다음 사항을 검토하여 작성하라.-본 설계실습에서 무엇 ... , 5V로 설정한다. AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 진리표와 등가회로를 작성하고 두 입력의 모든 경우에 대해 출력 전압의 값을 측정
    리포트 | 24페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 서강대학교 디지털논리회로실험 10주차 결과보고
    1. 실험목적1) Digital-to-analog 변환(DAC)- Digital 신호를 analog 신호로 반환하는 회로의 동작 원리를 이해한다.- DAC IC(DAC0808 ... )의 구동 방법을 배운다.2) Analog-to-digital 변환(ADC)- Analog 신호를 digital 신호로 변환하는 회로의 동작원리를 이해한다.- ADC IC(ADC ... 으로 전환하는데 사용되는 소자로, 이 소자는 집적회로의 형태로 공급되고 있는데, 그 기능을 파악하기 위해 개별소자형태로 분석한다. R-2R ladder circuit를 이용해 DAC
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 서강대학교 디지털논리회로실험 5주차 결과보고
    다. Subtractor(감산회로)는 어떤 수의 2’s complement를 더함으로 구현하거나 subtractor의 구현을 통해 수행할 수 있다.ALUs(연산회로)는 여러 연산 및 논리 ... 1. 실험목적1) Exclusive-OR회로를 이용한 비교회로의 구현 및 동작원리 이해2) 기본 gate를 이용한 half-adder 및 full-adder의 구현 및 동작원리 ... 이해-ISE를 이용한 symbol library 생성 및 활용3) 연산회로의 동작 및 signed/unsigned numbers에 대한 이해2. 배경이론 및 실험방법비교회로
    리포트 | 13페이지 | 1,000원 | 등록일 2021.10.02
  • 서강대학교 디지털논리회로실험 3주차 결과보고
    을 최대한 묶어서 표현하여 최소화 나타낸다. Decoder는 하나의 code체계를 다른 code 체계로 변환하는 논리회로이다. 일반적으로 입력이 출력보다 적고, enable신호 ... 한다.4) 표시장치(display devices)의 동작원리를 이해한다.2. 배경이론 및 실험방법회로를 수식으로 나타낼 때 직접적으로 최소화하는 것은 비효율적이다. 더 효율적인 방법 ... 를 할당해 놓는다.실험은 주어진 회로를 브래드보드에 나타낸 후 스위치에 따라 LED의 변화를 살펴본 후, 이를 통해 Binary decoder의 기능에 대해 알아본다. 그 후 Combinational 회로 설계 단계에서 Karnaugh map을 통해 출력 F를 구한다.
    리포트 | 8페이지 | 1,000원 | 등록일 2021.10.02
  • 서강대학교 디지털논리회로실험 7주차 결과보고
    cycle을 반복적으로 수행하는 순차 논리회로이다. Counter의 modulus는 cycle내의 상태 수에 의해 결정되는데, 여기서 modulus란 다시 초기상태로 돌아오
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 서강대학교 디지털논리회로실험 9주차 결과보고
    1. 실험목적1) 메모리 소자들의 동작 원리와 활용 방법을 이해한다.Read Only Memory(ROM)Random Access Memory(RAM)2) Address decoding의 개념과 구현 방법을 이해한다.3) ROM을 이용해서 임의의 기능을 수행하는 com..
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 프레시홍 - 추석
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 09월 30일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:30 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감