• 통합검색(4,402)
  • 리포트(3,701)
  • 자기소개서(481)
  • 시험자료(104)
  • 방송통신대(59)
  • 논문(51)
  • 서식(3)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로설계" 검색결과 541-560 / 4,402건

  • [부산대학교][전기공학과][어드벤처디자인] 8장 Multiplexer, Decoder 및 Encoder (8주차 결과보고서) A+
    하고 그 동작상태를 점검하라.실험 결과실험1먼저 회로를 구성하기 위해 설계논리회로 설계는 다음과 같다.여기서 NOT게이트, AND게이트, OR게이트가 필요하다. 이는 각각 74 ... 다. A,B,C가 0일 때 F는 1이다.A,B가 0이고 C가 1일 떄 F는 1이다.실험2먼저 회로를 구성하기 위해 설계논리회로 설계는 다음과 같다.여기서 8:1 MUX와 NOT ... 다.실험3먼저 회로를 구성하기 위해 설계논리회로 설계는 다음과 같다.여기서 NOT게이트, AND게이트, OR게이트가 필요하다. 이는 각각 74LS04, 74LS11, 74LS32
    리포트 | 10페이지 | 1,000원 | 등록일 2021.04.25
  • 디지털 시스템 설계 및 실습 병렬 직렬 변환회로 설계 verilog
    시킨다. 따라서 병렬 입력을 갖는 시프트 레지스터를 이용하면, 병렬로 입력된 데이터를 매 클럭마다 1비트씩 출력시키는 병렬-직렬 변환회로설계할 수 있다. 이 실습을 통해 시프트 레지스터 ... 의 동작과 이를 응용한 설계에 대해 알아본다.2. 코드1) Shift_Register.vmodule Shift_Register(clk,load,rst,din,sin,sout,qout
    리포트 | 3페이지 | 1,000원 | 등록일 2021.03.24
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서12
    아날로그 및 디지털 회로설계실습(실습12 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고서설계실습 12. Stopwatch 설계 (동기순서 논리회로)실습날짜2021 ... .12.06. 17시교과목 번호제출기한2021.12.05. 24시작성자제출날짜(이클래스)2021.12.02.1. 목적Stopwatch 설계를 통하여 카운터, 분주회로, 클럭 회로 ... , 디코더 등 다양한 디지털 회로 구성요소에 대한 이해를 높이고 Datasheet를 읽고 분석하는 능력과 원하는 회로설계할 수 있는 능력을 배양한다.2. 실습 준비물부품
    리포트 | 5페이지 | 1,500원 | 등록일 2022.09.14
  • [A+]중앙대학교 아날로그및디지털회로설계실습 4-bit Adder 회로 설계 예비보고서
    도 ‘0’ 또는 ‘1’ 만을 가질 수 있다. 조합논리회로는 입력의 조합에 따라서 출력이 결정되는 회로이다. 조합논리회로설계하려면 설계하려는 회로의 기능을 입력과 출력 ... 으로 간략화 된 기능을 소자를 사용하여 구현한다. 간단한 기능을 갖는 회로를 예로 들어 설계과정을 살펴보자.입력: A, B, C출력: Y기능: A, B, C가 모두 ‘1’일 때 출력 ... 한 표현 및 Karnaugh 맵을 이용한 표현 등이 있다. 또한, 간략화 방법으로는 부울대수의 공리와 정리를 이용하는 방법, Karnaugh 맵을 이용하는 방법, 논리함수를 구현
    리포트 | 7페이지 | 1,000원 | 등록일 2021.09.02
  • 컴퓨터구조 ) 전자계산시의 논리회로에서 조합논리회로와 순서논리회로의 차이점을 제시하고 구조 및 특징을 제시하시오.
    설계할 때는 논리식이나 진리표가 이용되며, 대표적으로는 조합 논리회로와 순서 논리회로가 있다.조합 논리회로란 현재의 입력값에 따라 출력에는 항상 똑같은 값이 결정되는 논리 회로 ... 컴퓨터구조전자계산시의 논리회로에서 조합논리회로와 순서논리회로의 차이점을 제시하고 구조 및 특징을 제시하시오.과목명: 컴퓨터구조과제주제 : 전자계산시의 논리회로에서 조합논리회로 ... 와 순서논리회로의 차이점을 제시하고 구조 및 특징을 제시하시오.[부연설명]1) 조합논리회로와 순서논리회로의 차이점 및 특징 에 대해 서술해 봅니다.(1) 조합논리회로와 순서논리회로
    리포트 | 5페이지 | 5,000원 | 등록일 2023.01.25
  • FPGA Board를 이용한 FSM회로의 구현 (up-counter) 결과레포트
    로 동작해 결과를 확인하였다. 동기 카운터 설계를 할 때에는 간단한 up카운터 일지라도 진리표를 그리고 카르노 맵으로 논리를 간소화한 뒤 회로를 구성해야 했다. 그에 비해 ... Verilog HDL과 FPGA를 이용해 카운터를 설계할 때는 count = count + 1; 과 같이 간단한 코드로 논리를 만들 수 있어서 간편했다. 또 배열 형태로 되어있는 레지스터 ... FPGA Board를 이용한 FSM회로의 구현 (up-counter)결과레포트1. 실험 제목1) FPGA Board를 이용한 FSM회로의 구현 (up-counter)2. 실험
    리포트 | 2페이지 | 1,000원 | 등록일 2022.11.06
  • 논리회로실험 비교기와 MUX, ALU
    논리회로설계 실험 예비보고서 #5실험 5. 비교기와 MUX, ALU1. 실험 목표출력이 입력에 의해서만 정해지는 조합논리회로인 비교기, MUX, DEMUX, ALU의 개념과 특성 ... 에 대해 알아보고, 조합논리회로의 한 예로 주어진 ALU의 진리표를 토대로 8가지의 다양한 기능을 가진 ALU를 설계해본다.2. 예비 이론(1) 비교기- 두 개의 수를 비교 ... 하여 기준으로 정한 한 수가 작다와 크다 또는 같다를 결정해주는 조합논리회로- 비교하는 방법은 2진 코드 상태의 절대 값을 상대적으로 비교하므로 대수적인 비교와는 다르다.- 전자공학
    리포트 | 5페이지 | 1,500원 | 등록일 2021.10.01
  • 0을 포함한 2의 배수 범위 0, 2, 4, 6, 8
    전자계산기구조0~9까지의 10진수 중 2의 배수(0도 포함)가 입력되면 LED가 켜지고 그 외의 숫자가 입력되면 LED가 꺼지는 논리회로를 진리표로 표현하고 Boolean ... Algebra를 사용하여 간소화한 후 논리회로를 도식하시오. 이 때 논리항은 2개로 제한하며 각 항의 입력 변수는 3개를 넘지 못한다.0을 포함한 2의 배수 범위0, 2, 4, 6, 8 ... = X’Y’Z’+ X’YZ’+XY’Z’+XYZ’ = Z’(X’Y’+X’Y+XY’+XY)= Z’(X’(Y’+Y)+X(Y’+Y)) = Z’(X’+X)= Z’논리회로4K ROM 1개
    리포트 | 5페이지 | 3,000원 | 등록일 2024.06.28
  • 실습 10. 7-segment_Decoder 회로 설계
    아날로그 및 디지털 회로설계 실습실습 10. 7-segment/Decoder 회로 설계소속담당교수수업 시간조번호조원실습 10. 7-segment/Decoder 회로 설계(조 ... :, 실험날짜: 보고서 제출날짜:)요약: 7-segment/Decoder 회로 설계를 통해 7-segment와 Decoder의 동작원리를 이해할 수 있었다. 또, 7-segment ... 하면전류가 다이오드를 흐르게 되면서 점등하게 되는 특징을 가지고 있다.2.2 7-segment 구동 회로 설계설계실습계획서 10-3-3에서 그린 7-segment 구동 회로에 토글
    리포트 | 6페이지 | 1,000원 | 등록일 2023.10.17
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab03(예비) / 2021년도(대면) / A+
    논리회로설계하는 여러 가지 방법론을 학습한다. 또한 설계한 로직을 시뮬레이션하기 위한 테스트 벤치의 작성법을 익히고 사용한다.나. 실험 이론(1) HDL의 종류a ... 하다.), 디자인 재사용이 가능하다.⑥ 회로 기능 변경이 용이하고, 라이브러리화를 지원한다.⑦ 공정 라이브러리에 무관한 설계가 가능하다.- 단점: ① 현재의 논리 합성은 단상 동기 ... 회로용이다.② 툴류가 비싸다.③ ASIC으로는 논리 합성할 수 없는 회로도 있다.b. VHDL- 장점: ① VHDL은 매우 넓은 범위의 Design을 가능하게 해 준다. 이범위
    리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • 인코더와 디코더 회로 예비
    실험 제목인코더와 디코더 회로실험 목적Encoder와 Decoder의 기능을 익힌다.부호변환 회로설계방법을 익힌다.Seven-segment(숫자표시기)의 사용방법을 익힌다 ... 를 decoder(복호기)라고 한다.디코더(Decoder)디코더는 코드화된 입력을 출력으로 변환하는 다중-입력, 다중-출력 논리회로이다. 입력코드 수는 일반적으로 출력코드보다 적 ... 조합의 부호들을 받아 서로 유일하게 구분되는 4개의 출력으로 바꿔주는 회로를 말한다. 회로의 인에이블(enable) 입력이 존재한다면 반드시 정상적인 논리출력을 얻기 위해서
    리포트 | 3페이지 | 1,000원 | 등록일 2022.04.21
  • 판매자 표지 자료 표지
    학점은행제 전자계산기구조 과제
    (multiplexer) 블록도를 설계하여 도시하시오. (4장 논리회로)-진리표입력출력ABCF*************1101001101011011111-카르노 맵BCA000111100000111011 ... + AC’ + AB-논리회로, 블록도선택선 A, B인 경우 선택선 B, C인 경우0 -> I0 4*1 B -> I0 4*1C’-> I1 멀티플렉서 0 -> I1 멀티플렉서C’-> I ... 회로를 도시하시오. ( 4장 논리회로)-진리표입력출력ABCF000000100100011110001011110111111 : High / 0 : Low-카르노맵BCA
    리포트 | 7페이지 | 6,000원 | 등록일 2022.10.30 | 수정일 2023.03.08
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)9
    아날로그 및 디지털회로설계 실습(실습9 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 9. 부울대수 및 조합논리회로 ( 4-bit adder )과제1. 다음의 진리표 ... 와 GND가 몇 번 pin인지 쓰시오.Vcc 는 14번, GND는 7번 pin이다.3. XOR Gate를 이용한 Full Adder 회로를 Pspice를 사용하여 직접 설계하시오.
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.14
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab01(예비) / 2021년도(대면) / A+
    회로, XOR 게이트 논리 회로, 반가산기 회로, 전가산기 회로설계 및 실험한다.나. 실험 이론(1) CMOS- CMOS(Complementary Metal Oxide ... 의 신호를 부호화 된 신호로 변환하여 컴퓨터 내부로 들여보내는 조합 논리회로로, 2^n개의 입력신호로부터 n개의 출력신호를 만든다. 오직 한 비트만이 1, 나머지비트는 0이 되는 입력 ... 는 조합 논리회로로, 다수의 입력신호로부터 1개의 출력신호를 얻는 회로이다. 디코더는 인코더 동작과 반대로 동작하는 회로이다.- 멀티플렉서: 여러 개의 입력 중 하나만 출력에 전달해주
    리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • 시립대_전전설2_Velilog_예비리포트_1주치
    date목록실험 목적배경 이론실험 장비실험 방법예상 결과참고 문헌1. 실험 목적- 각각의 TTL을 이용하여 논리 회로설계 및 실험 해본다.2. 배경 이론1) OR 게이트 논리 ... 회로- 입력 중 어느 하나라도 1이 되면 결과가 1이 되는 연산.- 출력은 논리 입력의 합과 같음.(1) OR게이트 논리표ABX = A + B000011101111(2) OR게이트 ... 실습 회로2) XOR 게이트 논리 회로- 배타적 OR게이트라고도 하며, 두 입력이 서로 다른 값을 가질 때에만 출력이 High가 됨.- AND게이트와 OR, NOT게이트를 이용
    리포트 | 7페이지 | 1,000원 | 등록일 2021.04.16
  • 디지털시스템설계실습 논리게이트 결과보고서
    디지털시스템 설계 실습 1주차 결과보고서학과전자공학과학년학번성명1.실습결과p119 1번, p121 1-2번1. 그림과 같은 회로의 진리표를 작성하라.ABCF1F20 ... Verilog 또는 VHDL 템플릿에 따라 설계한다.2.연습문제1번 다음 그림과 같은 회로에 대해 답하라.(a) 다음 지점의 논리식을 표현하라.W = A’B’C’X = AB’C’Y ... 0001010011100100010110011000011010111100011110015.다음 그림은 [연습문제 1]의 기본 논리 게이트 회로를 시뮬레이션한 결과 중 일부이다. 입력 a,b는 160ns에서 입력 신호 값이 바뀌
    리포트 | 6페이지 | 1,000원 | 등록일 2021.04.16
  • 실습 9. 4-bit Adder 회로 설계 예비보고서 중앙대 아날로그 및 디지털 회로 설계 실습
    9-1. 실습목적조합논리회로설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로설계한다.9-3. 설계실습 계획서9-3-1 전가산기 설계(A) 전가산기에 대한 진리표
    리포트 | 5페이지 | 1,000원 | 등록일 2021.07.17
  • 광운대학교 하()()교수님 전자재료물성 실험 및 설계2 A+ 기말시험 기출자료
    1. Vin에 대한 Vout을 plot하고 noise margin과 gain에 대해서 설명하시오.Noise margin은 회로가 지정된 조건 내에서 잘 작동하도록 하는 설계 ... margin의 척도입니다. 디지털 논리 소자는 출력 전압이 입력 전압에 비해 어느정도 여유가 있는 안정된 값으로 나오는데 이 여유정도의 잡음이 발생해도 그 다음 입력의 논리값에 영향
    시험자료 | 5페이지 | 1,500원 | 등록일 2023.12.21
  • 판매자 표지 자료 표지
    [A+, 에리카] [A+] 2021-1학기 논리설계및실험 Flip-Flops, Latch 실험결과보고서
    Chapter 1. 실험 목적Flip-Flop과 latch에 대해 이해하고, 이 동작원리를 회로 설계를 통해 확인할 수 있다.Chapter 2. 관련 이론ü ... Combinational logic circuit vs Sequential logic circuit- 조합논리회로: 메모리가 없어도 현재 입력만으로도 출력이 결정된다.- 순차논리회로: 메모리가 상태 ... 상태를 그대로 유지할 수 있는 논리소자이다.- Latch: 클럭(CLK) 입력을 가지지 않는 소자- Flip-Flops: 클럭(CLK) 입력을 받아 그에 따라 상태를 바꾸는 소자
    리포트 | 7페이지 | 2,500원 | 등록일 2023.02.28
  • A+ 기계공학 기초실험 TTL-Logic 실험 예비레포트 (예비 보고서)
    algebra)는 1 또는 0의 값에 대해 논리 동작을 다루는 대수이다. 1은 참을, 0은 거짓을 의미하며 컴퓨터의 회로설계 및 해석에 응용된다. 이진 논리회로는 부울 대수식 ... 하여라. 논리게이트의 의미 역시 작성하여라.논리게이트란 논리 회로를 구현하는 데 기본적으로 사용되는 요소로 2진 정보만 다룬다.과제 2 : 과제 1과 연계하여 실험결과(5)에 있는 6 ... 가지 기본논리회로에 있는 결과를 예측하여라.논리 게이트논리함수진리표Y=A*BABY000010100111Y=A+BABY000011101111Y=A'AY0110Y=(A*B)'ABY
    리포트 | 4페이지 | 1,000원 | 등록일 2020.10.22
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 14일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:43 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감