• 통합검색(4,267)
  • 리포트(3,716)
  • 자기소개서(283)
  • 시험자료(151)
  • 방송통신대(85)
  • 논문(29)
  • 서식(1)
  • 이력서(1)
  • ppt테마(1)

바로가기

방송통신대 - 2025 방송통신대 리포트 및 과제물 업데이트, 중간고사/기말고사자료
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털논리회로" 검색결과 381-400 / 4,267건

  • 논리회로-디지털시계 설계 텀프로젝트 발표자료
    ..PAGE:1Digital logic designTerm project11조..PAGE:2topic..PAGE:3Topic : 디지털 시계..PAGE:4Design ... ..PAGE:12Step 7 : implementation▲ 오전 오후 표시부▲ 시간 표시부..PAGE:13Step 7 : implementation▲ 단발 펄스 회로(시간 조절 회로)
    리포트 | 15페이지 | 1,000원 | 등록일 2013.12.22
  • [디지털논리회로/임석구/개정3판]연습문제 1장풀이-족보
    [디지털논리회로/임석구/개정3판] 3판 연습문제 1장풀이디지털 논리회로 Solution of Chapter 11. 아날로그 신호와 디지털 신호의 차이점을 설명하여라.? 아날로그 ... %15. 조합논리회로와 순서논리회로 분류① 조합논리회로② 조합논리회로③ 조합논리회로④ 순서논리회로⑤ 조합논리회로16. 양자화 잡음 및 제거 방법표본화 간격을 균등하게 할 때, 원 신호 ... 신호 : 온도, 습도, 소리, 빛 등과 같이 시간에 따라 연속적인 값을 갖는 신호? 디지털 신호 : 분명히 구별되는 두 레벨의 신호값 만을 갖는 신호(+,-)2. 대표적인 아날로그
    리포트 | 4페이지 | 1,000원 | 등록일 2016.04.16 | 수정일 2016.04.18
  • [논리회로] 디지털시계 설계 텀프로젝트 제안서
    Digital Logic Term Project Proposal수강번호132411 조■ Title : 24시간 표현 디지털시계■ Objective24시간이 표현되는 디지털시계 ... 를 논리회로 소자를 이용하여 구현 해 본다.JK플립플롭으로 카운터 회로를 만들어 AND, OR 등의 게이트와 함께 시간 표시 체계를 구현한다.▶Example : Clock System ... ■ Job assignment▶공동작업아이디어 제안, 회로 시뮬레이션, 제안서 제작▶개인작업- 아이디어 제안- 불참- 회로 시뮬레이션, 보고서 작성- 회로 시뮬레이션, 보고서 작성
    리포트 | 2페이지 | 1,000원 | 등록일 2013.02.06
  • 판매자 표지 자료 표지
    [디지털 논리회로 실험] 11장. 비동기식 RS 플립플롭 예비레포트
    - 비동기식 플립플롭과 동기식 플립플롭의 차이에 대해 이해한다.- 동기식 RS 플립플롭의 동작을 이해한다.2. 플립플롭의 기능에 대하여 기술하시오.디지털 논리회로는 조합논리회로 ... 논리회로실험 A반예비11장비동기식 RS 플립플롭5조이름학번실험일15.04.28제출일15.04.281. 이 장의 실험 목적에 대하여 기술하시오.- 플립플롭의 동작원리를 이해한다. ... 와 순서논리회로로 크게 구분할 수 있다. 조합논리회로는 출력이 현재 입력 값에 의해서 결정된다. 이것은 조합논리회로의 특성이다. 즉, 회로의 출력은 입력이 인가되는 순서 및 입력이 인가
    리포트 | 3페이지 | 1,000원 | 등록일 2016.01.14 | 수정일 2022.10.09
  • 디지털논리회로verilog(full adder, 4bit full adder, comparator, 4bit comparator)
    디지털 논리 회로 verilog 과제학과학년학번이름이번 과제는 verilog 프로그램을 통해서 full adder, 4bit full adder, comparator, 4bit
    리포트 | 6페이지 | 1,000원 | 등록일 2017.01.06
  • [디지털논리회로] 프로젝트 - 고속 동작 덧셈기 설계
    디지털회로설계프로젝트 #21. 제목- 고속 동작 덧셈기 설계2. 설계 목적- 고속 동작 덧셈기의 설계를 통해 덧셈 과정에 있어서 carry의 역할을 이해하고 carry 처리 방법 ... 다. 가산기(adder)의 기본 원리는 10진수의 덧셈에서 같은 자리 수들의 합이 10을 넘게 되면 자리를 올려주는 방식으로 덧셈을 하는 것이다. 디지털 회로에서는 이러한 원리 ... 기는 32-비트의 입력과 출력을 가지도록 한다.2) 설계 내용- VHDL 언어를 사용하여 설계한다. 이 때 각 논리 게이트는 특정한 지연시간을 가지도록 설계한다.- 32-비트 입력
    리포트 | 19페이지 | 1,000원 | 등록일 2014.05.06
  • 판매자 표지 자료 표지
    [디지털 논리회로 실험] 13장. 동기식 D, T 플립플롭 결과레포트
    논리회로실험 A반결과13장동기식 D, T 플립플롭5조이름학번실험일15.05.26제출일15.06.02실험에 사용된 기기 및 부품 : 오실로스코프, HD74LS74AP, GD74LS ... 76AN,, 직류전원공급장치,디지털 실험장치, 전압계실험 13.2 D 플립플롭 응용(1) IC 7474를 이용한 지연회로회로도 이다. 회로도에 IC 핀번호를 작성하여라.(2 ... 력 Q=0이된다.실험 13.3 T 플립플롭 응용(1) IC 7476(Dual JK Flip-Flop)를 이용한 T 플립플롭의 회로도이다. 회로도에 IC핀 번호를 작성하라.(2) Q
    리포트 | 3페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2022.10.13
  • 판매자 표지 자료 표지
    [디지털 논리회로 실험] 11장. 비동기식 RS 플립플롭 결과레포트
    논리회로실험 A반결과12장비동기식 RS 플립플롭5조이름학번실험일15.05.12제출일15.05.12실험에 사용된 기기 및 부품 : HD74LS02P, HD74LS04P, HD74 ... LS00P실험 11.1 NOR 게이트를 이용한 비동기식 RS 플립플롭1. NOR 게이트를 이용하여 비동기식 RS 플립플롭을 구성한 회로도에 핀 번호를 작성하라.2. 다음과 같이 입력 ... ="11" 인 경우에는 출력 값을 결정할 수 없는 불확실(Unknown)상태가 된다.실험 11.2 NAND 게이트를 이용한 비동기식 RS 플립플롭1. 논리 게이트를 이용하여 비동기식
    리포트 | 2페이지 | 1,000원 | 등록일 2016.01.14 | 수정일 2017.10.17
  • 디지털논리회로 설계 프로젝트 보고서
    디지털논리회로 설계 프로젝트 보고서프로젝트의 제목 : 디지털 시계 설계설계자(팀원 전체) 성명 :제출일 : 2008년 12월 20일국문요약 : 디지털 논리 회로 시간에 배웠 ... 던 논리 회로와 조합 회로에 대한 지식을 바탕으로 디지털시계를 Quartus Ⅱ를 이용해서 만들어 보았다. 주요 구성은 Clock Base, Time Setting, Am Pm 표시 ... asynchronous circuit. Each clock's units entered Each unit's Seven Segments.Ⅰ 설계와 관련된 이론적 배경·디지털 논리회로
    리포트 | 9페이지 | 4,200원 | 등록일 2011.01.09
  • 디지털논리회로리포트(4진업카운트설계)
    JK FF을 활용한 동기식 4진 업 카운터 설계CKQ(t)Q(t+1)JKQ1Q0Q1Q0J1J0K1K00000101dd101101dd121011d10d31100dd11□ 여 기 표Q1Q00100d11dQ1Q0010dd111Q1Q0010d01d1Q1Q0010111dd□ 카..
    리포트 | 1페이지 | 1,000원 | 등록일 2012.11.27
  • 논리회로설계실험 프로젝트_digital door rock
    과 목 : 논리회로설계실험과 제 명 : 프로젝트 결과보고서(P_6조)담당교수 : 조준동 교수님학 과 : 전자전기공학과학 년 : 3학년학 번 : 2006312687 ... , 2006312117이 름 : 서 영 진, 김 현 기학 번 : 2007310623, 2007313531이 름 : 정 광 수, 손 계 익제 출 일 : 2011. 6. 2111_1학기_논리회로설계 ... 있는 디지털 도어록은 FSM 이론과 카운터를 이용해 설계할 수 있는 대표적인 회로의 하나이다. 이와 같은 디지털 도어록을 설계하기 위해서 기본적으로 필요한 개념이론들은 이 다음
    리포트 | 44페이지 | 4,000원 | 등록일 2012.03.20
  • 디지털논리회로 레포트(전가산기)
    >2. 이론◆디지털 입력소자◆반가산기< 논리회로 > < 시뮬레이션 >◆전가산기< 논리회로 > < 시뮬레이션 >◆AND, NOT, OR, XOR, XNOR< AND 논리회로 및 ... 캐리 C가 되며, 뒤의 디지트가 S로 표시된다.입력출력XYCinSCout*************011010101010110100100010111< 진리표 > < 논리식 >< 논리회로 ... 진리표 > < NOT 논리회로 및 진리표 >< OR 논리회로 및 진리표 >< NOT AND OR 논리회로 > < NOT AND OR 시뮬레이션 >< XOR 논리회로 및 진리표
    리포트 | 4페이지 | 1,000원 | 등록일 2011.03.03
  • 최신 디지털회로실험 실험5 추가논리게이트
    실험5. 추가 논리 게이트실험목표 :□ 실험을 통하여 OR와 XOR의 진리표 결정.□ 펄스 파형을 이용하여 OR와 XOR 논리게이트 테스트.□ OR와 XOR 게이트를 사용하여 4 ... 비트 2진수의 1의 보수 또는 2의 보수를 실행하는 회로 구성.□ 모의 실험용 결함에 대한 보수(complement) 회로의 고장 진단.데이터 및 관찰내용 :표5-2 표 5-3OR ... .4보수(complement) 스위치를 조작해도 출력에 아무 영향이 없다.배선이 잘못 됬거나 선에 문제가 있다.결과 및 결론 :OR, XOR 게이트를 직접 회로로 구성해봄으로서 진리
    리포트 | 3페이지 | 1,000원 | 등록일 2012.12.02
  • [디지털회로실험]논리게이트
    위한 전자 회로로서, 대부분의 디지털 시스템을 이러한 게이트들로 구성되어 있다. 논리 게이트는 오늘랄 여러 가지 형태로 직접 회로 내에 이용되고 있으며, 가장 널리 보급되어 있 ... 예비보고서실 험 주 제 :논리게이트(Logic gate)과 목 :학 번 :분 반 :이 름 :1.실험 제목: 논리게이트2.관련 이론논리 게이트란?논리 게이트는 논리적 결정을 하기 ... 에서의 Boole의 함수(Boolean function)는가 된다. 여기서는 산술적 덧셈이 아니라 논리적 “OR” 연산을 의미한다. OR 게이트를 구성하는 한가지 방법은 출력 전압이 나타나
    리포트 | 5페이지 | 1,000원 | 등록일 2008.09.20
  • Maxplus II를 이용한 디지털 논리 회로 실험
    디지털논리회로 실험(Maxplus II)정보통신공학과Maxplus II 프로그램은 모든 설계를 프로젝트 중심으로 관리한다. 프로젝트에 포함된 설계 파일 및 컴파일한 파일, 환경 ... 하여 output이 제대로 출력되는지 확인한다. 사용자가 설계하여 만든 논리 회로를 하나의 블록으로 하여 더 큰 프로젝트에 넣을 수 있는데 이렇게 하기 위해서 1-bit Full ... pattern 을 형성) Simulator를 이용하여 Simulation을 진행 한 뒤 결과를 분석한다.Waveform Editor는 논리 회로를 설계하는 목적과 시뮬레이션 데이터를 만드
    리포트 | 4페이지 | 2,000원 | 등록일 2010.11.03
  • 디지털 공학 순서논리회로 플립플롭 예비보고서
    순서논리회로 I : 플립플롭1. 목적순서논리회로의 기반이 되는 플립플롭을 RS, D, T, JK 주종 플립플롭 등을 대상으로 하여 동작 원리를 살펴보고 전반적인 이해를 도모 ... 하도록 한다.2. 이론입력 신호의 순서에 따라서 동작 및 출력이 달라지는 순서논리회로에 관해서 실험하고자 한다. 순서논리회로를 구성하는 기본소자는 플립플롭이다. 플립플롭은 쌍안정 멀티 ... 에서는 T 플립플롭에서처럼 J=K=1 일때 출력이 반전될 QNs이다.실험절차(1) 디지털 실험기판 위에 7400 NAND 게이트를 이용하여 R 플립플롭회로 a를 구성하고 데이터
    리포트 | 2페이지 | 1,000원 | 등록일 2013.03.29
  • 논리회로설계 프로젝트 디지털 시계2 (7-segment)
    이번 설계과제는 ‘2차 과제에서 7-segment에 출력하기 전단계인 32bit의 출력에 ‘초,분,시,일’을 8bit씩 차지하여 총 32bit로 출력한 데이터’를 실제 7-segment에 출력을 하는것이다.LIBRARY ieee; USE ieee.std_logic_1..
    리포트 | 14페이지 | 2,000원 | 등록일 2013.12.08
  • 수동소자, 디지털과 아날로그, 논리회로
    을 한다.3. 아날로그와 디지털에 대해서 조사하여 보자.① 디지털 - 손가락이란 뜻의 라틴어 디지트 (digit) 에서 온 말로, 이는 모양으로 표시되는 아날로그에 비해 분명하게 1 ... 으로 제작 되어 있다. 같은 치수라 하더라도 회로상 흐르는 전류에 의하여 열이 발생할 수 있으므로 사용 전류 이상의 저항을 사용하여야 한다.④ 특징 - 수동소자는 능동소자와 달리 ... 는 다. R= 1/2πfc 로 치수를 나타낸다.ⓑ 인덕터 : 전류의 변화량에 비례해 전압을 유도하는 코일로 저항·콘덴서·전자관·트랜지스터·전원 등과 함께 전기회로를 이루는 가장 중요
    리포트 | 5페이지 | 1,000원 | 등록일 2009.07.05
  • [논리회로] 디지털시계 설계 텀프로젝트 최종보고서
    논리회로T e r m P r o j e c t수강번호1324목차1. 설계 목적2. 설계 조건3 설계 내용 및 방향4. 구체적인 설계 내용5. 회로도 및 시뮬레이션6. 사용된 소자 ... 7. 결과 및 토의1. 설계 목적논리 회로 시간에 배운 것들을 토대로 다음 설계 조건을 만족하는 회로를 설계 해 보자.2. 설계 조건Input : at least 3Output ... 는 디지털시계는 카운터를 이용해 설계할 수 있는 대표적인 순차회로의 하나이다. 이와 같은 디지털시계를 설계하기 위해서 기본적으로 필요한 것이 무엇인지 살펴보자. 그림 14-1
    리포트 | 13페이지 | 2,500원 | 등록일 2013.02.06
  • 수동 소자의 종류, 아날로그와 디지털, 논리 회로
    상에서의 기능을 조사하여 보자.3. 아날로그와 디지털에 대해서 조사하여 보자.4. 논리 회로에 대해서 조사하여보자.1. 수동 소자의 종류에 대해서 각 소자의 특징 및 기능을 조사 ... 장을 모은다.③인덕터a.기호 : Lb.단위 : Hc.회로상의 기호 :d.회로 상에서의 기능 : 전류의 급격한 변화를 억제한다.3. 아날로그와 디지털에 대해서 조사하여 보 ... 의 중간값을 취하지 않는 양을 가리킨다. 구체적 예로, 디지털 시계가 있다. 데이터를 한 자리씩 끊어서 다루므로 애매모호한 점이 없고 정밀도를 높일 수 있다.디지트(digit)는 사람
    리포트 | 4페이지 | 1,000원 | 등록일 2010.03.10
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 11일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:08 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감