• AI글쓰기 2.1 업데이트
  • 통합검색(95)
  • 리포트(92)
  • 시험자료(3)
판매자 표지는 다운로드시 포함되지 않습니다.

"bcd 가감산기" 검색결과 21-40 / 95건

  • 가산기와 감산
    1)AND, OR, 그리고 XOR 게이트를 이용한 전가산기입력출력ABCSC _{0}0*************1101110111결과실험2)AND, OR그리고 XOR게이트 전감산기 ... 회로입력출력XYZDB000101110011100001010111결과전가산기전감산기결과표결과 및 토의전가산기와 전감산기의 회로를 구성하는 것이 조금 복잡하다. 하지만 회로 구성 ... 가 발생하여 Co(캐리)의 출력이 1이 되는 것을 알 수 있다.전감산기의 출력은 (X-Y)-Z으로 결정이 되는데 여기서 Z는 하위비트 감산시 발생한 자리내림이다. 즉 X=0, Y=1
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 2,000원 | 등록일 2019.06.25
  • 디지털 시스템 설계 및 실습 n비트 가감산기 설계 verilog
    1. 실습목적BCD는 디지털에서 사용하는 2진 코드를 이용해 10진수를 표현한 값이다. 일상생활에서는 10진수를 사용하지만 디지털 연산은 2진수를 기반으로 하므로, 디지털 연산 ... 에 의한 결과는 10진수로 변환되어야 한다. 이 실습에서는 BCD로 입력되는 두 수를 더한 2진 결과를 다시 BCD로 출력하기 위해 BCD로 변환하는 과정을 실습한다.2. 진리표CS ... *************02200011330010044001015500110660011177010008801001991000010010001111100101221001113310000144100011551001016610011177111001883. 블록도4. 코드1) BCD.vmodule BCD(a,b,C_in,sum,C
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2020.11.02
  • 4자리 2진수 가산기, 감산기 설계결과보고서
    결과 보고서(4자리 2진수 가산기, 감산기)과 목하이브리드 설계교 수 님이영훈 교수님조10조이 름박상웅, 허성원학 번20080811, 20080853제 출 일13. 05. 16 ... 87과 74LS83을 써서 4자리 2진수를 가산과 함께 감산할 수 있는 회로를 설계하고, 8421 가산기를 설계하라.2. 제한조건1) 적당한 가격2) 안정적인 동작3) 불량소자 ... 사용 금지4) 외관상 보기 좋아야 함5) 팀 협력3. 관련이론1) BCD 가산기BCD코드는 10진수의 수로 0~9의 범위만을 표현한다. BCD 코드 표현에는 4bit가 필요하지만 4
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 3,000원 | 등록일 2013.07.01
  • 디지털 회로
    로부터 자리올림한 C까지 고려하여 비트 3개를 덧셈하는 회로- 반감산기 : 1Bit짜리 두 2진수에 대한 기본감산을 하는 회로- 전감산기 : 뒷자리에서 올라온 올림값을 포함하여 1 ... 1. 디지털 코드중 자보수코드(self-complement code)가 무엇인지를 설명하고 우리가 학습한 코드중 자보수 코드를 모두 조사하여 제시하시오.1) 8421코드, BCD ... 코드- 2진화 10진수(BCD코드) 또는 pack형태의 수라고 한다.- 10진수 1자리의(0~9)를 2진수 4자리(4bit)로 표현한 수이다.- 대표적인 가중치 코드이다.- 6비트
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 5,000원 | 등록일 2018.07.14
  • 베릴로그 8비트 가감산기
    전가산기 8개로 -128~+127 까지 표현 가능한 8비트 가산기. 이전캐리가 다음 전가산기값에 영향을 줌. A7,B7은 값에 영향을 주지 않고 단지 부호만 결정하는 sign ... 은 모두 위와 같은 방식으로 2의보수 취했으며 음수값이라는 것을 알 수 있음.전가산기 소스코드 설명 A, B, Cin을 봤을 때 이 세 변수의 합을 구한다고 하면 0~7 ... 까지 나올 것. 이 점을이용해서 case문으로 합으로 분기하며, 그 값에 따라 진리표 값대로 그대로 Cout,S값을 대입하는 방식으로 설계된 전가산기.Ex) A=1,B=1,Cin=0
    Non-Ai HUMAN
    | 리포트 | 17페이지 | 1,000원 | 등록일 2018.09.09
  • 디지털논리회로
    비트를 더하는 논리회로를 전가산기라고 하며 조합 논리회로이다.- 반감산기 : 2진수 1자리의 2개 비트를 빼서 그 차를 산출하는 회로를 말한다.- 전감산기 : 입력변수 3자리 뺄셈 ... 을 수 있는 코드를 말한다.2. 자보수코드 종류1) 3초과코드(Excess-3코드)(1) 정의- 8421코드(BCD코드)의 연산을 돕기 위하여 만든 코드로서 8421코드에 3을 더해서 ... 의 보수는 3이 된다.10진수 6은 BCD코드로는 0110이 되고 Excess-3코드로는 1001이 된다. 여기서 1001에 대해 1진 보수를 취하면 0110이 되고 Excess
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 5,000원 | 등록일 2018.07.14
  • 인코더와 디코더 실험 레포트
    실험10. 가산기와 감산기 회로1. 실험목적① 인코더의 의미와 동작 이해② 디코더의 의미와 동작 이해③ 인코더와 디코더의 응용 능력 배양2. 배경이론-인코더① 입력을 특정의 부호 ... 이다.-BCD-7세그먼트 디코더 (0에서 9까지의 10진 디지트를 표시할 수 있도록 한 표시장치.)3. 실험(1)4 TIMES 2 인코더를 설계하고 실험 후 그 결과를 확인하시오 ... 디코더)을 이용하여 전가산기 회로를 설계하고 실험을 통하여 그 결과를 확인하시오.(4) 7447을 이용하여 2진수를 10진수로 표현하시오.⑤실험결과입력출력DCBAabcdefg10
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2019.05.01
  • 디지털 시스템 실험
    할 수 있다. 아래 그림은 2의 보수를 통한 계산 예이다. 3bit가감산 회로를 가산기로 구현하여라.실험 6-3 BCD가산기와 감산기 회로 구현하고 응용하기1. BCD 가산기에서 이진 ... 논리식을 이용하여 SN74LS83 chip을 이용하여 아래 BCD가산 회로를 실험 하여라. 또 그 결과를 표에 기록 하여라.2. BCD감산기를 설계하시오.3. [1]과[2]의 회로 ... 과목명디지털 시스템 실험제출일시2011.10.5분 반1전 공전자정보공학제 목6장. 산술논리연산학습목표· 반가산기, 전가산기의 개념을 알아본다.· 반감산기, 전감산기의 개념
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 1,000원 | 등록일 2012.07.18
  • FINAL Project booth multiplier 와 carry Look ahead adder를 이용한 자판기 설계
    카운터, 가산기, 감산기, Multiplier,와 Sequential 로직을 통합적으로 이용하여 verilog 설계를 해보는데 목적을 두었습니다. 그 중에서도 Multiplier ... 로움을 없앴습니다.(4) 주요 Logic로 직구현 방식12bit 가산기carry Look ahead12bit 감산기carry Look ahead12bit 곱셈기booth ... FINAL Projectbooth multiplier 와 carry Look ahead adder를 이용한 자판기 설계1. 프로젝트 소개(1) 프로젝트 목표수업시간을 통해 배운
    Non-Ai HUMAN
    | 리포트 | 22페이지 | 5,000원 | 등록일 2018.04.04
  • 4자리 가감산기 / 8421가산기 최종보고서
    의 가감산회로를 설계하는 방법을 이해한다.③ BCD 가산기의 가산원리를 이해하고 논리게이트를 써서 설계한다.최종보고서 < 4자리 가감산기 / BCD 가산기 설계 > 2 조Ⅱ. 합성1 ... . 설계순서① 74H87과 74LS83을 써서 진, 보, 영, 일기의 논리회로 설계② 4자리 가감산기 설계③ BCD 가산기 설계2. 성능2-1. 진-보-0-1 기하나의 논리회로 ... 감산기가 된다.전가감산기 회로도2-3. BCD 가산기BCD 가산기 구성2진화 10진수는 4비트로 10진수의 한자리를 0부터 9까지 나타내고 있기 때문에 2진 가산 결과의 합은 10
    Non-Ai HUMAN
    | 리포트 | 19페이지 | 2,000원 | 등록일 2010.09.19 | 수정일 2020.12.14
  • Logic Works를 이용한 ALU를 기반의 사칙연산 계산기 구현
    를 입력받으므로, 이러한 변환부가 총 2개가 되었다.4.4.4. 감·가산 연산부이 그림은 가산과 감산을 수행하는 회로에 대한 그림이다. 16bits로 변환된 4자리 10진수의 BCD ... 로의 변환 10진수에 대한 BCD 코드우리가 구현한 계산기는 10진수를 입력받아 10진수로 출력하는 계산기 이므로 BCD 코드에서는 10진수의 한자리 수인 0~9까지 만을 숫자로 표현 ... }0000000000000000010101000100000000000101002001000000000000111일 때는 감산을 실행한다.16bit 감·가산기에는 입력 한 두 수와 모드를 결정하는 s1, s0와 Cin이 입력된다. Cin은 감산 모드일 때에 1이 입력 되도록 하였다. 별도
    Non-Ai HUMAN
    | 리포트 | 31페이지 | 3,000원 | 등록일 2016.08.16
  • 판매자 표지 자료 표지
    [디지털 논리회로 실험] 8장. 보수와 병렬 가, 감산기 예비레포트
    에 대하여 알아본다.- 보수에 의한 감산 방법에 대하여 이해한다.- 4비트 병렬 가BULLET 감산기에 대하여 이해하고, 회로를 설계하여 동작을 확인한다.- BCD 가산기에 대하 ... 논리회로실험 A반예비8장보수와 병렬 가BULLET 감산기8조이름학번실험일15.04.07제출일15.04.070. 이 장의 실험목적에 대하여 기술하시오.- 1의 보수 및 2의 보수 ... 고, (-)부호를 붙인다.R진수에서 보수의 덧셈을 이용한 감산(A-B)방법의 연산 규칙(A, B가 모두 양의 정수 일 때)3. 7483 IC를 이용한 4비트 가BULLET 감산기 회로
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2016.01.14 | 수정일 2022.10.13
  • 자료구조(1) 완전정복
    추가자료) ***√ 보수컴퓨터 내부에서 뺄셈은 보수를 구하여 덧셈을 함으로써 뺄셈을 함.이유 : 가산기와 감산기를 이용하여 연산을 하게 되면 컴퓨터 구조가 매우 복잡해지기 때문10 ... 의 양(5) 하나의 자료를 찾아내는데 걸리는 시간(6) 프로그래밍의 난이도⑥ 파일 설계 시 고려 사항(1) 파일의 크기, 즉 정보의 양(2) 데이터 검색빈도(3) 파일 갱신빈도※ (4 ... 진법은 10의 보수, 9의 보수를 사용하며2진법은 2의 보수와 1의 보수를 이용한다.1) (γ-1)의 보수1010해당하는 수의 각 자리를 (γ-1)의 값에서 감산하여 결과를 얻
    Non-Ai HUMAN
    | 시험자료 | 11페이지 | 3,000원 | 등록일 2020.10.22 | 수정일 2021.01.06
  • BCD 가산기 (7483, 전가산기 두가지방법) 쿼터스
    1. 명 제Quartus tool을 이용하여 전가산기와 8421 가산기(BCD가산기)를 설계하라.2. 목 적1) 전가산기의 가산 원리를 이해하고 논리게이트를 사용하여 설계한다.2 ... ) BCD 가산기의 가산 원리를 이해하고 논리게이트를 사용하여 설계한다.3. 설계 순서1) Quartus tool을 이용하여 전가산기를 설계2) 전가산기 Simulation 파형 ... 동작확인2) 전가산기 회로를 이용하여 8421 가산기 설계3) BCD 가산기 Simulation 파형 동작확인4) 디버깅4. 동작원리1) 전가산기전가산기(Full Adder
    Non-Ai HUMAN
    | 리포트 | 14페이지 | 3,000원 | 등록일 2011.12.03 | 수정일 2021.04.11
  • 4자리 가감산기 시뮬레이션
    ② 4자리 가감산기 설계③ BCD 가산기 설계5. 관련이론5-1. 진-보-0-1 기하나의 논리회로가 가산과 감산의 기능을 모두 갖게 하기 위하여 제어신호에 따라 가수이또는의 1의 보수 ... 에 입력됨과 동시에값이 1이 되므로, 결과적으로 A와 B의 2의 보수가 FA에 입력되어 2의 보수에 의한 전감산기가 된다.전가감산기 회로도5-3. BCD 가산기BCD 가산기 구성2 ... 제 안 서 < 4자리 가감산기 / 8421가산기 설계 > 2 조1. 실험명4자리 가감산기 / 8421가산기 설계2. 명제74H87과 74LS83을 써서 4자리 2진수를 가산
    Non-Ai HUMAN
    | 리포트 | 14페이지 | 2,000원 | 등록일 2010.05.29 | 수정일 2020.12.14
  • 가산기, 감산기 실험 결과보고서
    7장 가산기, 감산기(결과 보고서)1.실험목적- 가산?감산 연산을 구현해본다.- 4비트 2진수 Excess-3 코드로 변환하는 변환기를 설계, 구현, 실험한다.- 오버플로우 ... (overflow) 검출로 부호화 수의 가산기 설계를 완성한다.2.자료 및 관찰책의 회로와는 다르게 인버터를 사용하지 않고, 다음과 같이 회로를 구성하여 진행하였다.그 결과 관찰된 결과 ... 0 010 1 0 11 1 0 110 1 1 01 1 1 010 1 1 11 1 1 111 0 0 03.결과사진의 회로는 Binary를 BCD로 변환해주는 회로이다. 우리가 실험
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2016.06.30
  • 반가산기,전가산기,가감산기,BCD인코더및디코더
    .자리올림(C)C=xy+x'yz+xy'z=xy+z(x'y+xy')=xy+z(x十y)*z=Cn-1? 논리회로3.가감산기제어신호에 따라 덧셈을 수행하거나 뺄셈을 수행하는 회로4.BCD ... 1.반가산기두 개의 2진수 A와 B를 더하여, 합 S와 자리올림 C를 출력하는 조합 논리회로? 진리표A BS C*************101? 카르노 맵과 논리식B A ... 01001110a.합(S)S=A'B+AB'B A01000101b.자리올림(C)C=AB? 논리회로2.전가산기세 개의 입력 단자와 두 개의 출력 단자를 갖고, 입력 신호의 합과 자 리 올림수
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 3,000원 | 등록일 2009.09.27 | 수정일 2021.10.11
  • [컴퓨터공학기초설계및실험1 예비레포트] 보수를 이용한 감산과 병렬 가감산기
    가감산기)목적보수에 대해 이해하고, 보수를 이용한 감산을 안다. 이를 이용한 2진 병렬 가감산기BCD 병렬 가산기의 회로를 설계하여 실험한다. 실험한 회로의 동작이 올바른지 ... 한다. (이때 부호는 “-“이다.)병렬 가감산기는 가산과 감산의 연산을 하나의 회로로 결합한 2진 가감산기라고도 하며, 이것은 각 전가산기에 exclusive-OR 게이트를 포함 ... 시킨 형태로 구성되어 있다. 위의 그림에서 모드 입력 S는 연산을 제어하는데 S=0이면 회로가 가산기로, S=1이면 회로가 감산기로 작동된다. 각 XOR 게이트의 한쪽 입력은 S에 연결
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2015.03.16
  • 디지털회로설계이론 산술논리연산
    , B와 밑자리로부터의 자리올림 C1을 더한 합 S와 윗자리로의 자리올림 C0를 출력하는 조합회로이다.감산기반감산기 : X-Y를 계산하여 두 수의 차이(difference) D와 윗 ... 자리로부터의 자리빌림(borrow) B0를 출력하는 조합회로이다.감산기전감산기 : 아래로 빌려준 자리빌림(Bi)과 함께 X-Y-Bi를 계산하여 출력 D(차이)와 윗자리로부터의 빌려올 ... -B는 A+(B의 2의보수)와 같이 수행함으로써 구할 수 있다. 따라서 실제 회로에서는 주로 감산기를 별도로 설계하지 않고 가산기를 감산기로 사용한다.4bit 병렬 2진 가산기
    Non-Ai HUMAN
    | 리포트 | 13페이지 | 1,000원 | 등록일 2013.10.27
  • 디지털 로직 실험 가산기와 크기비교기
    하여라. 출력은 LED로부터 읽을 수 있는데, LED가 ON일 때는 논리1을, OFF일 때는 논리 0을 나타낸다.그림 11-12진/BCD 변환기표 11-12진수를 BCD로 변환비교기 A >B ... 을 빼고, 자리 올림을 한 하위자리는 3을 더한다.이번 실험은 가산기와 크기 비교기를 이용하여 BCD코드와 Excess-3 코드(3초과 부호) 회로를 구성하는 실험이었다. 이번 실험 ... 실험 11 가산기와 크기 비교기1. 실험 목표□ 4비트 2진/Excess-3 코드 변환기의 설계, 구현 및 테스트.□ 오버플로우(overflow) 검출이 가능한 부호 있는 가산기
    Non-Ai HUMAN
    | 리포트 | 14페이지 | 1,000원 | 등록일 2015.07.20 | 수정일 2015.07.29
  • 전문가 요청 쿠폰 이벤트
  • 전문가요청 배너
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 12월 06일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:17 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감