• 통큰쿠폰이벤트-통합
  • 통합검색(63)
  • 리포트(61)
  • 자기소개서(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"전전컴설계실험2" 검색결과 21-40 / 63건

  • 전전컴설계실험2-6주차예비
    . 그리고 Comparator의 개념과 구현방법을 이해하여 1-bit Comparator와 4-bit Comparator를 설계해본다.(2)Essential Backgrounds ... 님수업날짜2013.10.7-6주차 실험--목차-서론(Introduction)-실험목적-실험을 위해 필수 배경이론, 개념-실험의 가설 및 근거방법(Materials and Methods ... )-실험 도구 및 재료-실험 절차와 방법실험결과(Result)-측정 결과의 도식적 표현-측정 결과의 설명참고문헌(References)1.Introduction.(1)Purpose
    리포트 | 13페이지 | 1,500원 | 등록일 2014.03.28 | 수정일 2014.04.15
  • 전전컴설계실험2-8주차결과
    실험은 순차 논리 회로에 대해 기본 개념을 이해하고 Flip-Flop과 4-bit Shift Register의 순차 논리 회로를 직접 설계하는 과정을 통해 이론적인 내용과 실제 ... Shift하게 된다.2.Materials & Methods(1)Procedure of Lab-Lab 14bit Shift Register 설계 Clock은 Button Switch ... Shift Register 를 설계한다..2. 4-bit Shift Register 를 Synthesize - XST Compile 과정을 거쳐 Compile한다3. 4-bit
    리포트 | 16페이지 | 1,500원 | 등록일 2014.03.28 | 수정일 2014.04.15
  • 전전컴설계실험2-9주차예비
    되면 ...-5-4-3-2-1 감소하는 것으로 가정한다.2.Materials & Methods(1)Procedure of Lab-Lab 14-bit up counter를 설계하시오 ... 부터 Count 시작1. Xilinx ISE S/W 의 Project에 Veliog 코드를 이용하여 4-bit up counter 를 설계한다..2. 4-bit up counter ... counter 를 설계한다..2. 8-bit up/down counter 를 Synthesize - XST Compile 과정을 거쳐 Compile한다3. 8-bit up
    리포트 | 10페이지 | 1,500원 | 등록일 2014.03.28 | 수정일 2014.04.15
  • 전전컴설계실험2-11주차 예비
    LabXilinx에서 Verilog Code를 이용하여 설계한 결과를 HB-Comb2를 이용하여 실험 결과를 확인할 수 있었다. 이제까지 실험의 Output은 LED와 7Segment ... /W 의 Project에 Veliog 코드를 이용하여 Text LCD (학번,이름) 를 설계한다..2. Text LCD (학번,이름) 를 Synthesize - XST ... 21. Xilinx ISE S/W 의 Project에 Veliog 코드를 이용하여 Text LCD (학번,이름) with Shift 를 설계한다..2. Text LCD (학번
    리포트 | 15페이지 | 1,500원 | 등록일 2014.03.28 | 수정일 2014.04.15
  • [서울시립대] 전자전기컴퓨터설계실험2 / 파이널 계산기 / 2021년도(대면) / A+ (코드파일 포함)
    1. Introduction- 앞서 수행한 실험들(논리 설계, 7-segment와 Piezo 장치 제어, LCD 장치 제어 등)을 바탕으로, Verilog HDL 언어를 사용 ... 하여 최종적으로 다양한 기능을 가진 계산기를 설계한다. 각각의 기능은 testbench 작성을 통한 simulation 수행과 장비 동작을 통해 검증한다.2. Function(1) 덧 ... 셈 - output = input1 + input2 - 두 개의 입력을 받아 더하여 계산 결과 값을 출력으로 내보낸다. 이 때의 입출력은 모두 정수(양수, 음수, 0) 범위
    리포트 | 25페이지 | 20,000원 | 등록일 2022.08.12 | 수정일 2022.08.18
  • [전자전기컴퓨터설계실험2] A+ 서울시립대학교 전전설2 5주차 예비+결과(코드포함) Combinational_Logic_Design_II Decoder, Encoder and MUX
    을 수행할 수 있다.2.4:1 MUX마찬가지로 TABLE III는 설계한 4:1 MUX의 시뮬레이션 결과와 예상 결과를 비교하여 실험의 정확성을 판단한 표이다. TALBE IV ... 가. 실험목표-HDL 문법을 활용하여 Verilog 설계 및 시뮬레이션을 할 수 있다.-Decoder, Encoder, MUX의 구성과 작동 방식을 이해 및 설계한다.나.실험결과 ... 된다. 결과의 정확성 검증은 결론에서 다룰 예정이다.2.4:1 MUX 예비보고서에서는 2-bits 4:1 MUX를 설계했으나, 1-bit 4:1 MUX로 시뮬레이션을 다시 수행하였다.코드
    리포트 | 7페이지 | 2,000원 | 등록일 2021.03.26 | 수정일 2021.06.18
  • [서울시립대] A+ 전자전기컴퓨터설계2(mealy,moore,코드포함) 7주차예비레포트
    전자전기컴퓨터설계실험 2예비 레포트실험 제7주(2021. 11. 09)Lab#07 Sequential_Logic_Design_Ⅱ@ FSM and Clocked_Counter학번 ... :이름:서론1. 실험 목적:mealy machine, moore machine에 대해 이해하고 이것을 이용하여 설계하고 실습한다.2. 배경지식 정리:Moore Machine현재 ... machine의 예시)Mealy Machine현재 상태와 입력 조건에 의해서 State도 변경되고, 출력 데이터도 생성됨.응용 과제(총3문항)● 4-bit up counter를 설계하시오
    리포트 | 14페이지 | 1,000원 | 등록일 2021.12.30
  • [서울시립대] A+ 전자전기컴퓨터설계2(Bcd converter 코드포함) 5주차예비레포트
    전자전기컴퓨터설계실험 2예비 레포트실험 제5주(2021. 10. 26)Lab#05 Combinational_Logic_Design_ⅡDecoder, Encoder and Mux ... 학번:이름:서론1. 실험 목적:Decoder, Encoder, Mux 회로를 설계하여 결과를 확인한다.2. 배경지식 정리:OUTPUT 같이 계속 변하는 값은 reg형으로 설정해주 ... 는 디코더① 3x8 디코더 로직 설계② 3x8 디코더 Test Fixture 파일 생성③ 3x8 디코더 시뮬레이션 결과 확인2) MUX(Multiplexer)- 멀티플렉서 또는
    리포트 | 14페이지 | 1,000원 | 등록일 2021.12.30
  • 전전설1 1주차 (비대면,예비,결과,전자전기컴퓨터설계실험) - DC 회로 계측 실험
    전전컴설계실험 1실험 제1주DC 회로 계측1.개요2.예비보고서3.실험내용4.토론5.결론6.참고문헌1. 개요가. 실험의 목적본 실험에서는 DC 전원 공급기 및 디지털 멀티미터와 같 ... 은 기본 실험 장비의 사용방법을 숙지하기 위함이다. 또한 저항, 콘덴서, 코일과 같은 수동 소자의 종류와 특성을 익히고 이것을 바탕으로 전압과 전류를 측정하는 것을 익히고자 하 ... 는 것을 목표로 한다.나. 실험의 이론적 배경전원 공급기 & 디지털 멀티미터 :- 이상적인 정전압원 : 부하 및 전류에 관계없이 일정한 정전압을 제공- 이상적인 정전류원 : 부하 및
    리포트 | 14페이지 | 1,000원 | 등록일 2021.06.20 | 수정일 2021.06.30
  • 전전설1 8주차 (비대면,예비,전자전기컴퓨터설계실험) - 테브난, 노턴의 정리 및 최대전력전달
    전전컴설계실험 1실험 제9주테브난, 노턴의 정리 및 최대전력전달1.개요2.예비보고서3.실험내용4.토론5.결론6.참고문헌1. 개요가. 실험의 목적테브난의 정리, 노턴의 정리에 대한 ... 실습최대전력전달 조건에 대한 실습나. 실험의 이론적 배경2. 예비보고서[8-1]Answer) 1.5mA임을 알 수 있다.Answer)PSPICE에서 구한 I0와 값이 동일 ... 하는 방법을 이해하고 적용해보았다. 이때 특히 테브낸등가 노턴등가를 치환하고 난후, 어떤 소자의 저항을 끼우면 최대의 전력이 나올수 있을지 예측하는 것을 용이하게 해줌을 보고 아 이런곳에 이렇게 쓰이는구나 라는 것을 알게 되었다.6. 참고문헌1) 전자전기컴퓨터 설계실험I 교안
    리포트 | 14페이지 | 1,000원 | 등록일 2021.06.20
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab04(예비) / 2021년도(대면) / A+
    하여 Combinational Logic을 설계실험하고, 설계한 로직을 시뮬레이션하기 위한 벤치를 작성하고 장비로 동작을 확인한다.나. 실험 이론(1) Net 자료형a. Net 자료형: 소자간의 물리 ... 의 실행에 의해 좌변 variable에 값이 할당되는 소프트웨어적인 특성① 우변 수식의 event 발생과는 무관② 할당문들의 순서가 시뮬레이션 결과에 영향을 미칠 수 있음2. 실험 ... Pre-reportCombinational Logic 1날짜 :학번 :이름 :1. Introduction가. 실험의 목적Verilog HDL 언어를 사용
    리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab03(예비) / 2021년도(대면) / A+
    pecified by the following Verilog description4. 참고문헌1) 서울시립대학교 전자전기컴퓨터설계실험2 실험 교안2) M. Morris Mano, Michael. ... 논리회로를 설계하는 여러 가지 방법론을 학습한다. 또한 설계한 로직을 시뮬레이션하기 위한 테스트 벤치의 작성법을 익히고 사용한다.나. 실험 이론(1) HDL의 종류a ... 모델링 예 (Behavioral modeling 사용)- Variable 모델링 예시2. 실험 장비 및 재료가. 실험 장비HBE Combo-II SE3. Prelab(1
    리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab01(예비) / 2021년도(대면) / A+
    회로, XOR 게이트 논리 회로, 반가산기 회로, 전가산기 회로를 설계실험한다.나. 실험 이론(1) CMOS- CMOS(Complementary Metal Oxide ... Pre-reportDesign with TTL Gates날짜 :학번 :이름 :1. Introduction가. 실험의 목적TTL의 특성을 이해하고 그를 활용하여 OR 게이트 논리 ... 의 소자에는 이러한 정전기에 대한 보호회로를 내장하고 있 지만 그래도 주의하여 취급하는 것이 좋다.(2) TTL- TTL(Transistor-Transistor Logic)은 바이폴라
    리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab06(결과) / 2021년도(대면) / A+
    Logic을 설계실험(Flip-Flop, Register, SIPO 등)하고, 설계한 로직을 시뮬레이션하기 위한 벤치를 작성하고 장비로 동작을 확인한다.나. 실험 이론(1 ... from more than one always block.2. Materials and Methods가. 실험 장비HBE Combo-II SE3. Result of this lab(1 ... 병렬 데이터 저장/전송 회로의 동작을 확인하는 모습(2) [실습 2] 실습1의 로직에서 아래와 같이 coding을 바꾸면 어떤 동작이 일어나는지 실험하고 이유를 논하시오
    리포트 | 18페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab05(결과) / 2021년도(대면) / A+
    testbench 시뮬레이션 결과 설계한 2비트 2:1 MUX의 동작을 확인하는 모습- 실험 결과: 입력은 A[1:0](Bus SW1, 2), B[1:0](Bus SW7, 8 ... Configuration까지 수행해서 동작을 확인하였을 때의 결과는 역시나 이론적 진리표의 값과 동일했다.6. Reference1) 서울시립대학교 전자전기컴퓨터설계실험2 실험 교안2) M ... Post-reportCombinational Logic 2실험날짜 :학번 :이름 :1. Introduction가. 실험의 목적Verilog HDL 언어를 사용
    리포트 | 19페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab03(결과) / 2021년도(대면) / A+
    는 것을 확인 할 수 있었다.- 실험(6)에서 temp_sum, temp_c1, temp_c2를 wire로 설정하여 설계해 주었으며 full adder를 구현하기 위해서 half ... 하였을 때 역시 결과는 이론적 진리표의 값과 동일했다.6. Reference1) 서울시립대학교 전자전기컴퓨터설계실험2 실험 교안2) M. Morris Mano, Michael D ... 고 디지털 논리회로를 설계하는 여러 가지 방법론을 학습한다. 또한 설계한 로직을 시뮬레이션하기 위한 테스트 벤치의 작성법을 익히고 사용한다.나. 실험 이론(1) HDL의 종류a
    리포트 | 19페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab02(결과) / 2021년도(대면) / A+
    적인 진리표의 값과 일치하는 것을 확인할 수 있다.6. Reference1) 서울시립대학교 전자전기컴퓨터설계실험2 실험 교안2) M. Morris Mano, Michael D ... 한다.나. 실험 이론(1) ASICa. ASIC의 이해- 특정한 전자/정보통신 제품에 사용할 목적으로 설계된 비메모리 반도체 칩으로, 복잡한 큰 디지털 시스템은 앞서 소개한 TTL ... 비용설계 변경호환성개발 기간PLD중~저저용이여러가지FPGA중저용이여러가지1주 이내Semi Custom고~중중불편보통 한가지1달 이상Full Custom고고불편한가지3달 이상(2
    리포트 | 9페이지 | 2,000원 | 등록일 2022.07.15
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab07(예비) / 2021년도(대면) / A+
    화 한다.⑤ 적절한 논리 회로도를 설계한다.2. Materials and Methods가. 실험 장비HBE Combo-II SE3. Prelab(1) In-Lab 실습 0/1의 코드를 작성 ... diagramSource codeTestbench testbench 시뮬레이션 결과4. 참고문헌1) 서울시립대학교 전자전기컴퓨터설계실험2 실험 교안2) 차재복(2019). 정보통신 ... Pre-reportSequential Logic 2날짜 :학번 :이름 :1. Introduction가. 실험의 목적Verilog HDL 언어를 사용하여 Sequential
    리포트 | 9페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab05(예비) / 2021년도(대면) / A+
    multiplexer(MUX)의 형태이다.4. 참고문헌1) 서울시립대학교 전자전기컴퓨터설계실험2 실험 교안2) M. Morris Mano, Michael D. Ciletti(2016 ... Pre-reportCombinational Logic 2날짜 :학번 :이름 :1. Introduction가. 실험의 목적Verilog HDL 언어를 사용 ... 하여 Combinational Logic을 설계실험(Encoder/Decoder, Mux/Demux 등)하고, 설계한 로직을 시뮬레이션하기 위한 벤치를 작성하고 장비로 동작을 확인한다.나. 실험 이론
    리포트 | 13페이지 | 2,000원 | 등록일 2022.07.16
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab04(결과) / 2021년도(대면) / A+
    하여 Combinational Logic을 설계실험하고, 설계한 로직을 시뮬레이션하기 위한 벤치를 작성하고 장비로 동작을 확인한다.나. 실험 이론(1) Net 자료형a. Net 자료형: 소자간 ... 을 확인하는 모습 (위에서부터 차례로 입력 AB의 값이 00, 01, 10, 11)- 실험 결과: 입력은 A(Button SW1), B(Button SW2) / 합은 S(LED9 ... ) / 올림수는 C(LED1)ABSC*************101(2) [실습 2] one-bit 전가산기를 다음의 두 가지 방법으로 각각 설계하시오.a. 1비트 반가산기의 module
    리포트 | 13페이지 | 2,000원 | 등록일 2022.07.16
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 09월 01일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
10:43 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감