• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(5,576)
  • 리포트(5,077)
  • 자기소개서(278)
  • 시험자료(137)
  • 논문(43)
  • 방송통신대(33)
  • 이력서(3)
  • ppt테마(3)
  • 서식(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"아날로그회로" 검색결과 321-340 / 5,576건

  • [A+] 중앙대 아날로그 및 디지털 회로설계실습 위상제어루프(PLL) 결과보고서
    결과보고서 7.과목명아날로그 및 디지털 회로 설계 실습담당교수학과전자전기공학부조학번작성자실습일제출일설계실습 7. 위상 제어 루프(PLL)7-4. 설계실습내용 및 분석7-4-1 ... (Frequency :5kHz`, Amplitude :0` SIM5V``, Function : Rectangular)를 인가하여 그 출력을 제출한다.VCOPDLF위 은 P-Spice의 회로 ... Schematic 배치와 최대한 비슷하게 BreadBoard에 구현하였다. 구현한 회로에 대한 설명은 다음과 같다.1) 회로의 오른쪽 위에 위치한 74LS86소자는 XOR 단자
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,500원 | 등록일 2021.09.01
  • 7. 논리함수와 게이트 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증]
    아날로그 및 디지털 회로 설계 실습-실습 7 예비보고서-논리함수와 게이트소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.10.28(목)분반, 조**분반, *조학번 ... 출력 X001010100111디코더 : n 개의 binary input 정보를 2n 개의 output 으로 나타내는 combinational 회로입력출력입력 A입력 BD0D1D2D ... ) AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR (Exclusive NOR)의 진리표를 사용하여 AND
    Non-Ai HUMAN
    | 리포트 | 11페이지 | 1,000원 | 등록일 2022.10.02 | 수정일 2023.01.03
  • [A+]중앙대 아날로그및디지털회로설계 실습 예비보고서4 신호발생기
    현재 R1은 10k옴 R2는 30k옴으로 gain이 1보다 크기 때문에 포화로 인한 출력파형이 왜 곡되어 나오게 된다. 이를 해결하기 위해 다이오드를 활용하여 gain을 조절하여 해결 할 수 있다. 소신호에서 gain이 1보다 크게 대신호에서는 gain이 1보다 작게 ..
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 1,000원 | 등록일 2022.09.08 | 수정일 2022.09.16
  • [A+]중앙대 아날로그및디지털회로설계 실습 예비보고서 7 논리함수와 게이트
    : 2진 부호, DCD 부호 등 여러가지 부호를 부호 없는 형태로 변환하는 회로이다. (해 독기와 같은 역할을 수행한다.)예를 들어 연산회로로부터 나오는 BCD부호를 발광 다이오드
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 1,000원 | 등록일 2022.09.08 | 수정일 2022.09.16
  • [A+] 중앙대학교 아날로그및디지털회로설계실습 결과보고서 7. 논리함수와 게이트
    설계 실습 7에서는 여러 종류의 논리게이트를 직접 설계하고, 기능을 확인해보는 실험을 진행하였다. 첫 번 째로, AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트를 설계해보았다. 진리표와 동일한 출력을 나 타내는 것을 알 수 있었다. 두 번째로..
    리포트 | 11페이지 | 1,000원 | 등록일 2023.02.06 | 수정일 2023.02.10
  • [A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 8. 래치와 플립플롭
    8-3-1 RS 래치의 특성 분석(A) RS 래치의 진리표를 나타내고, 아래 그림 RS 래치의 이론적인 상태도를 그린다[그림 1]은 RS-Latch의 회로도이다. 각 경우에 따른
    리포트 | 4페이지 | 1,000원 | 등록일 2023.02.06
  • 판매자 표지 자료 표지
    A+ 중앙대 아날로그및디지털회로설계실습 족보 시험자료, 02 03 04 05 06 07 08 09 10
    [실습 02]✅ SMPS – 일정한 직류전압을 부하에 공급해주는 직류 인정화 전원이다.DC/DC converter 이랑 부궤환 제어 회로 PWM으로 구성됨.부궤환 제어 회로 ... , 전자파 발생)✅ PWM제어 회로[구형파 = 사각파]If) 출력 전압 > 규정 값 -> DTs(구형파 펄스폭) 감소시켜 출력 전압 내림If) 출력 전압 < 규정 값 -> DTs(구형 ... ]✅ 전압제어 발진기✅ 적분기 회로둘 다 모두 선형적인 식이 나오게 되고 기울기는 저항들에 의해서 결정되게 된다.[실습 06]✅ 위상 제어 루프 (Phase Locked Loop
    시험자료 | 16페이지 | 2,000원 | 등록일 2024.03.13 | 수정일 2024.03.20
  • [A+][예비레포트] 중앙대 아날로그 및 디지털 회로 설계실습 5. 전압제어 발진기
    한다.설계실습계획서2-1 슈미츠 회로의 특성실험에 사용될 IC의 Datasheet를 참조하여, 중요한 전기적 특성을 확인하시오.IC UA741의 Datesheet를 확인한 결과 ... )의 VTH가 2.5V가 되도록 회로를 설계 하시오.문턱전압 Vth의 식 = ()2.5V = 5V , R1=R2실험준비물을 고려해 R1과 R2는 20kΩ 결정한다.실습 이론에 나오는 식 ... 그래프를 구하시오.Freq.(kHz)0.54.411.08.501.511.402.013.772.514.393.015.573.516.69VCO의 중심 주파수가 2kHz가 되도록 회로
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,000원 | 등록일 2022.04.08
  • 7. 논리함수와 게이트 결과보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 7 결과보고서-논리함수와 게이트학과 :담당 교수님 :제출일 :조 :학번 / 이름 :7-4. 설계실습 내용 및 분석7-4-1 설계한 논리 ... 게이트의 진리표와 등가회로를 작성하고 두 입력의 모든 경우에 대해 출력 전압의 값을 측정한다.코로나로 인해 강의영상을 시청하였는데, 출력 전압의 값을 측정하지 않아 등가회로만 제출 ... 의 등가회로를 구성한다. NAND, NOT 게이트를 사용하여 3입력 NAND 게이트의 등가회로를 구성한다.강의영상에서 설명은 하였지만, 따로 실물로 구현하지 않아 사진을 첨부하지
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2022.09.07
  • 4. 신호 발생기 예비보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 4 예비보고서-신호 발생기학과 :담당 교수님 :제출일 :조 :학번 / 이름 :4-1. 실습목적Wien bridge RC 발진기를 이용 ... 계획서4-3-1 신호발생기 설계(A) 그림 4-1에 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하시오. 이 관계식을 이용하여 1.63 kHz에서 발진 ... 하는 Wien bridge 회로를 설계 하시오.Y` _{C} `=` {1} over {j omegaC} ``로 둔다면, 전압 분배 공식에 의해V _{+} = {{RY _{C}} over
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2022.09.06
  • 7. 논리함수와 게이트 예비보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 7 예비보고서-논리함수와 게이트학과 :담당 교수님 :제출일 :조 :학번 / 이름 :7-1. 실습목적여러 종류의 게이트의 기능을 측정 ... 하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR (Exclusive NOR)의 진리표를 사용하여 AND, OR, NOT 케이트로 XNOR의 회로도를 설계 ... 표 대로 출력파형이 나온 것을 볼 수 있다.4. XNOR 게이트 설계XOR gate에 인버터를 추가한 회로도 가능하나 다른 회로로 설계해보았다.입력출력입력 V1입력 V
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,000원 | 등록일 2022.09.06
  • A+ 중앙대 아날로그및디지털회로설계실습(결과)3. 스텝 모터 구동기 강의자료
    직관적으로 이해할 수 있었다.실험을 진행해주신 조교님께 감사드린다.4. 참고문헌1. 중앙대학교 전자전기공학부, “아날로그 및 디지털 회로 설계 실습”, P. 43-2. 김재휘, “최신자동차공학시리즈 3 – 첨단자동차전기전자”, 도서출판 골든벨, 2012 ... 스텝 모터의 컨트롤러로써 사용된다. 레지스터의 회로 구성을 파악하고 알맞게 회로를 구성하며 원리를 배우고자 한다.3-4. 설계 실습 내용 및 분석3-4-1 범용 이동 레지스터범용 ... 이동 레지스터(74HC194)가 단극 스텝 모터의 컨트롤러로써 사용되며, 개념도는 아래 그림3-1과 같다. 전원을 끈 상태에서 그림 3-1과 같이 스텝 모터 구동회로를 구성하시오
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2022.09.10 | 수정일 2022.10.12
  • [A+]중앙대 아날로그및디지털회로설계 실습 예비보고서5 전압 제어 발진기
    1. 실습을 위한 이론적 배경:-슈미트 회로 : vth를 기준으로 vdd와 0v를 출력하는 비교기로 기존 비교기와 달리 노이즈에 강한 특성을 보인다. 기존 비교기는 vth가 고정 ... 되어 vth 근처에서 노이즈가 발생하면 출력도 노이즈에 따라 흔들리는 문제가 있지만, 슈미트 회로는 출력에 따라 유동적으로 바뀌기 때문에 노이즈가 발생해도 출력이 흔들리지 않 ... 된다. 즉은 L/-L 둘중의 하나의 출력을 갖게 된다.-적분기 회로 : 피드백 저항 대신 커패시터를 달아 놓은 형태다. 출력 전압이 입력 신호의 적분형이라 입력 신호가 구형파이
    Non-Ai HUMAN
    | 리포트 | 14페이지 | 1,000원 | 등록일 2022.09.08
  • 4. 신호 발생기 결과보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    같다.4-5-2 설계 사양에 따라 설계실습계획서에서 설계한 회로가 실제 구현되었을 때에도 설계사양을 만족하는가? 그렇지 않았다면 그 이유를 분석하시오. 비대면 실습이라 직접 하지
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,000원 | 등록일 2022.09.07
  • [A+][예비레포트] 중앙대 아날로그 및 디지털 회로 설계실습 3. 스텝 모터구동기
    계획서2-1 스텝 모터의 회전각은 가해진 펄스 수를 조정함으로써 제어할 수 있다. 만약 1회전 100 펄스의 스텝 모터가 있다면, 구동회로에서 1개의 펄스를 보낼 때 스텝 모터 ... HHHabcd입력과 동일하게 출력2-3 ULN2003AN IC의 data sheet을 인터넷에서 찾아서 계획서에 첨부하시오. Data sheet를 바 탕으로 2개의 BJT와 3개의 저항으로 이루어진 각 Darlington Pair의 회로를 도시하시오.
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2022.04.08
  • 중앙대 아날로그 및 디지털 회로 설계 실습 3학년 2학기 카운터설계(counter) 예비
    아날로그 및 디지털회로 설계 실습13주차 예비: 카운터 설계전자전기공학부20160000 하대동고릴라1. 4진 비동기 카운터이론부의 그림 14-2의 비동기식 4진 카운터에 1MHz ... (MHz), 0.25(MHz)이다.2. 8진 비동기 카운터 설계8진 비동기 카운터의 회로도를 그린다. 단, CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때 ... 비동기 카운터와 리셋 회로를 이용하여 10진 비동기 카운터의 회로도를 그린다. 2의 경우와 마찬가지로 버튼 입력에 따라 카운트가 증가하도록 설계한다10 _{(10)} =1010
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2020.12.23
  • 판매자 표지 자료 표지
    (A+) 아날로그회로실험및설계 Op-Amp 단위이득 팔로우와 비교기 실험 보고서
    아날로그회로실험및설계 결과 보고서 #4 (5주차 결과)( 단위이득 팔로우와 비교기 실험 )과 목담당교수제 출 일학 번이 름1. 실험목표① Op-Amp의 기본적인 특성을 이용 ... 에는 들어오는 전류를 전체적으로 통제하고 이를 관리하기 효율적으로 증폭을 구현하는 것에 정의를 둔다.- 컬렉터 부분은 이 전류를 모아서 회로적으로 구현이 가능하게 소자의 증폭을 전달 ... 의 원인이 된다.? 반전 증폭기란? (Inverting AMP)- 출력 전압이 입력에 비례한 값에 부호는 반전되어 나타나기 때문에 붙여진 회로 구조.- 위의 회로의 OP amp가 이상
    리포트 | 16페이지 | 3,000원 | 등록일 2024.11.04
  • (A+)중앙대 아날실, 아날로그 및 디지털 회로 설계실습 (1번실습 예비보고서)
    1. 실험 목적초전형 적외선 센서, LED, Op-Amp의 원리를 이해하고, 센서가 인체의 움직임을 감지하였을 때 발생하는 전압의 변화를 검출할 수 있는 초전형 센서 회로를 설계
    리포트 | 3페이지 | 1,000원 | 등록일 2025.02.26
  • (A+)중앙대 아날실, 아날로그 및 디지털 회로 설계실습 (3번실습 예비보고서)
    모터의 회전각은 가해진 펄스 수를 조정함으로써 제어할 수 있다. 만약 1 회전 100 펄스의 스텝 모터가 있다면, 구동회로에서 1 개의 펄스를 보낼 때 스텝 모터는 몇 도 회전하는지 계산하시오.
    리포트 | 7페이지 | 1,000원 | 등록일 2025.02.26
  • (A+)중앙대 아날실, 아날로그 및 디지털 회로 설계실습 (4번실습 예비보고서)
    계획서3-1 신호발생기 설계(A) 그림 4-1에 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하시오. 이 관계식을이용하여 1.63kHz에서 발진하는 Wien bridge 회로를 설계하시오.
    리포트 | 5페이지 | 1,000원 | 등록일 2025.02.26
  • 전문가요청 배너
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 22일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:09 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감