• 통큰쿠폰이벤트-통합
  • 통합검색(447)
  • 리포트(446)
  • 시험자료(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"아주대학교 논리회로실험" 검색결과 301-320 / 447건

  • 실험9결과 DAC&ADC
    or 접속이라고 한다. 단 하나의 풀업저항만 있어도 상관 없으며, 이는 실험 노트에 제시된 회로에서 확인할 수 있다.두 IC의 이러한 장/단점을 잘 살리기 위해 7404는 논리 회로 ... 부터 9까지의 10진 숫자를 Clock signal에 맞추어 2진법으로 바꾼 후 이를 전압 차이로 바꿔주는 Digital to Analog 회로를 구성하였다.실험 2) ADC실험 1 ... 실험) ADCLadder type의 ADC회로이다. 입력단자 시작부와 마지막 저항을 R/2를 연결하고, 각 R 단계마다 OP amp를 연결하여 Digital 신호를 분류해낸다
    리포트 | 6페이지 | 3,000원 | 등록일 2014.05.13
  • 실험8예비 Counter
    )과 인코딩(encoding)의 코드변환 동작에 관해 실험하고 그 동작원리를 이해한다.- 카운터는 회로 동작에 시간적 분절을 통한 순차적 연산을 가능하게 한다. 단순히 Clock ... [실험8] Counter1. 목적- 카운터의 동작원리와 특성을 이해한다.- 2진 시스템에서의 숫자표시와 2진 카운터에 대해 이해한다.- 카운터를 이용해 디코딩(decoding ... 를 구성해본다.- 회로상에 Counter가 존재함으로써 회로는 다양한 역할을 할 수 있다. 응용하여 속도를 계산하거나 거리를 계산할 수도 있으며, 센서를 구성할 때에도 사용할 수
    리포트 | 5페이지 | 2,000원 | 등록일 2014.05.13
  • 실험9예비 DAC&ADC
    [실험9] D/A & A/D converter1. 목적- D/A와 A/D 변환기(converters) 회로의 구성과 동작 원리에 대해 이해한다.- DAC 회로에서는 저항의 크기 ... filter를 알아보고 가능하면 구성해본다.- 회로에 따라 샘플 홀더가 필요할 수 있다.- Converter는 이번 실험에서 구성할 병렬비교방식을 제외하고 다양한 종류가 있다. 다음 ... 와 개수가 회로의 성능을 좌우한다. 구체적으로 어떤 방식으로 동작하는지, 각 저항의 크기 사이에는 어떤 관계가 있는지 알아본다.- Sampling과 Quantizing의 개념에 대해
    리포트 | 7페이지 | 2,000원 | 등록일 2014.05.13
  • 실험6예비 Latch&FF
    는 능력을 부여함으로써 엄청난 성능 향상을 불러왔다. 일상 생활에서의 예를 찾아 적용해본다.2. 이론1) Latch하나 이상의 비트들을 저장하기 위한 디지털 논리회로이다. 시간 ... [실험6] Latch & Flip-Flop1. 목적- 여러 종류의 flip-flop을 구성하여 그 동작 특성을 알아본다.- 반도체 memory의 기본적인 동작 원리를 알아본다. ... - Flip-Flop 동작시간보다 clock pulse의 지속시간이 길면, 여러 차례 동작이 일어날 수 있다. 이를 방지하려면 clock pulse의 시간이 충분히 길어야 하는데, 실험
    리포트 | 5페이지 | 2,000원 | 등록일 2014.05.13
  • 실험5예비_DEC&ENC
    되어야 하겠지만, 컴퓨터의 DRAM의 중요한 기본소자가 실험에서 사용할 Decoder인 것이다.- Decoder와 Encoder를 통틀어 Codec이라 한다. 실험 중 실제로 두 회로 ... 진수나 BCD와 같은 코드로 변환해 주는 조합논리회로이다. 인코더는 2n개의 입력과 n개의 출력을 갖고 있으며, 출력은 입력값에 대응하는 2진 코드를 생성한다. 이러한 Encoder ... 며, 10진수를 2진수로 변환하는 기능이라고 할 수 있다.2) 디코더디코더는 n비트의 2진코드를 최대 2n개의 서로 다른 정보로 바꾸어 주는 조합논리회로이다. 일반적으로 입력 n개, 출력
    리포트 | 6페이지 | 2,000원 | 등록일 2014.05.13
  • VHDL STOPWATCH 설계보고서, QUARTUS STOPWATCH 설계보고서
    VHDL 이용한 STOPWATCH 설계 과제1.설계 목적-VHDL사용법과 VHDL의 코드구조인 계층구조를 익히고 설계해본다.2.설계과정≪ VHDL 소스코드를 계층 구조로 표현하기 위한 블록도 구상도 ≫VHDL 코드는 1개의 TOP모델과 3개의 SUB모델 1개의 테스트벤..
    리포트 | 16페이지 | 5,000원 | 등록일 2014.02.28
  • 실험7결과 Shift Register
    [실험7] Shift Register6bit Shift Right RegisterShift PulseIC 1IC 2IC 3pin 15pin 11pin 15pin 11pin 15 ... pin 110+5+5000010+5+5000200+5+5003000+5+5040000+5+5500000+560000001. 실험 결과실험 1) 6 bit shift register ... 다.실험 2) 5 bit shift register5bit Shift Right RegisterShiftPulseL0L1L2L3L40LLDDD1DLLDD2DDLLD3DDDLL4
    리포트 | 6페이지 | 3,000원 | 등록일 2014.05.13
  • 실험7예비 Shift Register
    [실험7] Shift Register1. 목적- 실험에 사용하는 7476, 7496 IC의 특성을 파악한다.- 시프트 레지스터의 동작 원리와 특성을 이해한다.- 컴퓨터상에서 작동 ... ircular shift, arithmetic shift가 있다. 이번 실험에서 수행할 shift mechanism은 arithmetic shift이다. 다른 두 방식의 shift ... mechanism과 어떤 차이가 있는지 확인한다.- 병렬비트로 동작하는 인터페이스를 직렬비트에 대응시킬 때 shift를 시킨다.- 간단한 delay 회로를 만들 때 사용
    리포트 | 7페이지 | 2,000원 | 등록일 2014.05.13
  • [결과]실험5. Decoder & Encoder & 실험6. Latch & Flip-Flop
    하여 D Flip-Flop을 구성해보고 각 각의 입력 D와 C에 따라서 출력이 어떻게 나타나는지를 관찰하는 실험이었다. D Flip-Flop의 회로는 R-S Flip-Flop의 회로 ... 라고도 한다.2. 고찰이번 실험을 통해 Decoder와 Encoder를 logic gate로 구성해 보아 구조와 동작원리에 대해 알 수 있었고 Flip-Flop의 회로와 입력 값에 따른 ... 에서는 priority encoder 소자인 74HC148 소자의 입력과 출력사이의 관계를 관찰하였다. 이 실험도 1개의 소자로 구성한 회로여서 어려움이 없었다. 74HC148 소자
    리포트 | 7페이지 | 1,500원 | 등록일 2013.09.28
  • [아주대 논회실] 논회실 결과보고서 1
    를 연결하는 방법을 숙달하는 실험이었는데 논리 회로 실험의 경우에 대부분의 IC 소자들의 데이터 시트는 인터넷상에서 구할 수 있었기 때문에 회로도를 구성하고 연결하는 것에는 문제 ... . 실험 고찰이 번 실험은 간단한 logic gate를 이용해서 회로도를 구성하는 실험이었다.첫 실험에서는 우선 가장 중요한 것은 bread board를 사용하는 방법과 IC 소자 ... 표를 통해서 그 값들이 오류가 없는지 다시 한 번 확인해보았다.실험 (2)의 경우에는 여러 가지 gate를 연결해서 만든 복합회로였는데, 입력값 A와 B의 값을 각각 0과 1의 값
    리포트 | 5페이지 | 2,000원 | 등록일 2015.01.09
  • 논리회로실험 실험9 ram 결과보고서
    write, read을 두 번씩 진행하였다.◈ 실험 2 : 64-bit IC RAM? 구성 사진 :- 74LS89를 사용하여 동기식 64BIT RAM을 결손도에 설계하고 브레드보드에 회로 ... 10주차 결과보고서실험 9 Ram▶실험과정 및 결과◈ 실험1 - 2-bit RAM? 구성 사진 :- 74HC00과 74HC03을 사용하여 2BIT RAM을 결손도에 설계하고 설계 ... 를 참고하여 브레드보드에 회로를 설치했다.- 주의사항? 한번에 하나의 bit(A or B)에 하나의 데이터(1 or 0)만 써야 한다.? Write 과정을 한 이후에는 접지
    리포트 | 9페이지 | 1,000원 | 등록일 2013.09.08
  • 논리회로실험 실험1 basic gate 결과보고서
    2주차 결과보고서실험 1 Basic Gates▶실험과정 및 결과◈ 실험 1 [3-Input AND Gate 과정]- 예비보고서에 작성한 결선도와 같이 회로를 구성하였다.- 74 ... HC08 IC칩의 AND게이트 2개를 이용하여 회로를 구성했다.- gate의 출력은 led를 이용하여 high 출력의 경우에 led가 켜지도록 설치하였다.◈ 실험 1 [3-Input ... Gate 과정]- 예비보고서에 작성한 결선도와 같이 회로를 구성하였다.- 74HC32 IC칩의 OR게이트 2개를 이용하여 회로를 구성했다.- 앞 선 실험과 같이 led를 이용
    리포트 | 9페이지 | 1,000원 | 등록일 2013.09.08
  • 결과 RAM
    실험1. 2-bit RAMSetting: 전압공급기를 통하여 5V의 전압을 공급함.In0In1WR0WR1OE0OE1Output AOutput BHigh/Low1. 그림과 같은 2 ... -bit RAM 회로를 구현한다.2. Breadboard의 세로 노드의 왼쪽라인을 High로 오른쪽 라인을 Low로 설정한다.3. 위에서부터 차례대로In0, In1, WR0, WR ... OutputOutput1010010Z1010101Z010101Z0010110Z1: 실험 첫 번째 측정에서 OE0=1, In0=1 이므로 A쪽에서 데이터를 Write할 것이라고 생각할 수
    리포트 | 3페이지 | 2,000원 | 등록일 2013.12.26
  • 예비 RAM
    1. 실험목적: 반도체 memory의 기본적인 동작 원리를 알아보고 64-bit 기억 소자의 동작을 실험을 통해 확인한다.2. 이 론RAM(Random Access Memory ... (트랜지스터)를 집적한 IC를 이용하여 기억소자로 사용하고 읽을 때 순차적이 아닌 랜덤하게 읽을 수 있기 때문에 읽기 또는 쓰기 속도가 매우 빠르다. 기록과 해독의 두 회로가 있 ... . 실험 준비물: 오실로스코프 또는 전압계, 5V 전압원, LED (4개), 330Ω (2개), 10kΩ (2개)IC 7400(2개), 7403, 7489IC s
    리포트 | 4페이지 | 1,500원 | 등록일 2013.12.26
  • 논리회로실험 실험8 counter 결과보고서
    카운터를 결손도에 설계하고 설계를 참고하여 브레드보드에 회로를 설치한다.- 2단 2진 카운터의 출력은 AND게이트를 사용하여 나타내려고 했으나 실험부품이 없어서 4개의 NAND ... 식 Counter? 구성 사진 :- 동기식 3진 Counter를 결손도에 설계하고 브레드보드에회로를 설치한다.- 실험 1에서는 두 번째 플립플록의 입력을 첫 번째 플립플록에서 입력 ... 다.- 실험과정에서 회로에 문제가 없는데 제대로 회로가 작동하지 않는 것을 볼 수 있었다. 그 이유는 파워서플라이에서 전류 조글을 낮게 설정해서 정상 전류가 흐르지 않기 때문이
    리포트 | 9페이지 | 1,000원 | 등록일 2013.09.08
  • 논리회로실험 실험4 Multiplexer & Demult 결과보고서
    하여 회로가독성을 향상시켰다.실험 결과 :예상 결과실험결과입력출력출력ES1S0D3D2D1D0YLED+5VXXXXXX000+5+5+500000000+5100+5+5+50+5000+500 ... 를 입력하면 회로는 멀티플렉서로 정상 작동하였다.◈ 실험 1-2 : Multiplexer구성 사진 :- Multiplexer 4x1 IC 74HC153를 사용하여 결손도를 바탕 ... 으로 브레드보드에 회로를 구성하였다.- 사용하지 않는 게이트는 모두 접지하였다.- 도선을 서로 구분하기 쉽도록 양쪽 수직노드에 5V와 접지를 모두 연결하여 회로가독성을 향상시켰다.실험
    리포트 | 9페이지 | 1,000원 | 등록일 2013.09.08
  • 논리회로실험 실험10 converter 결과보고서
    종류의 저항을 사용하기 때문에 표시저항 값을 정확히 읽어서 회로를 구성했다.- 실험과정Single pulse clock으로 single pulse를 가하여 D/A converter ... 으로 확인 할 수 없었다. 변화 값이 오실로스코프 노이즈와 분간 할 수 있을 만큼 크지 않아서 확인할 수 없었다.◈ 실험 2 : ADC구성 사진 :- 실험 1 회로의 출력에 LM ... 을 나타낸다. 때문에 실험회로에서 74HC05의 입력이 high일 때 그 출력 핀과 연결된 노드는 drain되어 반대편으로 전류는 흐르지 못한다.입력 전압으로 +5V, +15V
    리포트 | 9페이지 | 1,000원 | 등록일 2013.09.08
  • 논리회로실험 실험2 Electrical feature of CMOS semiconductor 결과보고서
    에 higC만 다른 회로구성이다.- 앞선 실험과 마찬가지로 도선과 서플라이 간에 접점과 프로브와 도선과의 접점을 흔들거나 조작할 때 그래프의 점의 커지고 오차가 커져서 그래프를 판단할 수 ... _{`9.6% ◈ 실험 3-2 : CMOS의 DC 특성 확인(Rp 계산)? 회로구성 사진 :- 결손도와 같이 회로를 구성하였다.- 74HC04를 사용한다. 디지털 멀티미터를 이용 ... 100```=``9.1%◈ 실험 4 : CMOS의 AC 특성 확인? 회로구성 사진 :- 결손도와 같이 회로를 구성하였다.- 오실로스코프의 파형발생기를 이용하여 사각파형을 회로에 인가
    리포트 | 9페이지 | 1,000원 | 등록일 2013.09.08
  • 논리회로실험 실험6 Latch & Flip-Flop 결과보고서
    7주차 결과보고서실험 6 Latch & Flip-Flop▶실험과정 및 결과◈ 실험 1 : R-S F/F구성 사진 :- 74HC00게이트 4개를 사용하여 결손도를 참고하여 회로 ... 하는 실험결과를 얻었다.- S-R F/F에서 R을 인버터에 통과시킨 후 S와 합친 회로라고 할 수 있다. 따라서 S-R F/F에서 S와 R이 서로 반대의 입력을 가질 때라고 생각하면 쉽 ... 하여 실험하였다. 실험실에서 데이터시트를 보고 바로 브레드보드에 회로를 설계, 설치하였다.- LED는 왼쪽이 Q, 오른쪽이 Q’이다.- IC를 이용한 F/F은 실제 클럭을 입력
    리포트 | 9페이지 | 1,000원 | 등록일 2013.09.08
  • 결과 Counter
    수 있었다.[ 고찰 및 분석 ]이번주에 진행한 실험은 플립플롭 소자를 사용하여 수를 카운팅하는 논리회로를 구성해보는 것이었다. 첫 번째로 F/F소자를 2개 사용하여 회로를 구성 ... 할 수 있었다. 불빛에 의해 총 4번의 카운팅이 가능한 회로로 동작하는 것을 확인하였다.실험2) 3진 Counter - 동기식 CounterSetting: 전압 공급기를 통하여V ... 에서 점점 증가하는 것을 확인하였으며 9까지 카운팅이 된 후 그 이후에 다시 0으로 돌아가는 루프가 펄스가 계속되는 한 지속이 되었다. 회로 구성에서부터 실험 진행까지 과정이 특별히 어렵
    리포트 | 5페이지 | 2,000원 | 등록일 2013.12.26
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 25일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:18 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감