• 통합검색(4,247)
  • 리포트(3,714)
  • 자기소개서(271)
  • 시험자료(151)
  • 방송통신대(84)
  • 논문(24)
  • 서식(1)
  • 이력서(1)
  • ppt테마(1)

바로가기

방송통신대 - 2025 방송통신대 리포트 및 과제물 업데이트, 중간고사/기말고사자료
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털논리회로" 검색결과 3,061-3,080 / 4,247건

  • 디지털 시스템 및 실험-Experiment 6
    과 목 : 디지털 시스템 및 실험-Experiment 6목적? 조합 논리회로의 예로서 멀티플렉서와 디멀티플렉서의 동작 원리 및 특성을 확인한다.결과(1) 4-to-1 멀티플렉서 ... 1114.383v0.164v0.164v0.164v(3) 논리함수의 구현입력출력ABCF0000.14v0014.39v0100.14v0114.39v1000.14v1014.39v1104.39v ... 다고 할 수 있다. 멀티플렉서는 여러 개의 입력으로부터 필요한 데이터를 선택하여 하나의 출력으로 내보내는 회로로서, 데이터 선택기(data selector)라고도 하며 디멀티플렉서
    리포트 | 3페이지 | 1,000원 | 등록일 2009.06.29
  • 실험9. PLD를 이용한 회로구성
    디지털논리회로 실험예비 레포트한양대학교전자정보시스템전공 3학년실험9. PLD를 이용한 회로구성학 번2003040520성 명우 재 홍관련이론○ PLD란?프로그램이 가능한 논리장치 ... 있다. 디지털 시스템의 설계를 위해서 PLD를 사용하게 되는데, 이것은 복잡한 논리함수를 하나의 집적회로로 프로그램할 수 있다는 장점이 있기 때문이다.PLD는 주로 AND 게이트 ... (PLD)는 프로그램이 가능한 전자퓨즈선으로 연결된 게이트들의 배열로 구성된 집적회로를 말한다. 따라서, 설계자는 설계를 위한 부울함수 또는 진리표를 이용하여 내부논리를 규정할 수
    리포트 | 4페이지 | 1,500원 | 등록일 2008.05.25
  • 디지털공학실험 플립플롭 예비보고서
    표4.실험순서(1) 디지털 실험기판 위에 7400 NAND 게이트를 이용하여 RS flip-flop 회로 (a)를 구성하고 데이터 스위치로 S, R 의 논리 상태를 표 1과 같이 ... 예비 보고서날 짜학 과학 번이 름실 험 조실험조원Flip Flop1.제목 : flip-flop2.목적 : 순서논리회로의 기반이 되는 flip-flop을 RS, D, T, JK ... ) 7400 NAND 게이트를 이용하여 회로 (c)를 구성하고 데이터 스위치로 S, R, CLK의 논리 상태를 표 2와 같이 변화시키면서 오실로스코프로 Q와의 논리상태를 확인하여 표
    리포트 | 4페이지 | 1,000원 | 등록일 2009.03.27
  • [예비]논리함수와 게이트(중앙대)
    아서 최대 2ⁿ개의 2진수 출력을 만들어 내며 이중 1개의 신호만을 활성화시키는 논리회로이다. 2진 부호, BCD부호들을 부호가 없는 형태로 바꾸는 변환 회로(즉, n비트 2진 코드 ... 하는 사람은 10진수를 사용하기에 필요한 것이다.■ 부호화된 2진 코드를 해독하여 대응하는 하나의 신호를 출력하는 조합 논리회로■ 입력 단자 수가 n 개이라면 출력 단자 수는 2ⁿ개 ... 설계실습 8. 논리함수와 게이트1.목적여러 종류의 게이트의 기능을 측정을 통하여 실험적으로 이해한다.2.실험준비물직류전원장치 1대오실로스코프 1대함수발생기 1대브레드보드 1대
    리포트 | 7페이지 | 1,500원 | 등록일 2008.11.15
  • 컴퓨터의 발달과정
    으로 구성된 논리 회로를 갖춰 연산이 가능하다는 것이 그 이유다. 하지만 ABC의 설계도를 살펴보면 컴퓨터에 필요한 기본 개념조차 갖추고 있지 않았음을 알 수 있다. 오히려 그보다 1년 ... (EDSAC) 8. 에드박(EDVAC) 9.유니박전자회로를 이용하여 수치계산 또는 논리연산을 하는 기계. 이용자가 명령하는 프로그램에 의해서 데이터를 입력·처리·저장·검색하여 결과 ... 를 회로소자에 따라 구분하면 다음과 같다.데이터에 의한 분류 데이터를 표현하는 방법에 따라 디지털 컴퓨터·아날로그 컴퓨터·하이브리드 컴퓨터로 나뉜다구성컴퓨터의 변화컴퓨터의 발달과정
    리포트 | 18페이지 | 4,900원 | 등록일 2008.06.01
  • 타이머 카운터 프로젝트 보고서
    하고 정확하다.회로도소스분석#include // 8051 의 SFR 이 정의된 파일#include // 8051 의 인터럽트 번호 정의된 파일 ... -CLOCK-UNI ** ** SE-CLOCK-UNI 조립 KIT 은 동일한 회로로 4 가지의 다른 ** 시스템을 만드는 예를 보인 것입니다. 조립 완성후 파워를 ** 연결하면 P3.0
    리포트 | 15페이지 | 2,000원 | 등록일 2012.04.08
  • 7부울의 법칙 및 드모르간의 정리-예비보고서
    함을 기억하라.이번 실험에서 구성하는 회로에서는 CMOS 논리를 사용한다. IC에 정전기로 인한 손상이 발생하지 않도록 참고문헌(Floyd, Digital Fundamental, 8판 ... 7부울의 법칙 및드모르간의 정리■ 실험 목표이 실험에서는 다음 사항들에 대한 능력을 습득한다.● 실험을 통한 부울 대수의 규칙 증명● 부울 규칙 10과 11을 증명하는 회로 설계 ... ● 실험을 통해 3-입력 변수의 회로들에 대한 진리표를 작성하고 드모르간의 정리를 이용하여 이들이 대수적으로 등가인가를 증명하기■ 사용 부품7071 quad 2-입력 OR 게이트
    리포트 | 3페이지 | 1,000원 | 등록일 2008.11.16
  • 실험 1. BASIC GATES
    this code of ethics.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일: '08. 9. 20과목명: 논리회로실험교수명 ... 수 있다. 실제로 복잡한 회로를 이 법칙을 사용하여 분석, 간단한 회로로 재구성 할 수 있다. 이는 논리회로에서 signal의 error와 delay를 줄일 수 있으며, 실제 ... 로 두 개를 비교한 실험이다. Open collector 출력에서는 직접적으로 High, Low의 논리 레벨이나 기타 출력을 얻을 수 없고 다른 회로에 종속되어야만 어떤 값을 취하
    리포트 | 8페이지 | 2,000원 | 등록일 2009.03.10
  • 컴퓨터구조론 8장 연습문제 풀이
    기 위하여 4개의 입력 C, S, Z, V 와 10개의 출력을 가진 디지털 회로를 설계하고자 한다. OR 게이트 2개, XOR 게이 트 1개, 그리고 5개의 인버터를 이용하여 이 ... 회로논리도를 그려라.SVCZC'Z'=1C=0C=1C+Z=1Z=1Z=0[(S?V)+Z]'=1S?V=0[(S?V)+Z]=1S?V=1A>BA≥BA<BA≤BA=BABA>BA≥BA<BA
    리포트 | 6페이지 | 1,000원 | 등록일 2004.12.03
  • [자기소개서]SL(설계개발)
    디지털 논리 회로 과목을 통해 자동차 부품 설계개발에 필요한 역량을 갖췄습니다.4. SL에 지원하게 된 동기 및 입사 후 포부를 기술하세요."자동차 부품시장을 선도하는 SL"세계 ... 를 통해 로봇장치의 제어를 위한 프로그래밍을 할 수 있으며 각각의 상황에 따라 적절한 행동을 취할 수 있도록 제어 시퀀스를 구성하는데 도움이 될 것입니다. 또한, 전자 회로
    자기소개서 | 3페이지 | 3,000원 | 등록일 2011.11.16
  • [디지털회로실험] 동기식 『Modulus』계수기의 이해
    LS 76(JK M/S F-F)논리회로 실험장치점퍼선오실로 스코프■ 실험 1그림 15-3 같은 회로를 구성하고 출력 상태를 측정하여 표 15-3에 기록하고 그림 15-4의 타이밍도 ... 00000100012001030011401005010160110701118100091001100000110001{■ 실험 48진 카운터와 타이밍도회로도{출력결과{클럭펄스CBA000010012010301141005101611071118000{■ 고 찰디지털 ... 를완성하시오(PRESET = 1, CLEAR = 0으로 한 후 1 상태로 둔다.)회로도{출력결과{클럭펄스BA000101210300{■ 실험 2그림 15-5와 같은 회로를 구성
    리포트 | 4페이지 | 1,000원 | 등록일 2003.10.24
  • (디지털시스템설계)VHDL RS_Latch
    디지털시스템설계- RS Latch -담 당 교 수 님교수님소 속조( 조)제 출 일 자2010.11.00학 번 성 명1. 게이트를 이용하여 회로도를 구하시오.2. RS Latch ... Latch 에 대한 test bench를 VHDL로 작성한 후 functional simulation을 하여 그 결과를 보시오.(화면 캡쳐)4. RS Latch 의 논리도를 구하시오. 이
    리포트 | 7페이지 | 1,000원 | 등록일 2010.12.01
  • 아날로그와 디지털의 정의와 각각의 장단점, 차이점, 이용 분야 보고
    하게 된다. 그 이유는 우리 주변 가까이에서 쉽게 볼 수 있으며 접할 수 있는 디지털 시스템이기 때문이다.디지털(Digital)이라는 단어는 손가락 또는 숫자의 의미를 가지는 디 ... 지트(Digit)에서 유래된 말로, ‘숫자를 세다’라는 의미를 가지고 있다.초창기 디지털 공학은 그 분야가 컴퓨터 시스템에 국한되었으나, 오늘날엔 일반 가전제품에서 부터 비디오 게임 ... , 통신, 레이더 시스템, 항공운항 시스템, 미사일 유도기, 자동제어, 계측분야 및 라디오, 텔레비전 등 거의 모든 분야에서 응용, 사용되고 있다.다시 말해, 디지털 회로와 그
    리포트 | 5페이지 | 1,500원 | 등록일 2007.11.08
  • 기초전자회로실험/남춘우/2001년/실험16. 측정기법 예비보고서.
    논리 신호도 제공되므로 디지털회로 분석에도 용이하다.함수발생기는 금성사에서 제작된 다양한 신호소스를 제공하는 신호발생기이다. 이 모델은 3가지 계측기의 기능(함수발생기, 스위프 ... 의 주파수는 아주 낮은 범위에서 높은 범위까지 가변될 수 있어서 회로시스템의 주파수 특성을 분석하는데 좋은 신호제공기가 된다. 디지털회로에서 입력파형으로 요구되는 TTL 및 CMOS ... 2009-1학기 전자회로실험 (전영식)수요일 18시실험16. 측정기법사전보고서제출일전공전자공학조4 조학번조원이름이름1. 실험목적1. 오실로스코프를 사용하여 파형의 ac및 dc
    리포트 | 4페이지 | 1,000원 | 등록일 2009.05.30
  • 기계공학기초실험
    부분이 차지하는 비율을 조절13. TTL(PUSH)/CMOS(PULL) : TTL/CMOS 논리회로의 입력파형으로 고정논리레벨을 갖는 파형을 인가할 때 사용하는 조절 스위치. 푸쉬 ... 하는 출력이 있습니다. 반도체 센서, 서미스터, 및 RTD는 참조 접점 온도를 측정하는 데 일반적으로 사용된다.○ 하드웨어 보상 : 다양한 전압 소스는 회로에 삽입되어 남아있는 열전기 ... 웨어 보상의 주요 단점 : 각 열전쌍 유형이 정확한 보상 전압을 추가할 수 있는 개별 보상 회로를 가져야 하므로 회로가 고가임. 정확성이 떨어짐○ 소프트웨어 보상 : 직접 수집 센서
    리포트 | 67페이지 | 6,000원 | 등록일 2011.03.16
  • [디지털시스템실험(Verilog)] Address Generator, PC Calculation Unit, Branch Handler 결과보고서
    는 decimal 3이 될 수 없다.논리 회로의 측면에서 살펴보면, flags = 3 일 경우는 'Don't care' 이다. 즉, 고려할 필요가 없다.따라서, flags가 각각 00, 01 ... 디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 결과 보고서학부 : 학번 / 이름 :실험조 : 실험일 :실험제목PICO Processor
    리포트 | 4페이지 | 2,000원 | 등록일 2011.10.05
  • 제 7장 기본 논리 게이트 설계 실험 예비 보고서
    성 트랜지스터의 이미터를 결합해 디지털 회로를 구성하는 논리로서, 두 트랜지스터가 포화 영역에 들어가지 않으므로 온(on)/오프(off) 스위칭 시간이 적게 걸려 양극성 디지털 회로 중 ... 는다. 그러므로 출력은 0V가 되며 또는 LOW상태라고 말할 수 있다.좌측의 그림에 나타낸 기호는 기본이 되는 논리 회로중의 하나인 NOT (반전기 : Inverter) 회로이며, 회로 ... 출력 전압들이 반전되어지면 NOR 게이트에 대한 출력이 얻어진다. 그러므로 논리 NOR 동작은 두 개 또는 그 이상의 입력을 가진 회로의 모든 입력이 논리-0 (Low) 일 EO
    리포트 | 4페이지 | 1,000원 | 등록일 2008.03.28
  • 디지털공학실험 플립플롭 예비보고서
    1. 실험 제목 : flip-flop2. 목적 : 순서논리회로의 기반이 되는 flip-flop을 RS, D, T, JK, 주종 (master slave) flip-flop 등 ... 을 대상으로 하여 동작 원리를 살펴보고 전반적인 이해를 도모하도록 한다.3. 이론 : 실험 1, 2, 3 에서는 기본 논리 게이트와 이를 이용한 조합논리회로에 관해서 살펴보았다. 이 ... 실험에서는 입력 신화의 순서에 따라서 동장 및 출력이 달라지는 순서 논리회로에 관해서 실험하고자 한다. 순서 논리 회로를 구성하는 기본 소자는 flip-flop이다. flip
    리포트 | 4페이지 | 1,000원 | 등록일 2009.03.27
  • 전기일반 학습지도안
    단원에서는 반도체 소자에 대한 원리와 특성, 용도에 대하여 알아보고, 이들을 활용한 간단한 전자 회로의 원리 및 특성에 대해서 학습한다. 또, 정보화 시대의 주역인 디지털 회로 ... 에 대한 기본적인 논리 게이트와 논리 회로 등에 대하여 살펴본다.3. 본 수업의 모형전시학습확인학습목표제시반도체의 종류및특징정리 및 평가차시학습 예고반도체의 구성▶ ▶ ▶ ▶ ▶4 ... 홍 달결재지도교사교과부장연구부장교감교장인 천 기 계 공 업 고 등 학 교1. 단원명[1] 대단원: 전자 소자와 전자 회로의 기초[2] 중단원: 전자 소자[3] 소단원: 다이오드2
    리포트 | 8페이지 | 1,000원 | 등록일 2010.06.15
  • 8-세그먼트 디스플레이 구현
    디지털 논리 회로(5.10 연습문제 21번)정보통신공학과아래의 그림은 특별한 8-세그먼트 디스플레이이다.다음 그림에 나타낸 것처럼 0부터 15까지의 숫자를 디스플레이하고 싶 ... 회로를 사용하여 독립적으로 최소화하여 구현(최소의 의미는 다음과 같다. 첫째, 게이트의 수가 최소인 것을 말한다. 둘째, 게이트의 수가 같은 경우라면 게이트 입력 수가 최소인 것 ... 7400s : 3 (use one 3-input)6's : 2 Total : 13 chips위의 그림은 각 출력을 2레벨 NAND 게이트 회로를 사용하여 독립적으로 최소화하여 구현
    리포트 | 9페이지 | 2,000원 | 등록일 2010.11.03
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 07일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:58 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감