• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(9,573)
  • 리포트(8,365)
  • 자기소개서(688)
  • 시험자료(293)
  • 방송통신대(168)
  • 논문(50)
  • 서식(5)
  • ppt테마(2)
  • 이력서(1)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로" 검색결과 261-280 / 9,573건

  • 판매자 표지 자료 표지
    디지털 논리회로 - 이론 및 실험 (생능출판), 3장 연습문제
    3.1 그림 3-42와 같은 입력 파형들이 두 개의 입력 A와 B를 가진 아래와 같은 게이트들로 인가될 때 발생되는 출력 파형을 각각 구하라. 3.2 세 개의 인버터(NOT 게이트)가 직렬로 접속되어 있다. 첫 번째 인버터의 입력을 A, 그 출력을 B라고 하자. 직렬접..
    시험자료 | 8페이지 | 2,500원 | 등록일 2022.11.11
  • 판매자 표지 자료 표지
    디지털 논리회로 - 이론 및 실험 (생능출판), 4장 연습문제
    4.9 앞면과 뒷면을 가진 동전 세 개에 각각 논리 변수 A, B 및 C를 지정하기로 하자. 동전 을 던져서 앞면이 나오면 ‘1’, 뒷면이 나오면 ‘0’이라고 할 때, 세 개
    시험자료 | 8페이지 | 2,500원 | 등록일 2022.11.11
  • 판매자 표지 자료 표지
    디지털 IC의 기본 특성을 설명하고, 기억소자를 갖는 조합논리회로와 기본 플립플롭 회로에 대해서 설명하세요.
    ection0.xml과제과목명 :디지털공학개론과제주제 : 디지털 IC의 기본 특성을 설명하고, 기억소자를 갖는 조합논리회로와 기본 플립플롭 회로에 대해서 설명하세요.목 차Ⅰ.서론Ⅱ.본론1 ... .집적회로의 정의2.집적회로의 발전단계3.집적회로의 특징4.집적회로의 분류5.순차논리회로6.기본플립플롭 회로Ⅲ.결론Ⅳ.참고문헌Ⅰ.서론현대사회에서 우리는 많은 전자기기를 사용하고 있 ... 적으로 들어가는 집적회로의 개념은 굉장히 광범위하고, 복잡하다. 이번 과제를 통해 집적회로의 개념과 특성을 알아보고 기억소자를 갖는 조합논리 회로와 기본플립플롭 회로를 같이 공부해보
    리포트 | 6페이지 | 2,500원 | 등록일 2023.05.25
  • 판매자 표지 자료 표지
    디지털 논리회로 - 이론 및 실험 (생능출판), 5장 연습문제
    에 던져서 그들 중에 두 개 이상이 앞면이 나오면 출력(F)이 ‘1’이 되어 램프가 켜지게 하는 회로를 설계하고자 한다. (1) 진리표를 작성하라.5.18 인근에 위치
    시험자료 | 13페이지 | 2,500원 | 등록일 2022.11.11
  • 디지털 논리회로의 응용 D/A, A/D Converter/반도체 기억장치
    Exp#9. 디지털 논리회로의 응용 – D/A, A/D Converter/반도체 기억장치메인 레포트실험 목표디지털-아날로그 변환기와 아날로그-디지털 변환기에 대해 이해할 수 있 ... 다.디지털 논리 소자를 이용하여 간단한 반도체 기억장치를 구성하여 그 원리를 이해할 수 있다.실험 이론디지털 아날로그 변환기 (D/A converter)디지털 아날로그 변환기 ... 자. 이 상태는 이진수 1000인 상태이다. 회로를 분석하면 그림 2-(a)의 회로와 같을 것이다. 기본적으로 반전된 입력이 가상 접지에 있기에 전류가 2R 등가 저항을 통과하지 않
    리포트 | 11페이지 | 1,000원 | 등록일 2022.03.03
  • 논리회로실험(VHDL 및 FPGA실습) 이론 및 실험결과 레포트
    [1] Adder & Subtracter 설계학번 / 이름:1. PurposeXilinx프로그램과 VHDL code를 이용해 기초적인 조합논리회로와 4 bit full adder ... 은 -부호를 나타낸다.2) Full adder전가산기(Full adder)는 기본적으로 1비트의 2진수 3개를 더하는 논리회로이며 3개의입력과 2개의 출력으로 구성되어 있다. 입력 ... & Results① Test 1 - 기초 조합논리회로1) VHDL sourcelibrary IEEE;use IEEE.STD_LOGIC_1164.ALL;entity test1 is
    리포트 | 53페이지 | 8,000원 | 등록일 2022.01.25 | 수정일 2022.02.08
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_3주차 예비보고서_A+
    디지털 논리실험 및 설계 3주차 예비보고서실험 준비1.1 기본 실험 (1)의 회로가 2-bit 복호기인 이유를 설명하시오.기본 실험 (1)의 회로는 입력 A,B를 받아 Y0, Y ... 으로 들어오는 데이터를 받아 그것을 숫자로 보고 2의 n제곱 개의 출력 회선 중 그 숫자에 해당되는 번호에만 1을 내보내고 나머지는 모두 0을 내보내는 논리 회로. 위 회로는 복호기 ... 1, Y2, Y3 4개의 결과값을 출력하는 회로이다.Y0, Y1, Y2, Y3를 출력으로 하는 AND 게이트의 입력값은 순서대로 (), (A,이다. 이 회로의 진리표는 다음과 같
    리포트 | 6페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_9주차 예비보고서_A+
    디지털 논리실험 및 설계 9주차 예비보고서실험 준비1.1 8-bit Serial-in Parallel-out Shift Register 74164의 datasheet를 확인 ... 으로 출력이 바뀐다.1.3 응용실험 (2)에서 초기화 하는 과정을 자세히 서술하시오.응용실험 (2)의 회로는 D Flip-flop 4개를 이용하여 만든 링 카운터이다. 초기조건이 Q ... 다. 이전의 Q0는 Q1에 출력된다. Q1, Q2는 각각 Q2, Q3에 출력된다.2.2 기본실험 (2)기본실험(1)에서 만든 회로의 원리대로 8개의 D Flip-flop을 이어
    리포트 | 6페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_7주차 예비보고서_A+
    디지털 논리실험 및 설계 7주차 예비보고서실험 준비1.1 S-R Latch와 - Latch의 동작에 대해 설명하시오.Latch란 1비트의 정보를 저장할 수 있는 회로이다. S ... 이 여러 번 된 것으로 간주되어 결과가 나타난다.실험 결과2.1 기본실험 (1)모두 0일 때 둘 다 1이 출력되지만 이것은 위 회로에선 invaild하다고 할 수 있다.= (0
    리포트 | 7페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_6주차 예비보고서_A+
    디지털 논리실험 및 설계 6주차 예비보고서실험 준비1.1 ALU 74181의 datasheet을 읽고 네 자리 이진수의 덧셈을 74181을 이용하여 어떻게 구현할 수 있는지 설명
    리포트 | 7페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    2진수, 8진수, 16진수와 논리회로의 상관관계를 설명하시오.
    ● 주제2진수, 8진수, 16진수와 논리회로의 상관관계를 설명하시오.● 목차Ⅰ. 서론Ⅱ. 본론1. 2진수와 논리회로의 상호작용2. 8진수 및 16진수의 응용3. 논리회로의 구성 ... 는 핵심 요소입니다. 이런 수 체계는 논리회로와 밀접하게 연결되어 있으며 컴퓨터 시스템의 설계 및 작동 원리를 이해하는 데 필수적인 역할을 합니다. 본 리포트는 이런 진수 체계가 논리 ... 합니다. 이는 논리회로의 기본 구조인 논리 게이트의 작동 원리와 직결되며 디지털 시스템의 기본적인 정보 처리 방식을 정의합니다. 반면 8진수와 16진수는 2진수의 더 긴 문자열을 간결
    리포트 | 5페이지 | 2,000원 | 등록일 2023.11.23
  • 판매자 표지 자료 표지
    A+ 아날로그및디지털회로설계 실습 예보_논리함수와 게이트
    리포트 | 4페이지 | 1,000원 | 등록일 2022.03.27
  • 논리회로설계실험_반가산기/전가산기 결과레포트
    논리회로설계 실험 결과보고서 #2실험 2. 조합회로 설계1. 실험 목표반가산기와 전가산기에 대해서 이해하고, 반가산기와 전가산기를 세 가지 모델링 방법으로 설계한다. 또한 ... , Schematic Design으로 반가산기과 전가산기의 논리회로를 그려보고 시뮬레이션을 통해 논리회로가 제대로 그려졌는지 확인해본다. 이를 모듈화하여 4bit와 8bit 병렬 가산기 ... 까지 그려본다.2. 실험 결과- 실험 1. 반가산기1) 진리표반가산기는 한 자리 2진수 2개를 입력하여 합(Sum)과 자리올림(Carry)을 계산한 덧셈 회로이므로 다음의 식
    리포트 | 12페이지 | 2,500원 | 등록일 2021.10.09
  • 서강대학교 디지털논리회로실험 7주차 결과보고서
    cycle을 반복적으로 수행하는 순차 논리회로이다. Counter의 modulus는 cycle내의 상태 수에 의해 결정되는데, 여기서 modulus란 다시 초기상태로 돌아오
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 서강대학교 디지털논리회로실험 6주차 결과보고서
    회로)는 그 출력이 현재 입력 뿐만 아니라 이전 상태들의 영향을 받는 논리회로를 의미한다. Latch와 flip-flop은 순차논리회로 설계의 기본이 되는 function block ... 한다.2) Resisters의 동작원리를 이해한다.3) ISE의 simulation 기능에 대해 배운다.2. 배경이론 및 실험방법Sequential logic circuit(순차논리 ... 과 reset기능을 탑재하고 있다. 회로와 function table는 다음과 같다.S만 HIGH일 경우에는 Q만 HIGH가 되고, R만 HIGH경우에는 /Q만 HIGH가 된다
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 서강대학교 디지털논리회로실험 2주차 결과보고서
    를 이용하여 구현된 임의의 논리 함수가 최소화 될 수 있음을 확인한다.4) Wired OR logic의 특성과 활용 방법을 익힌다.5) FPGA를 이용하여 간단한 논리 회로를 구현
    리포트 | 7페이지 | 1,000원 | 등록일 2021.10.02
  • 서강대학교 디지털논리회로실험 9주차 결과보고서
    1. 실험목적1) 메모리 소자들의 동작 원리와 활용 방법을 이해한다.Read Only Memory(ROM)Random Access Memory(RAM)2) Address decoding의 개념과 구현 방법을 이해한다.3) ROM을 이용해서 임의의 기능을 수행하는 com..
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 서강대학교 디지털논리회로실험 8주차 결과보고서
    .② Serial-in, parallel-out저장되는 모든 bits에 대해 개별적인 출력이 존재하며, 직렬데이터를 병렬데이터로 변경 시켜주는 역할을 하는 회로이다.③ Parallel ... 되어 load와 shift의 선택에 따라 데이터를 선택 하게 되며, 병렬데이터를 직렬데이터로 변환하는 기능을 하는 회로이다.④ Parallel-in, parallel-out병렬로 입력 ... 되어 저장되는 모든 입력 데이터를 보여줄 수 있는 출력 신호를 갖는 회로이다. 두 개의 모듈을 통해 송수신 하는 구조는 다음과 같다.두 모듈 사이를 직렬bus를 이용해 연결
    리포트 | 14페이지 | 1,000원 | 등록일 2021.10.02
  • 서강대학교 디지털논리회로실험 4주차 결과보고서
    circuit는 FPGA로 회로를 구현해 알아보는데, MUX와 DeMUX 를 연결해 데이터가 어떻게 전달될 수 있는지 관찰한다.
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 아주대학교 논리회로실험 / 3번 실험 예비보고서
    2주차 실험 예비보고서전자공학과 / 학년 / 학번 : / 이름 :날짜 : / 담당조교님 :실험 3. 가산기 & 감산기1. 실험 목적실험 목적을 논하기에 앞서 조합 논리회로의 개념 ... 을 명확히 할 필요가 있다. 조합논리회로는 And, Or, Not의 기본 게이트들의 조합으로 일정한 입력에 대해 원하는 출력을 유도하는 논리회로다. 이 때, 가장 기본적인 조합 ... 논리회로에는 가산기. 비교기, 디코더, 인코더, 멀티플렉서, 디멀티플렉서, 코드 변환기 등이 있다.본 실험에서는 이진수의 더하기와 빼기 기능을 수행하는 가산기와 감산기의 기본 구조
    리포트 | 8페이지 | 1,000원 | 등록일 2021.07.20
  • 프레시홍 - 추석
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 09월 28일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:08 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감