• 통합검색(9,523)
  • 리포트(8,333)
  • 자기소개서(629)
  • 시험자료(293)
  • 방송통신대(167)
  • 논문(92)
  • 서식(5)
  • ppt테마(2)
  • 이력서(1)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로" 검색결과 261-280 / 9,523건

  • [디지털논리회로] 2장 연습문제 풀이 (생능출판, 김종현)
    리포트 | 8페이지 | 1,000원 | 등록일 2023.06.27
  • 판매자 표지 자료 표지
    6주차 예비 보고서 22장 VerilogHDL을 활용한 순차논리회로의 구현
    22장 VerilogHDL을 활용한 순차논리회로의 구현 예비 보고서실 험 일학 과학 번성 명1. 조합논리와 순차논리회로의 차이에 대해 설명하시오.1-1. 동작상의 차이조합논리회로 ... 이 출력된다,순차논리회로는 INPUT과 STATE를 둘 다 고려하여 OUTPUT을 출력한다. STATE를 알아야하므로 정보를 저장할 수 있는 플립플롭을 포함하고 있다. 조합논리회로 ... 선언Always 구문왼쪽처럼 각각 코드 두 줄 작성할 것.조합논리회로module combinational{input wire D,output reg Q};always@(posedge clk)beginQ
    리포트 | 3페이지 | 3,000원 | 등록일 2025.06.07
  • 서강대학교 디지털논리회로실험 2주차 - Digital Logic Gate
    TTL TTL은 이름 그대로 트랜지스터들을 조합해 만드는 논리 회로를 말한다. 이 TTL은 회로에 서 logic level을 입력 혹은 출력 신호와 GND 사이의 전압 차로 표현 ... 의 입력값으로 들어가며 신호가 전달되며 회로가 전개될 때 noise가 발생하며 전압에 변화가 생기기 때문이다. 이때 각각의 logic level에 대한 입력과 출력 전압 조건값의 차이
    리포트 | 12페이지 | 1,500원 | 등록일 2024.08.17
  • 논리회로실험 A+예비보고서 1 Basic Gates
    Algebra-논리적인 상관관계를 주로 다루며, 0(거짓)과 1(참)의 2가지 값만을 처리한다. 이는 컴퓨터 시스템의 전기적인 논리회로의 상태와 서로 대응되는 성질을 가진다.-변수(논리 ... 변수)사이의 진리표(True table) 관계와 논리도의 입출력 관계를 대수 형식으로 표현하고, 회로를 간소화하기 위해 Boolean Algebra를 사용한다.
    리포트 | 9페이지 | 1,000원 | 등록일 2020.10.09
  • 서강대학교 디지털논리회로실험_2 Digital logic gate
    디지털 논리회로 실험 결과 보고서2주차 Digital logic gate5조 20161510 윤수찬1. 실험제목 : Digital Logic gate2. 실험 목표- TTL ... 가 최소화 될 수 있음을 확인한다.- Wired OR logic의 특성과 활용 방법을 익힌다.- FPGA를 이용하여 간단한 논리 회로를 구현하고 동작을 확인한다. 이 과정에서 사용 ... 되는 설계도구의 사용방법을 단계적으로 익힌다.3. 이론logic signals and gates디지털 논리회로에서 bit 표현에 사용되는 논리값 0(low)과 1(high)은 활용
    리포트 | 21페이지 | 1,000원 | 등록일 2020.08.12
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_2주차 예비보고서_A+
    디지털 논리실험 및 설계 2주차 예비보고서실험 준비1.1 NAND 7400 게이트, NOR 7402 게이트, XOR 7486 게이트의 datasheet를 확인하시오.7402 ... NOR 게이트는 지금까지의 게이트와는 다르게 1번 pin이 output이기 때문에 유의할 필요가 있다.1.2 기본 실험 (4)의 회로를 구현하시오.1.3 응용 실험 (1), (2 ... ), (3)의 회로를 구현하시오.응용 실험(1)응용 실험(2)응용 실험(3)1.4 응용 실험 (3)의 결과를 예상하고 이유를 서술하시오.= (A+B)(A+C) [∵드모르간 법칙]= AA
    리포트 | 6페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_8주차 예비보고서_A+
    디지털 논리실험 및 설계 8주차 예비보고서실험 준비1.1 Gated D Latch의 동작에 대해 설명하시오.Gated S-R Latch와 매우 유사하다. S와 R에 1이 동시 ... 에 CLK의 값이 0에서 1로 변하는 순간에만 Q의 출력이 변할 수 있다.1.5 응용실험 (1)과 응용실험 (2)의 회로를 비교하시오.응용실험 (1)의 회로는 D Flip-flop ... 에 연결된 스위치가 올라갈 때에만 출력 값이 변할 수 있다.응용실험 (2)의 회로를 보면 D의 입력이 이다. 는 Q가 토글된 값이다. 즉 Q가 1이면 =0이고 Q가 0이면 =1이
    리포트 | 7페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_5주차 예비보고서_A+
    디지털 논리실험 및 설계 5주차 예비보고서실험 준비1.1 4.1 기본 실험 (2)의 전가산기 [그림 2]는 반가산기 [그림 1] 두 개와 하나의 OR 게이트로 이루어져 있 ... 다. [그림 2]의 회로가 전가산기로 동작하는 원리를 설명하시오.전가산기는 입력 3개를 받아 2개의 결과를 출력한다. 이때 입력에는 자리올림수가 포함되어있다고 생각할 수 있다. 전가산기 ... 를 ∑ = (A⊕B으로 구현했다.1.2 응용 실험 (1), (2)의 회로를 구현하시오.응용실험(1)전가산기를 두개 이용하여 두 자리 이진수 덧셈기를 구현했다. 이때 두번째 전가산기
    리포트 | 5페이지 | 1,500원 | 등록일 2024.05.15
  • 논리회로실험 A+결과보고서 1 Basic Gates
    1) 실험 과정 및 결과 실험 1)(1) 3-Input AND gate74HC08소자(2-input AND gate)를 2개 이용해 3-Input AND gate 회로를 구성 ... )를 2개 이용해 3-Input OR gate 회로를 구성하였다. A, B, C에 모두 전원 5V(H)를 연결하여 불이 들어오는 것을 관찰한 결과 옆의 Truth table과 같
    리포트 | 1페이지 | 1,000원 | 등록일 2020.10.09 | 수정일 2020.10.13
  • 판매자 표지 자료 표지
    광운대 기초전자회로실험(기전실) 예비레포트(논리게이트) (만점 레포트)
    개규칙을 가지고 나오는지 약속한 것이다. 이러한 논리 게이트는 디지털 회로에 필수적인 요소이며, 다양한 방면으로 사용된다. 특히 데이터의 연산과 처리가 핵심인 반도체 분야 ... 에서는 논리 게이트를 활용한 디지털 회로 설계의 중요성 매우 강조된다[3]. 논리 설계의 최종 목표는 논리 전개 과정을 '최소화'하는 데 있으며, 논리 게이트는 이러한 목표를 달성하기 ... 는 논리 연산의 일관성을 유지하고 최적화를 가능하게 한다. 이러한 법칙들을 활용해 논리 구성을 ‘최소화’ 시키는 것이 최종 회로설계의 목표이다. 대표적으로, 결합법칙
    리포트 | 16페이지 | 1,500원 | 등록일 2025.06.22
  • 논리회로실험 A+예비보고서 7 Shift register
    1. 실험 목적-실험에 사용하는 7476, 7496 IC의 특성을 파악할 수 있다.-Shift Resister의 동작 원리와 특성을 이해할 수 있다.2. 실험 이론1) Shift Resister-매 클럭 주기로 모든 비트를 한 자리 옮기게 하는 레지스터이다.-레지스터가..
    리포트 | 8페이지 | 1,000원 | 등록일 2020.10.09
  • 판매자 표지 자료 표지
    과제물 -2진수/8진수/16진수와 논리회로의 상관관계
    2진수/8진수/16진수와 논리회로의 상관관계를 설명하시오.Ⅰ서론디지털 세계에서 정보는 다양한 진수 체계를 통해 표현되고 처리됩니다. 특히, 2진수, 8진수, 16진수는 컴퓨터 ... 걸립니다. 반면 2진수에서 8진수나 16진수로의 변환은 상대적으로 간단하고 효율적입니다.논리회로와의 연결디지털 회로에서 수행되는 모든 연산은 기본적으로 2진수를 기준으로 합니다 ... . 컴퓨터의 중앙처리장치(CPU)와 메모리, 논리 회로는 모두 2진수를 처리하는 방식으로 설계되어 있습니다. 2진수의 각 비트를 연산하는 방식은 빠르고 효율적이며, 전력 소모를 최소
    리포트 | 2페이지 | 2,000원 | 등록일 2025.02.06
  • 서강대학교 디지털논리회로실험 3주차 - Decoders and Encoders
    는 Cmod S6에 내장된 버튼을 PlanAhead에서 FPGA의 핀에 할당할 때 Pull Type을 잘못 설정한 채 알아차리지 못하고 있었기 때문이다. 이 간단 하지만 큰 실수를 통해 회로 실험에서는 하나하나 꼼꼼히 실험 환경을 준비해야 한다는 것 을 알 수 있었다.
    리포트 | 16페이지 | 1,500원 | 등록일 2024.08.17
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_3주차 예비보고서_A+
    디지털 논리실험 및 설계 3주차 예비보고서실험 준비1.1 기본 실험 (1)의 회로가 2-bit 복호기인 이유를 설명하시오.기본 실험 (1)의 회로는 입력 A,B를 받아 Y0, Y ... 으로 들어오는 데이터를 받아 그것을 숫자로 보고 2의 n제곱 개의 출력 회선 중 그 숫자에 해당되는 번호에만 1을 내보내고 나머지는 모두 0을 내보내는 논리 회로. 위 회로는 복호기 ... 1, Y2, Y3 4개의 결과값을 출력하는 회로이다.Y0, Y1, Y2, Y3를 출력으로 하는 AND 게이트의 입력값은 순서대로 (), (A,이다. 이 회로의 진리표는 다음과 같
    리포트 | 6페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_9주차 예비보고서_A+
    디지털 논리실험 및 설계 9주차 예비보고서실험 준비1.1 8-bit Serial-in Parallel-out Shift Register 74164의 datasheet를 확인 ... 으로 출력이 바뀐다.1.3 응용실험 (2)에서 초기화 하는 과정을 자세히 서술하시오.응용실험 (2)의 회로는 D Flip-flop 4개를 이용하여 만든 링 카운터이다. 초기조건이 Q ... 다. 이전의 Q0는 Q1에 출력된다. Q1, Q2는 각각 Q2, Q3에 출력된다.2.2 기본실험 (2)기본실험(1)에서 만든 회로의 원리대로 8개의 D Flip-flop을 이어
    리포트 | 6페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_7주차 예비보고서_A+
    디지털 논리실험 및 설계 7주차 예비보고서실험 준비1.1 S-R Latch와 - Latch의 동작에 대해 설명하시오.Latch란 1비트의 정보를 저장할 수 있는 회로이다. S ... 이 여러 번 된 것으로 간주되어 결과가 나타난다.실험 결과2.1 기본실험 (1)모두 0일 때 둘 다 1이 출력되지만 이것은 위 회로에선 invaild하다고 할 수 있다.= (0
    리포트 | 7페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_6주차 예비보고서_A+
    디지털 논리실험 및 설계 6주차 예비보고서실험 준비1.1 ALU 74181의 datasheet을 읽고 네 자리 이진수의 덧셈을 74181을 이용하여 어떻게 구현할 수 있는지 설명
    리포트 | 7페이지 | 1,500원 | 등록일 2024.05.15
  • 판매자 표지 자료 표지
    2진수, 8진수, 16진수와 논리회로의 상관관계를 설명하시오.
    ● 주제2진수, 8진수, 16진수와 논리회로의 상관관계를 설명하시오.● 목차Ⅰ. 서론Ⅱ. 본론1. 2진수와 논리회로의 상호작용2. 8진수 및 16진수의 응용3. 논리회로의 구성 ... 는 핵심 요소입니다. 이런 수 체계는 논리회로와 밀접하게 연결되어 있으며 컴퓨터 시스템의 설계 및 작동 원리를 이해하는 데 필수적인 역할을 합니다. 본 리포트는 이런 진수 체계가 논리 ... 합니다. 이는 논리회로의 기본 구조인 논리 게이트의 작동 원리와 직결되며 디지털 시스템의 기본적인 정보 처리 방식을 정의합니다. 반면 8진수와 16진수는 2진수의 더 긴 문자열을 간결
    리포트 | 5페이지 | 2,000원 | 등록일 2023.11.23
  • 서강대학교 디지털논리회로실험 7주차 결과보고서
    cycle을 반복적으로 수행하는 순차 논리회로이다. Counter의 modulus는 cycle내의 상태 수에 의해 결정되는데, 여기서 modulus란 다시 초기상태로 돌아오
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
  • 서강대학교 디지털논리회로실험 9주차 결과보고서
    1. 실험목적1) 메모리 소자들의 동작 원리와 활용 방법을 이해한다.Read Only Memory(ROM)Random Access Memory(RAM)2) Address decoding의 개념과 구현 방법을 이해한다.3) ROM을 이용해서 임의의 기능을 수행하는 com..
    리포트 | 12페이지 | 1,000원 | 등록일 2021.10.02
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 11일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:14 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감