• 통합검색(5,603)
  • 리포트(5,066)
  • 자기소개서(252)
  • 시험자료(135)
  • 논문(109)
  • 방송통신대(33)
  • 이력서(3)
  • ppt테마(3)
  • 서식(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"아날로그회로" 검색결과 181-200 / 5,603건

  • 아날로그및디지털회로설계실습9(4-bit Adder 회로 설계)-결과보고서
    설계실습 9. 4-bit adder 회로 설계요약논리회로의 기본적인 디지털 회로라고 할 수 있는 전가산기 회로에 대해 실험을 하였다. 전가산기 회로는 피가수, 가수, 자리올림수의 ... 3가지 입력과 합, 자리올림수의 2가지 출력으로 이루어져있다. 우리 실험에서는 XOR Gate를 사용하여 전가산기 회로를 구성하였고 입력을 담당하는 스위치에는 5 V의 전압을 걸 ... 어주었다. 구성한 회로는 전가산기의 진리표처럼 잘 나왔고 전압을 측정하지 않았지만 LED가 켜진 부분은 5 V의 전압이 걸렸을 것이다. 전가산기의 기능은 입력들이 모두 다 0이
    리포트 | 7페이지 | 1,000원 | 등록일 2020.09.24
  • 아날로그 및 디지털 회로설계 실습 3주차-Switching Mode Power Supply
    아날로그 및 디지털회로 설계실습예비 REPORT2. Switching Mode Power Supply (SMPS)분 반교 수 명실험 날짜2020. 09. 15제출 날짜2020 ... . 09. 15조학 번이 름요약 : SMPS (Switching Mode Power Supply)의 동작 원리와 회로 모듈을 이해하여 SMPS를 설계할 수있는 능력을 배양한다.1 ... . 서론PWM 제어 회로와 Buck Converter 회로 그리고 Boost Converter를 통하여 SMPS를 설계해보며 SMPS의 동작 원리를 살펴본다.2. 실험결과1-3-1
    리포트 | 5페이지 | 1,000원 | 등록일 2021.12.14
  • 아날로그 및 디지털회로설계실습 실습9(4-bit Adder 회로 설계)예비보고서
    예비보고서(설계실습 9. 4-bit Adder 회로 설계)아날로그 및 디지털 회로 설계실습설계실습 9. 4-bit Adder 회로 설계9-1. 실습목적 : 순차식 논리회로의 기본 ... OPLUS B)C_{i}+AB(C) B에서 구한 간소화된 불리언 식에 대한 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계한다.S ... = bar { A}bar{B}C _{ i}+A bar{B}C_{i}+AB bar{C_{i}}+ABC_{i}=A OPLUS B OPLUS C_{i}위 식대로 논리회로를 구성하면 다음과 같
    리포트 | 7페이지 | 1,000원 | 등록일 2020.09.24
  • 아날로그 및 디지털회로설계실습 4주차 신호발생기 예비 리포트
    설계실습 4. 신호발생기요약: Wien bridge 회로, Wien bridge oscillator 신호발생기를 설계하고 그 과정에서 저항이나 커패시터등의 소자 값을 조정해 발진 ... 주파수와 gain을 조정해보았다.서론: Orcad를 통해 Wien bridge 회로 Wien bridge oscillator를 설계해보며 어떤 소자의 값을 조정해야 발진주파수 ... 다이오드를 추가해 보았고 이 과정도 simulation으로 파형을 확인해보았다.실험결과그림 4-1에 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하시오. 이 관계식
    리포트 | 4페이지 | 1,000원 | 등록일 2021.09.02
  • [예비보고서]중앙대학교 아날로그및디지털회로설계실습 카운터 설계
    chattering 방지 회로에 대하여 학습한다.11-2. 실습 준비물부품JK Flip Flop 74HC73 : 4개NAND gate 74HC00 : 4개NOR gate 74HC02
    리포트 | 4페이지 | 1,000원 | 등록일 2023.06.23
  • [A+]중앙대학교 아날로그및디지털회로설계실습 4-bit Adder 회로 설계 과제
    sheet를 참고하여, 74HC86 XOR gate의 Vcc와 GND가 몇 번 pin인지 쓰시오.문제 3XOR gate를 이용한 Full Adder 회로를 Pspice를 사용하여 직접 설계하시오.
    리포트 | 3페이지 | 1,000원 | 등록일 2021.09.02
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계실습 결과보고서1 초전형 적외선 센서
    아날로그 및 디지털 회로 설계 실습-실습 1 결과보고서-초전형(Pyroelectric) 적외선 센서학 과 : 전자전기공학부담당 교수님 :제출일 :)조 :학번 / 이름 :. 설계 ... 실습 방법실험계획서에 구성된 회로를 설계하고, 초전형 적외선 센서의 단자를 주의하여 연결하시오.(Op-Amp는 +15V, -15V를 인가하고 적외선 센서에는 +5V를 인가하시오 ... 며 그와 함께 노이즈가 보여진다.두 번째 반전증폭기 회로에 다음과 같이 커패시터를 병렬로 연결하여 Low-Pass Filter 기능을 추가한 후, 출력파형에 포함된 잡음 성분의 크기
    리포트 | 6페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 판매자 표지 자료 표지
    아날로그 및 디지털회로 설계 실습 실습5_전압제어 발진기_결과보고서
    1. 목적이번 설계실습은 전압제어 발진기를 설계하여 전압을 이용한 발진 주파수의 제어를 실습으로 확인한다.2. 요약슈미트회로와 적분기회로를 이용하여 전압제어 발진기 회로를 만듦과 ... 었다.3. 서론전압제어 발진기란 입력 제어 전압의 크기에 따라 출력되는 신호의 주파수가 변하는 주파수 가변 신호 발생 회로를 말한다. 전압제어 발진기의 설계방법에는 여러 가지가 있 ... 지만 이번 전압제어 발진기 회로는 크게 3가지로 구성되는데 Op amp를 이용한 적분기, 스위치 역할을 하는 BJT, 비교기 역할을 하는 슈미트 회로로 구성된다. (슈미트 회로
    리포트 | 7페이지 | 1,000원 | 등록일 2024.08.27
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (예비)설계실습 4. 신호발생기 A+
    4-3-1 신호발생기 설계(A) 그림 4-1에 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하시오. 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien ... bridge 회로를 설계하시오.이론부의 7.신호발생기 부분을 참고하면..4-3-2 Wien bridge Oscillator 설계(A) 발진 조건을 만족하는 R1, R2값 ... 오, 출력 파형은 계획서와 함께 제출하시오,발진조건을 만족하는 R1, R2의 값은 위에서 구한 것처럼 R1=10kΩ, R2=20kΩ으로 하여 4-3-1(A)문항에 첨부한 회로도와 같이 설계하였다.
    리포트 | 4페이지 | 1,000원 | 등록일 2024.12.23
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (결과)설계실습 8. 래치와 플립플롭 A+
    8-4. 설계실습 내용 및 분석 (결과 report작성 내용)8-4-1 PSPICE를 활용한 RS 래치 구현 및 동작(A) PSPICE를 사용하여 그림 8-2의 회로를 구현 및 ... 이 유지되는 것을 알 수 있다.8-5. RS 플립플롭의 구현 및 동작(A) 그림 8-2의 회로를 TTL 7400과 7404를 사용하여 구성한다. //실험과정에서 아래와 같이 8-3 ... 의 회로를 구성하지만, RS Latch작동과 Latch이전의 회로부분의 작동을 각각 확인하였을 때는 오류 없이 잘 작동하였지만, 실제 두 회로를 합쳐 RS플립 플롭을 구동하였을 때
    리포트 | 4페이지 | 1,000원 | 등록일 2024.12.23
  • 판매자 표지 자료 표지
  • 아날로그 및 디지털회로설계실습 7주차 논리함수와 게이트 예비 리포트
    게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR (Exclusive NOR)의 진리표를 사용하여 AND, OR, NOT 게이트로 XNOR ... 의 회로도를 설계한다.NAND 게이트이를 진리표로 표현하면입력출력입력1입력2출력LOW(0V)LOW(0V)High(5V)LOW(0V)High(5V)High(5V)High(5V)LOW ... 의 실험 방법을 설계한다.위의 AND 게이트의 회로를 구성한 후에 입력단에 함수발생기로 사각파를 인가한다. (AND 게이트의 나머지 입력단에는 5V의 DC 전압이 인가되어 있
    리포트 | 10페이지 | 1,000원 | 등록일 2021.09.02
  • 아날로그 및 디지털회로설계실습 3주차 스텝 모터 구동기 과제
    리포트 | 1페이지 | 1,000원 | 등록일 2021.09.02
  • 아날로그및디지털회로설계실습 / 예비보고서 / 7. 논리함수와 게이트 /
    아날로그 및 디지털 회로설계 실습예비보고서(설계실습7. 논리함수와 게이트)7-3. 설계실습 계획서7-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트 ... 를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR (Exclusive NOR)의 진리표를 사용하여, AND, OR, NOT 게이트로 XNOR ... 의 회로도를 설계한다.1) NAND2) NOR3) XOR4) XNOR입력 a입력 b출력 y001010100111(B) AND 게이트와 OR 게이트 각각의 입출력 시간 딜레이를 측정
    리포트 | 4페이지 | 1,500원 | 등록일 2020.11.27
  • A+ 중앙대 아날로그및디지털회로설계실습(결과)11. 카운터 설계
    을 진행해주신 조교님께 감사의 인사를 드린다.4. 참고문헌(보고서 작성에 참고한 문헌을 번호로 나열하며 본문에서 인용된 부분에 이 번호를붙인다.)1. 중앙대학교 전자전기공학부, “아날로그 및 디지털 회로 설계 실습”, pp 87-91 ... tering 방지 회로에 대하여 학습할 수 있다.원하는 16진, 8진 카운터를 설계하여 0부터 15, 7까지 카운팅할 수 있었다. 채터링 방지회로가 없었을 때에는 원치 않 ... 게 rising edge에서 카운팅하는 경우가 생겼으며 이를 방지하기 위해 채터링 방지 회로를 추가하였을 때에는 falling edge에서만 정확하게 카운팅되는 것을 확인하였다.1. 서론JK
    리포트 | 5페이지 | 1,000원 | 등록일 2022.09.10
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (결과)설계실습 4. 신호발생기 A+
    bridge 발진기를 제작하시오. 이때 Op-amp는 ±15V전압을 공급하시오4-3-1에서 설계한 회로는 아래와 같다. 이 회로에서는 5V의 전압을 인가했는데 실제 실험에서는 문제 ... 에서 주어진 대로 15V 전압을 공급하였다.이때 실제 실험 회로를 제작할 때 20kΩ의 값을 갖는 저항 R2를 사용하는 대신 2개의 10kΩ 저항 R2-1, R2-2를 사용하였다. 실험
    리포트 | 6페이지 | 1,000원 | 등록일 2024.12.23
  • 판매자 표지 자료 표지
    (A+) 아날로그회로실험및설계 Op-Amp 미분기 실험 보고서
    아날로그회로실험및설계 결과 보고서 #5 (6주차 결과)( 미분기 )과 목담당교수제 출 일학 번이 름1. 실험목표① Op-Amp의 기본적인 특성을 이용하여, 미분기 회로를 이해 ... 하고 이를 관리하기 효율적으로 증폭을 구현하는 것에 정의를 둔다.- 컬렉터 부분은 이 전류를 모아서 회로적으로 구현이 가능하게 소자의 증폭을 전달해준다.- 그래서 이미터 부분과 컬렉터 ... 란? (Inverting AMP)- 출력 전압이 입력에 비례한 값에 부호는 반전되어 나타나기 때문에 붙여진 회로 구조.- 위의 회로의 OP amp가 이상적인 OP amp라고 가정하면,- 우리
    리포트 | 14페이지 | 3,000원 | 등록일 2024.11.04
  • 판매자 표지 자료 표지
    (A+) 아날로그회로실험및설계 Ideal Op-Amp의 특성 실험 보고서
    아날로그회로실험및설계 결과 보고서 #1( Ideal Op-Amp의 특성 실험 )과 목담당교수제 출 일학 번이 름1. 실험목표① Ideal Op-Amp의 Input Offset ... 은 연산(덧셈, 뺄셈, 미분, 적분 등)을 하거나 이름 그대로 증폭을 하는 역할을 한다.- 대표적인 아날로그 IC이며, 아날로그 IC는 입력 신호에 대해 출력 신호가 선형인 것이 많 ... 는 이유들이다.- 첫째로, 소자의 불확실성이다. 이번 강의에 사용한 소자는 우리 학교 랩실 인원들 뿐만 아니라, 아날로그 강의를 듣는 우리 학생들 모두가 쓰는 소자이다. 그러므로, 여러
    리포트 | 13페이지 | 3,000원 | 등록일 2024.11.04
  • [A+][예비레포트] 중앙대 아날로그 및 디지털 회로 설계실습 9. 4-bit Adder 회로 설계
    실습 9. 4-bit Adder 회로 설계실습목적조합논리회로의 설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.설계실습계획서2-1 전가산기 설계(A) 전가산기 ... + ACi +BCi(C) 에서 구한 간소화된 불리언 식에 대한 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계한다.(D) XOR ... gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계한다.(E) 설계한 회로 중 하나를 선택하여 2Bit 가산기 회로를 설계한다.
    리포트 | 3페이지 | 1,000원 | 등록일 2022.04.08
  • 아날로그 및 디지털회로설계실습 실습10(7-segment decoder 회로설계)예비보고서
    설계실습10 예비보고서(7-segment/decoder 회로설계)10-3 설계실습 계획서10-3-1 7-segment/decoder 진리표입력출력ABCDabcdefgdisplay ... 의 입력 각각을 나눠 Karnaugh map으로 만들어 간소화된 불리언 식으로 표현하였다. 이를 바탕으로 회로를 설계한 decoder가 7HC47이다.10-3-3 7-segment ... 구동 회로 설계74HC47이 PSPICE에 존재하지 않아 74HC42 BCD to decimal decoder로 대체하여 표현하였다. 74HC47은 10-3-1, 10-3-2
    리포트 | 3페이지 | 1,000원 | 등록일 2020.09.24
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 21일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
12:31 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감