총 159개
-
Semiconductor Device and Design2025.05.101. CMOS process design rules CMOS 설계 규칙은 특정 공정을 사용하여 제조할 회로의 물리적 마스크 레이아웃이 준수해야 하는 일련의 기하학적 제약 조건 또는 규칙입니다. 주요 목적은 가능한 한 작은 실리콘 영역을 사용하면서도 전반적인 수율과 신뢰성을 달성하는 것입니다. 이러한 규칙에는 금속 및 폴리-Si 상호 연결과 같은 최소 허용 선폭, 최소 기능 치수, 두 개의 이러한 기능 사이의 최소 허용 간격 등이 포함됩니다. 이러한 설계 규칙은 CMOS 인버터의 NMOS와 PMOS 트랜지스터 사이의 간격을 결정합니다...2025.05.10
-
디지털공학 조합회로설계와 시뮬레이션 연습문제풀이2025.11.131. 조합회로설계 디지털공학에서 조합회로는 입력신호의 조합에 따라 출력이 결정되는 회로로, 메모리 요소가 없고 현재의 입력값만으로 출력이 결정된다. 조합회로설계는 논리게이트를 이용하여 특정 기능을 수행하는 회로를 설계하는 과정으로, 진리표 작성, 부울대수 간소화, 논리도 구현 등의 단계를 포함한다. 2. 디지털회로 시뮬레이션 디지털회로 시뮬레이션은 설계된 회로의 동작을 컴퓨터상에서 검증하는 기술로, 실제 회로 구현 전에 오류를 발견하고 수정할 수 있다. SPICE, Verilog, VHDL 등의 시뮬레이션 도구를 사용하여 회로의 논...2025.11.13
-
[논리회로실험] 실험1. Basic Gates 결과보고서2025.05.081. 전자공학도의 윤리 강령 전자공학도로서 전자공학이 전 세계 인류의 삶에 끼치는 심대한 영향을 인식하여 우리의 직업, 동료와 사회에 대한 의무를 다하고 최고의 윤리적, 전문적 행위를 수행할 것을 다짐하는 IEEE 윤리 헌장에 대해 설명하고 있습니다. 2. 기본 논리 게이트 실험 AND, OR, NAND, NOR, NOT 게이트 등 기본적인 논리 게이트들을 설계하고 입력에 따른 출력 결과를 확인하는 실험을 수행하였습니다. 각 게이트의 특성을 이해하고 실험 결과를 통해 검증하는 과정을 설명하고 있습니다. 3. 복합 논리 회로 실험 A...2025.05.08
-
홍익대 디지털논리실험및설계 2주차 예비보고서 A+2025.05.161. NAND 게이트 NAND 게이트는 AND 게이트에 NOT 게이트(인덕터)를 연결한 것과 같은 출력값을 가지므로 (1, 1)을 입력받았을 때에만 1에서 뒤집힌 0이 출력되고 나머지 경우는 모두 1이 출력된다. 2. NOR 게이트 NOR 게이트는 OR 게이트에 NOT 게이트(인덕터)를 연결한 것과 같은 출력값을 가지므로 (0, 0)을 입력받았을 때에만 0에서 뒤집힌 1이 출력되고 나머지 경우는 모두 0이 출력된다. 3. XOR 게이트 XOR 게이트는 AB'+A'B 즉, A,B 둘 중 하나의 입력값만 1일때만 1을 출력한다. 4. ...2025.05.16
-
디지털논리회로 4장 연습문제 풀이2025.11.131. 디지털논리회로 디지털 시스템의 기본을 이루는 논리회로는 이진 신호(0과 1)를 처리하는 전자회로입니다. 논리게이트(AND, OR, NOT 등)를 조합하여 복잡한 디지털 기능을 구현하며, 컴퓨터와 모든 디지털 장치의 핵심 구성 요소입니다. 디지털논리회로 학습은 전자공학, 컴퓨터공학 전공자들의 필수 기초 과목입니다. 2. 논리게이트 및 부울대수 논리게이트는 AND, OR, NOT, NAND, NOR, XOR 등의 기본 게이트로 구성되며, 이들의 조합으로 복잡한 논리 회로를 설계합니다. 부울대수는 논리 회로를 수학적으로 표현하고 최...2025.11.13
-
다이오드를 이용한 정전압 회로와 리미터 실험2025.11.161. 전압 레귤레이터 다이오드 정류회로의 출력은 리플이 크므로 전압 레귤레이터를 이용하여 DC 전압을 생성한다. PN 다이오드는 VD0=0.7V 수준이므로 높은 전압 획득을 위해 제너 다이오드를 사용한다. 레귤레이터의 중요한 특성은 입력 전압 변동에 대한 출력 변화(Line Regulation)와 출력 부하 변동에 대한 출력 변화(Load Regulation)를 최소화하는 것이다. 제너 다이오드를 이용한 레귤레이터는 역방향 바이어스 영역에서 일정한 전압을 유지하여 안정적인 DC 출력을 제공한다. 2. 클림핑 회로 입력 신호가 다이오...2025.11.16
-
디지털 회로 실험 및 설계 - 기본 논리 게이트(Gate) 및 TTL, CMOS I.F 실험 22025.05.161. 디지털 회로 실험 및 설계 이 보고서는 디지털 회로 실험 및 설계 과정에서 수행한 기본 논리 게이트(Gate) 및 TTL, CMOS I/F 실험에 대한 내용을 다루고 있습니다. 실험에서는 전압 레벨 측정, OR + Inverter 진리표 작성, AND-OR-NOT 게이트를 이용한 XOR 설계, CMOS와 TTL 인터페이스 등을 다루었으며, 이론값과 실험 결과를 비교 분석하였습니다. 오차 분석에서는 전류 측정의 어려움, 점퍼선의 저항, 브래드 보드의 불확실성 등이 원인으로 지적되었습니다. 1. 디지털 회로 실험 및 설계 디지털 ...2025.05.16
-
기본 논리게이트 실험 결과 분석2025.11.181. 기본 논리게이트 AND, OR, NOT, NAND, NOR, XOR 게이트의 기본 동작 원리와 논리함수를 이해하고, 실제 사용되는 기본 논리게이트 IC를 학습한다. 기본 논리소자를 사용하여 간단한 회로를 구성하고 측정하며, 각 게이트의 입출력값을 Binary 해석으로 분석한다. 디지털 논리 회로에서 게이트 출력값은 1 또는 0의 값으로 표현되며, 실험을 통해 각 게이트의 특성을 파악할 수 있다. 2. Open-Collector 타입 IC Open-collector 타입의 IC 사용법과 특성을 숙달하는 것이 실험의 목표이다. 7...2025.11.18
-
디지털집적회로설계 7주차 실습: MUX와 D-FF 구현2025.11.151. 2-to-1 MUX (멀티플렉서) 2-to-1 MUX는 게이트 레벨에서 2개의 AND 게이트, 1개의 NOT 게이트, 1개의 OR 게이트로 구성된다. 3개의 입력 신호(in0, in1, S)를 받아 선택 신호 S에 따라 in0 또는 in1을 출력으로 선택한다. 트랜지스터 레벨에서는 각 서브서킷(inverter, AND1, AND2, OR)으로 구현되며, OR은 NOR과 INVERTER의 조합으로 구현된다. 파형 분석을 통해 S=0일 때 in0이 출력되고 S=1일 때 in1이 출력됨을 확인할 수 있다. 2. D Flip-Flop...2025.11.15
-
기본 논리게이트 실험 예비보고서2025.11.131. 기본 논리게이트 논리게이트는 불리안 함수를 구현하는 장치로, 이진 입력에 대해 논리적 연산을 수행하고 단일 이진 출력으로 나타낸다. AND, OR, NOT, NAND, NOR, XOR, XNOR 등의 기본 게이트가 있으며, 진리표로 입출력 관계를 표현한다. 다이오드나 트랜지스터로 구현되며, 증폭을 통해 모든 불리안 로직을 구성할 수 있다. 현대 컴퓨터의 연산은 논리게이트 조합을 기반으로 이루어진다. 2. TTL IC 논리게이트 TTL IC는 멀티 이미터 트랜지스터를 사용한 회로로, 간단한 구성과 저전력, 고속동작의 장점이 있다...2025.11.13
