총 153개
-
고려대학교 디지털시스템실험 A+ 4주차 결과보고서2025.05.101. 4 bit Adder/Subtractor 구현 및 FPGA 동작 검증 이번 실험에서는 4 bit Adder/Subtractor 회로를 구현하고 FPGA에서 동작을 검증하였습니다. Half-Adder와 Full-Adder 회로를 기반으로 4-bit Ripple Carry Adder와 4-bit Adder/Subtractor 모듈을 구현하였습니다. 다양한 입력 조건에 대해 Cout과 Sum 신호를 확인하여 회로가 정상적으로 동작함을 확인하였습니다. 2. 4 bit*4bit Multiplier 구현 및 FPGA 동작 검증 또한 4 ...2025.05.10
-
디지털회로실험 3주차 - 플립플롭 및 산술회로2025.11.151. JK 플립플롭 NAND 게이트를 이용하여 구성된 JK 플립플롭은 입력단자 J, K, 클록펄스 입력단자 CK, 출력단자 Q와 Q'로 이루어진다. 초기값 설정을 위해 J, K를 접지에 연결하고 CLR을 접지에 연결한 후 +5V에 연결해야 한다. 입력값에 따라 유지, 세트, 리셋, 토글 기능을 수행하며, 클록 신호에 동기화되어 동작한다. 2. D 플립플롭 D 플립플롭은 클록 신호가 0에서 1로 변할 때 D 입력값을 캡처한다. D=1이면 Q=1로 세트되고, D=0이면 Q=0으로 리셋된다. 3주차 실험 중 가장 간단한 실험으로, 단순한...2025.11.15
-
기초전자회로및실험2 -ALUs(Arithmetic logic units)를 이용한 n-bit 계산기 설계2025.05.101. 입력 입력은 기본적으로 10의자리 스위치와 1의 자리 스위치를 이용하여 각각 구현합니다. 스위치로 입력한 10진수의 값을 Decimal to Binary (74147) 소자를 이용해서 2진수로 변환하고, 이를 4bit adder(74283) 2개를 이용하여 구현한 8bit BCD to Binary를 통해 binary로 변환시켜 2진수 표현 입력 스위치에는 풀업 저항을 사용합니다. 2. 감가산기 계산기의 집적도를 고려하여 가산기와 감산기를 동시에 설계합니다. AND, OR, XOR 와 같은 기본 소자들로 FULL ADDER를 구...2025.05.10
-
아날로그회로실험및설계 Op-Amp 가감산기 실험 보고서2025.01.241. 연산 증폭기(Op-Amp) 연산 증폭기는 구현하는 단자가 2개의 지점에서 전류가 나오기 시작하면서 이를 증폭으로 구현하는 소자입니다. 이미터 부분에서 들어오는 전류를 전체적으로 통제하고 효율적으로 증폭을 구현하며, 컬렉터 부분에서 이 전류를 모아서 회로적으로 구현이 가능하게 소자의 증폭을 전달해줍니다. 2. 반전 증폭기(Inverting AMP) 반전 증폭기는 출력 전압이 입력 전압에 비례한 값에 부호가 반전되어 나타나는 회로 구조입니다. 이상적인 Op-Amp를 가정하면, Vp가 0V이고 Virtual short인 Vn의 전압...2025.01.24
-
[수학 세특보고서] 무한집합 심화탐구 - 칸토어 집합을 중심으로2025.01.291. 칸토어 집합 칸토어가 초기에 생각해 내었던 집합으로, 1인 막대를 3등분하여 1/3과 2/3 사이의 지점을 없애는 것을 반복하면 점이 무한하게 펼쳐지고, 모든 점들의 길이의 합이 0에 가까워지게 된다. 이때의 점들을 '칸토어 먼지(dust)'라고 부른다. 칸토어 집합을 통해 무한에 대한 개념을 정립했다. 2. 무한집합의 기수 무한집합에서 가장 작은 무한 기수는 자연수 집합의 기수이다. 무한집합의 진부분집합의 기수는 무한집합의 기수와 동일하다. 자연수의 집합, 짝수의 집합, 정수의 집합, 유리수의 집합 등 다양한 무한집합들의 기...2025.01.29
-
선형 연산 증폭기 회로 실험2025.11.171. 연산증폭기 연산증폭기는 반전 입력단자와 비반전 입력단자를 가진 이득이 매우 큰 증폭기이다. 외부에 저항을 추가하여 연산증폭기의 자체 이득보다는 훨씬 작지만 외부저항만에 의해 결정되는 정확한 이득의 증폭기를 만들 수 있다. 각 입력 신호마다 원하는 크기의 전압이득을 갖도록 하면서 이들을 합하는 회로를 만들 수 있으며, 본 실험에서는 uA741 증폭기를 사용한다. 2. 반전 증폭기 연산증폭기의 기본적인 회로구조로서, 증폭기 본체의 입출력 임피던스를 각각 Ri, Ro로 하면 회로의 입출력 임피던스는 각각 R1 및 Ro/(1+AB)로...2025.11.17
-
서강대학교 디지털논리회로실험 5주차 - 비교 및 연산 회로2025.01.201. 비교 회로 비교 회로는 XOR gate와 AND gate를 이용해 입력받은 두 2진수를 비교한 후 두 수가 같은지 다른지 결과로 출력해준다. 물론 XOR gate의 수를 늘려서 비교하는 입력의 개수를 (2*XOR)개의 꼴로 늘릴 수 있다. 그리고 두 수 중 어떤 것이 더 큰지 비교한 후 출력해주는 magnitude comparator라는 비교회로도 있다. 2. 가산 회로 Half-adder는 1bit의 두 이진수를 더해 2bit의 출력(0부터 3까지)을 내는 기본적인 adder이다. Full-adder는 1bit의 세 이진수를...2025.01.20
-
중첩의 정리: 선형회로 해석의 기본 원리2025.11.161. Homogeneity (동차성) 입력 신호가 실수 배로 증폭될 때 출력도 동일한 배수로 증폭되는 시스템의 성질입니다. 예를 들어 입력이 A일 때 출력이 X라면, 입력이 2A로 2배 증폭되었을 때 출력도 2X로 2배 증폭되어야 동차성을 만족합니다. 이는 선형 시스템의 핵심 특성 중 하나로, 시스템의 응답이 입력의 크기에 정확히 비례함을 의미합니다. 2. Additivity (가산성) 두 개 이상의 입력 신호가 동시에 인가될 때, 전체 출력이 각 입력에 대한 개별 출력의 합과 같은 성질입니다. 즉, 입력이 A+B일 때의 출력이 A...2025.11.16
-
색채혼합원리의 개념과 응용2025.11.151. 가산혼합과 감산혼합 색채혼합원리는 빛의 삼원색인 빨강, 파랑, 녹색을 조합하여 다양한 색상을 만드는 원리이다. 빛의 혼합은 가산혼합과 감산혼합으로 나뉘는데, 가산혼합은 삼원색을 조합하여 밝은 색상을 만드는 방법이고, 감산혼합은 어두운 색상을 만드는 방법이다. 물감 등의 물질 혼합에도 두 방식이 모두 적용되어 다양한 색상을 창출한다. 2. 색상의 속성과 상호작용 색채혼합원리는 색상의 속성과 상호작용을 이해하는 데 중점을 둔다. 색상은 주변 색상과의 상호작용에 따라 다른 인상을 주며, 명도, 채도, 색상 온도 등의 속성을 조절하여...2025.11.15
-
OP Amp의 기초 회로 실험2025.11.141. 반전 증폭기(Inverting Amplifier) 반전 증폭기는 OP Amp의 기본 회로로, 피드백 저항 Rf와 입력 저항 Rs로 구성된다. 이상적인 OP Amp에서 출력 전압은 vo = -(Rf/Rs)vs로 표현되며, 출력 전압이 반전되고 입력에 비례한 복제라는 특징이 있다. 비례 인수인 이득은 Rf/Rs의 비율로 결정된다. 2. 비반전 증폭기(Non-inverting Amplifier) 비반전 증폭기는 신호가 비반전 입력 단자에 인가되는 회로로, 출력 전압은 vo = (1 + Rf/Rs)vg로 표현된다. 실험 결과 계산값과...2025.11.14
