총 108개
-
용수철 진동과 공진 실험 예비리포트2025.01.111. 자유 진동과 강제 진동 이 실험에서는 용수철에 의해 진동하는 물체에서 자유 진동과 강제 진동의 특성을 이해하는 것이 목적입니다. 자유 진동은 외부 힘 없이 물체 자체의 특성에 의해 진동하는 것이고, 강제 진동은 외부에서 주기적인 힘을 가해 물체를 진동시키는 것입니다. 실험에서는 용수철에 질량을 달아 자유 진동을 관찰하고, 스탠드를 주기적으로 눌러 강제 진동을 만들어봅니다. 2. 용수철 상수 측정 실험에서는 먼저 용수철 상수 k를 측정합니다. 용수철의 한쪽 끝을 고정하고 다양한 질량의 추를 달아 늘어난 길이를 측정하여 용수철 상...2025.01.11
-
IC-PBL 미지의 부품 종류 및 용량 구하기2025.11.141. RLC 교류회로 저항, 축전기, 유도기로 이루어진 교류회로에서 미지의 부품을 식별하고 용량을 측정하는 실험. 전압과 전류의 위상차를 이용하여 부품의 특성을 파악하고, 축전기에 걸리는 전압 변화에 따른 회로의 특성을 관측하여 미지의 용량을 구하는 방법을 다룬다. 2. Science Workshop 850 Interface AC/DC 함수를 발생시키고 아날로그 센서를 연결하여 수집된 데이터를 오실로스코프 형태로 표시하는 장치. 전압과 전류를 측정할 수 있는 센서를 통해 실시간 데이터 수집 및 분석을 가능하게 하며, RLC 회로 실...2025.11.14
-
교류및전자회로실험 실험4-2 페이서 궤적 예비보고서2025.01.171. 교류회로의 측정 교류회로 내에서 임피던스 변화에 따른 페이서의 변화를 추적함으로써 교류회로의 동작과 임피던스의 주파수특성에 대한 이해를 높임. 전류의 페이서는 리액턴스가 변화한 때 반지름이 1/2R로 주어지는 원주선상에서 이동하며, 저항이 변화할 때는 두 개의 원을 그리게 됨. 주파수 변화에 따라 리액턴스가 전체적으로 용량성이 되면 페이서가 원의 윗부분에, 그리고 리액턴스가 전체적으로 유도성이 되면 페이서가 원의 아래부분에 위치하게 됨. 2. 페이저 궤적 분석 실험을 통해 다양한 조건에서의 페이저 궤적을 확인함. 인덕터 값, ...2025.01.17
-
분압기(Voltage Divider) 설계 및 부하효과 분석2025.11.141. 분압기(Voltage Divider) 설계 12V DC 전원을 이용하여 3V ± 10%의 정격전압을 출력하는 분압기를 설계한다. 기본 설계에서는 3kΩ 저항 R1과 1kΩ 저항 R2를 직렬 연결하여 12V를 3:1로 분압한다. R1에는 9V, R2에는 3V가 걸린다. 이는 부하가 없을 때의 이상적인 설계이며, 실제 부하 연결 시 부하효과를 고려해야 한다. 2. 부하효과(Loading Effect) 분압기에 1kΩ의 등가부하가 병렬로 연결되면 출력전압이 저하된다. 부하 없이 설계한 회로에 1kΩ 부하를 연결하면 출력전압이 1.7...2025.11.14
-
2주차 16장 OrCAD 사용법 실험 예비 보고서2025.05.011. Op-amp 입력부 전류 Op-amp의 특성상 입력단자의 전압이 최대한 커야하고 이를 위해서는 입력 임피던스가 무한히 커야한다. 따라서 입력부에 들어가는 전류는 거의 유입되지 않는다. 2. Op-amp 입력부 전위차 Op-amp의 -단자에 입력을 가하여 증폭 작용을 하는 '반전 증폭 회로'에서, Op-amp의 단자 사이는 마치 단락된 것과 같은 상태로 작용하기 때문에 -단자의 전압(Vn)과 +단자의 전압(Vp)이 같아 전위차는 0이 된다. 3. Op-amp 전압이득 도출 Op-amp 회로에서 전압이득 Av = Vout/Vin은...2025.05.01
-
전기에너지개론 강의요약: 전자회로, 전력계통, 마이크로그리드2025.11.141. 전자회로 기초 전자회로는 선형소자(저항, 커패시터, 인덕터)와 비선형소자(다이오드, BJT, MOSFET)로 구성된 회로입니다. 전자회로 내에서 신호 증폭, 노이즈 제거, 주파수 분석 등의 동작이 이루어집니다. 반도체는 도체와 부도체 사이의 물질로, 실리콘이 대표적입니다. 에너지 밴드 다이어그램으로 도체, 부도체, 반도체의 특성을 설명할 수 있으며, 반도체에 도핑하여 N-type과 P-type 반도체를 만들 수 있습니다. pn 접합을 통해 다이오드를 제작하며, 이상적인 다이오드는 Forward-bias에서 전류를 흐르게 하고 ...2025.11.14
-
등전위선 측정 결과보고서2025.11.121. 등전위선과 전기장의 관계 원형 전극과 막대 전극 사이에 형성되는 등전위선을 측정하는 실험을 수행했다. 원 내부에서 9.97V~10.01V의 전위가 측정되었으며, 이는 공급 전압 10V에 가까운 값이다. 등전위선의 간격이 좁을수록 전기장의 세기가 강하고, 간격이 넓을수록 약하다는 반비례 관계를 확인했다. 전기장의 방향은 등전위선과 수직이며, +극에서 -극으로 향한다. 2. 도체의 정전기적 평형과 전위 도체 내에서 자유전자가 이동하여 평형상태에 도달하면 도체 내 전기장은 0이 되고, 도체상의 모든 점에서 전위가 같다. 도체 표면에...2025.11.12
-
태양전지와 풍력발전 실험 보고서2025.11.181. 태양전지의 광전효과 및 발전 원리 p-n 반도체로 구성된 태양전지에 햇빛이 입사되면 광자의 에너지가 band-gap보다 클 때 광전효과를 통해 전자가 valence band에서 conduction band로 여기된다. 공핍층에서 생성된 전자-정공 쌍이 전위차(광기전력)를 만들어 전류가 흐르게 된다. 태양전지 모듈의 출력은 입사 광자 수, 입사각, 거리 등 다양한 요인에 영향을 받으며, 저항 변화에 따라 최대전력점(MPP)이 결정된다. 2. 풍력발전의 유도기전력 원리 풍력발전은 바람에 의해 회전한 블레이드가 증속 기어를 통해 발...2025.11.18
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 결과보고서 8. MOSFET Current Mirror 설계2025.04.301. 단일 Current Mirror 구현 및 측정 10V의 Power Supply 전압을 인가하고 단일 MOS Current Mirror 회로를 구현해 transistor M1, M2의 VGS1, VGS2, VDS1, VDS2를 측정하고 IO와 IREF를 계산하였다. 측정 결과 VGS1, VGS2, VDS1, VDS2의 오차율은 각각 5.53%, 5.96%, 5.96%, 13.76%로 매우 낮아 PSPICE 시뮬레이션 결과와 거의 일치했고 IO, IREF 또한 오차율 9.75%, -2.24%로 PSPICE 시뮬레이션 결과와 거의 ...2025.04.30
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 8. MOSFET Current Mirror 설계2025.04.301. 단일 Current Mirror 설계 설계실습 8. MOSFET Current Mirror 설계 목적: N-Type MOSFET을 이용하여 특정 Reference 전류가 흐를 수 있는 단일 Current Mirror와 Cascode Current Mirror를 설계 및 측정하여, Current Mirror를 이용한 전류원의 전기적 특성을 이해한다. 단일 Current Mirror 설계에서는 2N7000 MOSFET을 이용하여 Vcc=VDD=10V, IREF=10mA인 전류원을 설계하고, PSPICE 시뮬레이션을 통해 전압, 전...2025.04.30
