총 328개
-
A+맞은_전기전자기초실험2_일반실험6_결과보고서_op-amp특성,Schmitt trigger,unitygain voltage follower2025.05.101. op Amp의 입출력 전달 특성(No Feedback) op Amp의 입출력 전달 특성(No Feedback)에 대해 설명하고 있습니다. Vin+가 Vin-보다 크면 출력전압 Vout이 VH(10V)값이 되고, Vin+가 Vin-보다 작으면 Vout이 VL(0V)값이 됩니다. 또한 Vin+와 Vin-의 전압차(Vd)가 0.1mV 이하가 되면 Vout이 VH와 VL 사이의 의미 있는 값을 갖게 됩니다. 2. Schmitt Trigger (Positive Feedback) Schmitt Trigger 회로에 대해 설명하고 있습니다...2025.05.10
-
실험 11_공통 소오스 증폭기 예비 보고서2025.04.271. 공통 소오스 증폭기 이 실험에서는 MOSFET을 이용한 공통 소오스 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 공통 소오스 증폭기는 게이트가 입력 단자, 드레인이 출력 단자, 소오스가 공통 단자인 증폭기로서 높은 전압 이득을 얻을 수 있는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 소오스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다. 2. MOSFET 소신호 등가회로 MOSFET이 포화영역에서 ...2025.04.27
-
Op Amp를 이용한 다양한 Amplifier 설계 결과보고서 중앙대학교 전자회로설계및실습2025.04.271. Op Amp 증폭기 설계 Op Amp는 고입력 저항, 저출력 저항, 높은 개방 이득이 특징이며 +입력단자와 -입력단자간 전압차를 증폭시키는 기능을 지닌 증폭기이다. 실험을 통해 Inverting/non-Inverting Amplifier 설계를 수행하고 입출력 전압을 측정하여 이득을 계산하고 이론값과 비교하였다. 또한 입출력 전압이 동일할 때의 주파수를 측정하고 왜곡되기 전 출력파형을 측정하였다. 2. Inverting Amplifier 동작 Inverting Amplifier를 구현하고 입력전압과 출력전압을 측정하였다. 설계...2025.04.27
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 11. Push-Pull Amplifier 설계2025.04.301. Push-Pull Amplifier 특성 설계실습 11. Push-Pull Amplifier 설계목적: RL=100Ω, Rbias=1kΩ, VCC=12V인 경우, Push-Pull 증폭기의 동작을 이해하고 Dead zone과 Crossover distortion 현상을 파악하며 이를 제거하는 방법에 대해서 실험한다. 그림 1(a) 회로를 simulation 하여 입출력 transfer characteristic curve를 확인하고, Dead zone이 발생하는 이유를 설명한다. 그림 1(b) 회로를 simulation하여 입...2025.04.30
-
연산증폭기 기본 회로 결과보고서2025.04.261. 반전증폭기 실험 1에서는 반전증폭기 회로를 구성하고 입출력 파형을 관찰하였다. 입력 전압과 출력 전압의 위상이 180도 차이나며 이득이 10배인 것을 확인하였다. 또한 3dB 주파수를 측정하는 과정에서 예비보고서와 실제 실험 결과 간 차이가 큰 것을 발견하였는데, 이는 3dB 주파수 측정 방식을 제대로 이해하지 못해 발생한 것으로 판단된다. 2. 비반전증폭기 실험 2에서는 비반전증폭기 회로를 구성하고 입출력 파형을 관찰하였다. 입력 전압과 출력 전압의 위상이 같으며 이득이 10배인 것을 확인하였다. 반전증폭기와 마찬가지로 3d...2025.04.26
-
Common Emitter Amplifier 설계 및 구현2025.11.181. Common Emitter Amplifier 설계 Rsig=50Ω, RL=5kΩ, VCC=12V, β=100인 NPN BJT 2N3904를 사용하여 입력저항이 kΩ단위이고 증폭이득이 -100V/V인 Common Emitter Amplifier를 설계한다. Early effect를 무시하고 부하저항에 최대전력이 전달되도록 RC를 결정하며, emitter 저항을 삽입하여 회로의 안정성을 향상시킨다. 설계 과정에서 gm, IC, IB, IE, VC, VE, RE, R1, R2 등의 값을 계산하고 입력저항 Rin을 구한다. 2. PS...2025.11.18
-
[전자회로실험] 베이스 접지 증폭기 및 이미터 폴로워 회로 결과보고서2025.04.261. 베이스 접지 증폭기 베이스 접지 증폭기 실험을 통해 입력 저항이 낮고 출력 저항이 큰 회로 특성을 확인했습니다. 실험 결과, 전압 이득과 입력 저항 값은 이론값, 시뮬레이션값, 실험값이 모두 근사한 값을 나타냈지만 출력 저항의 경우 차이가 발생했습니다. 하지만 입력 저항보다 훨씬 작은 값을 가진다는 점은 공통적이었습니다. 2. 이미터 폴로워 회로 이미터 폴로워 회로 실험을 통해 입력 저항이 높고 출력 저항이 낮은 회로 특성을 확인했습니다. 실험 결과, 전압 이득과 입력 저항 값은 이론값, 시뮬레이션값, 실험값이 모두 근사한 값...2025.04.26
-
공통 이미터 증폭기 및 주파수 특성 실험 결과보고서2025.11.181. 공통 이미터 증폭기 (Common Emitter Amplifier) 공통 이미터 증폭기는 BJT 트랜지스터를 이용한 기본 증폭 회로로, 입력 신호는 베이스-에미터 접합으로 주입되고 출력은 콜렉터-에미터 접합에서 취합니다. 이 회로는 입력과 출력 신호 사이에 180도의 위상 차이를 가지며, 직류 바이어스 회로를 통해 트랜지스터의 동작점을 설정합니다. 실험에서는 전압 분배 바이어스 방식을 사용하여 각 단자의 전압과 전류를 측정하고, 베타값과 임피던스를 계산하여 회로의 특성을 분석했습니다. 2. 전압이득 및 임피던스 특성 전압이득은...2025.11.18
-
증폭기의 주파수 응답 특성2025.01.021. 공통 소스 증폭기의 주파수 응답 특성 공통 소스 증폭기의 입력-출력에 원하는 DC 전압 및 전압 이득이 나오게 하기 위해 DC 전류와 전류를 결정하여 회로를 구성했습니다. 입력 신호의 주파수를 변화시키면서 전압 이득의 변화를 측정하여 보드 선도를 그렸고, 이를 통해 3dB 대역폭을 구했습니다. 또한 이득 대역폭 곱을 계산하고, 이를 증가시키기 위한 방안으로 회로를 closed loop로 만드는 것을 제안했습니다. 2. 공통 소스 증폭기의 소신호 등가 모델 그림 [18-5]의 실험회로를 소신호 등가 모델을 사용하여 등가회로로 표...2025.01.02
-
부산대 어드벤쳐디자인 1장 예비보고서2025.05.051. 마이크로프로세서와 마이크로컨트롤러의 차이 마이크로프로세서는 내부에 소량의 데이터를 임시 저장하는 레지스터, 명령어를 해석하여 레지스터나 연산장치를 제어하는 제어장치, 산술연산을 담당하며 제어장치의 제어를 받는 연산장치를 포함하여 연산에 특화된 기능을 갖는 장치이고 마이크로컨트롤러는 하나의 칩에 CPU, 메모리, 입출력장치가 통합되어있는 집적회로이다. 차이점으로는 마이크로프로세서는 컴퓨터 시스템의 핵심이고 마이크로컨트롤러는 임베디드 시스템의 핵심이라는 점, 마이크로 컨트롤러는 입출력 컴포넌트가 외부에 연결되어 회로가 복잡하지만 ...2025.05.05
