총 656개
-
노턴 정리 기초실험 예비보고서2025.11.121. 노턴 정리(Norton's Theorem) 노턴 정리는 전기회로 이론의 기본 정리로, 복잡한 선형 회로를 간단한 등가회로로 변환하는 방법입니다. 임의의 선형 회로는 노턴 등가 전류원과 노턴 등가 임피던스로 구성된 간단한 회로로 표현될 수 있습니다. 이는 회로 분석을 단순화하고 특정 부하에 대한 회로의 동작을 쉽게 파악할 수 있게 해줍니다. 2. 등가회로 변환 복잡한 전기회로를 분석하기 위해 노턴 정리를 적용하여 등가회로로 변환하는 과정입니다. 원래 회로의 특성을 유지하면서 더 간단한 형태로 표현하여 계산과 분석을 용이하게 합니...2025.11.12
-
트랜지스터 소신호 공통 컬렉터 교류증폭기 실험2025.11.121. 공통 컬렉터 증폭기 공통 컬렉터 증폭기는 트랜지스터의 컬렉터를 공통으로 접지하고 베이스에 입력신호를 인가하며 이미터에서 출력을 얻는 증폭회로입니다. 이 구성은 높은 입력임피던스와 낮은 출력임피던스를 특징으로 하며, 전압이득은 1에 가까우나 전류이득이 크고 임피던스 정합에 유리합니다. 주로 버퍼 증폭기나 임피던스 변환기로 사용됩니다. 2. 소신호 교류증폭 소신호 교류증폭은 트랜지스터가 선형영역에서 동작할 때 작은 신호의 변화를 증폭하는 과정입니다. 직류 바이어스점 주변에서 교류신호의 작은 변화를 다루며, 이때 트랜지스터의 동적 ...2025.11.12
-
BJT 바이어스 회로 실험 분석2025.11.161. BJT 고정 바이어스 회로 BJT의 고정 바이어스 회로는 베이스 저항을 통해 일정한 베이스 전류를 공급하는 방식입니다. 실험에서 2N3904와 2N4401 트랜지스터를 사용하여 동작점 변화를 측정했으며, VBE는 0.65V, IC는 약 4.2mA로 나타났습니다. 이론값과 측정값의 오차는 가변저항 측정 부정확성과 DMM 내부저항의 영향으로 발생했습니다. 2. BJT 전압 분배기 바이어스 회로 전압 분배기 바이어스 회로는 두 개의 저항으로 베이스 전압을 분배하여 안정적인 바이어스를 제공합니다. 실험 결과 2N3904에서 VB 0....2025.11.16
-
선형 연산 증폭기 회로 실험2025.11.171. 연산증폭기 연산증폭기는 반전 입력단자와 비반전 입력단자를 가진 이득이 매우 큰 증폭기이다. 외부에 저항을 추가하여 연산증폭기의 자체 이득보다는 훨씬 작지만 외부저항만에 의해 결정되는 정확한 이득의 증폭기를 만들 수 있다. 각 입력 신호마다 원하는 크기의 전압이득을 갖도록 하면서 이들을 합하는 회로를 만들 수 있으며, 본 실험에서는 uA741 증폭기를 사용한다. 2. 반전 증폭기 연산증폭기의 기본적인 회로구조로서, 증폭기 본체의 입출력 임피던스를 각각 Ri, Ro로 하면 회로의 입출력 임피던스는 각각 R1 및 Ro/(1+AB)로...2025.11.17
-
교류및전자회로실험 실험10-1 트랜지스터 증폭회로1 예비보고서2025.01.171. 트랜지스터 증폭회로 트랜지스터에 의한 소신호 증폭회로의 기본이 되는 common emitter 증폭회로를 만들어보고 그 동작을 확인함으로써 트랜지스터 증폭회로의 이해를 높인다. 이를 통해 바이어스의 개념과 적절한 바이어스에 의한 동작점의 설정, 교류등가회로, 입출력 임피던스가 갖는 의미를 이해하도록 한다. 2. 트랜지스터 바이어스 트랜지스터의 Q-point를 load line의 중앙에 위치시키기 위해 사용되는 bias는 여러 종류가 있으며, 가장 보편적인 방법은 voltage divider bias이다. 이를 통해 트랜지스터를...2025.01.17
-
등가 전원 정리_결과레포트2024.12.311. 테브난의 정리 테브난의 정리 실험을 통해 복잡한 회로를 하나의 전원과 하나의 저항으로 구성된 등가회로로 표현할 수 있음을 확인하였다. 실험 결과, 테브난의 등가 전압과 등가 저항을 계산하고 이를 이용하여 부하 전류를 구할 수 있었다. 오차 발생 원인으로는 저항 자체의 내부 오차, 측정 시 단자 인지 오류, 주변 온도 변화, 접촉 불량 등이 있었다. 향후 실험의 정밀도를 높이기 위해서는 정밀한 저항 사용, 온도 유지, 접촉 개선 등이 필요할 것으로 보인다. 2. 노튼의 정리 노튼의 정리 실험을 통해 복잡한 회로를 하나의 전류원과...2024.12.31
-
중앙대학교 아날로그 및 디지털 회로 설계 실습 5차 예비보고서2025.01.041. 전압제어 발진기(VCO) 전압제어 발진기(VCO)를 설계하고 전압을 이용한 발진 주파수의 제어를 실험으로 확인하였습니다. 슈미트 회로와 적분기 회로를 결합하여 VCO를 구현하였으며, 입력 전압 VC에 따른 출력 주파수 f의 변화를 관찰하였습니다. 시뮬레이션 결과, VC가 증가함에 따라 f도 증가하는 경향을 보였으며, 고주파 영역에서는 비선형적으로 증가하는 것을 확인하였습니다. 또한 슈미트 회로의 저항비와 커패시터 값을 변화시키면서 출력 파형을 관찰하였습니다. 1. 전압제어 발진기(VCO) 전압제어 발진기(VCO)는 전자 회로 ...2025.01.04
-
MOSFET 소자 특성 측정 및 설계실습2025.11.181. MOSFET 기본 특성 및 파라미터 MOS Field-Effect Transistor(MOSFET)는 전압 제어형 반도체 소자로, 게이트 전압에 따라 드레인-소스 간 채널이 형성되어 전류가 흐르는 원리로 동작한다. 임계전압(Vth)은 채널이 형성되기 위한 최소 게이트 전압이며, 2N7000 소자의 경우 데이터시트에서 약 2.1V로 측정된다. 드레인 전류(Id)는 게이트 전압 변화에 따라 선형 영역과 포화 영역에서 다르게 나타나며, 이를 통해 소자의 동작 특성을 파악할 수 있다. 2. MOSFET 동작 영역 분석 MOSFET은 ...2025.11.18
-
[A+] 건국대 전기전자기초실험1 9주차 예비보고서 및 결과보고서2025.01.151. 선형 레귤레이터 선형 레귤레이터는 출력전압을 일정하게 유지하는데 사용되는 소자로 가변저항으로 나타낼 수 있다. 선형 레귤레이터는 입력전압보다 낮은 DC 전압을 얻을 목적으로 저항을 회로 안에 넣어 전압을 저하시켜 원하는 전압을 얻는다. 출력전압이 일정해지도록 가변저항을 조절한다. 이때 저항 R에는 (입력전압 – 출력전압)의 전압이 걸려있으며 출력 전류가 흐르기 때문에 전력 손실이 열로 소비된다. 즉, 원하는 전압을 얻음으로써 전력을 소비하는 것이다. 선형 레귤레이터의 양단 전압이 클수록 더 많은 에너지가 소비되고 효율이 나빠진...2025.01.15
-
콜렉터 공통 증폭기 및 다단 증폭기 특성 분석2025.11.131. 콜렉터 공통 증폭기(Emitter Follower) 콜렉터 공통 증폭기는 전압이득이 1에 근사하나 전류 및 전력이득은 1보다 크며, 높은 입력 임피던스와 낮은 출력 임피던스를 특징으로 한다. 입력신호는 커패시터를 통해 베이스에 인가되고, 출력신호는 에미터 저항 양단에 나타난다. 입-출력 신호가 동일한 위상관계를 가지며, 이를 에미터 팔로워라고 부른다. 전압이득, 전류이득, 전력이득 등의 특성을 측정하여 회로의 동작을 분석한다. 2. 다단 증폭기 결합 방식 2단 이상의 증폭기를 연결하여 이득을 확장하는 방식으로, 변압기 결합, ...2025.11.13
