총 288개
-
[보고서점수A+]한국기술교육대학교 전자회로실습 CH7. 쌍극접합 트랜지스터 실험보고서2025.05.051. 트랜지스터 트랜지스터는 재료에 따라 게르마늄(Ge)과 실리콘(Si) 트랜지스터로 나눌 수 있으며, 대부분의 경우 실리콘 트랜지스터를 사용한다. 트랜지스터는 작고 가벼워서 장치의 소형화가 가능하고, 낮은 전압에서도 동작하며 전력소모가 적다는 장점이 있다. 하지만 열에 의한 민감도가 높다는 단점이 있다. 2. 쌍극접합 트랜지스터 쌍극접합 트랜지스터는 2개의 넓은 P형 실리콘 판 사이에 아주 얇은 N형의 실리콘을 끼워 넣어 만든 PNP형 트랜지스터와 2개의 넓은 N형 실리콘 판 사이에 아주 얇은 P형의 실리콘을 끼워 넣어 만든 NP...2025.05.05
-
전자회로실험 설계2 결과보고서2025.05.091. CMOS 특성 확인 실험 1에서는 NMOS 트랜지스터의 특성을 확인하였다. V_DS를 고정하고 V_GS에 따른 I_DS의 선형성을 살펴보았으며, 문턱 전압 V_TH를 측정하고 cut-off region, saturation region, triode region에서의 동작을 관찰하였다. 또한 실험 결과를 통해 μ_n C_ox W/L와 λ_n을 도출하였다. 2. NMOS 기반 증폭기 설계 실험 2에서는 NMOS 특성과 파라미터를 이용하여 전압 이득이 2 이상인 common source 증폭기 회로를 설계하였다. 입력 신호의 진폭...2025.05.09
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 4장 연습문제 풀이2025.01.021. 바이폴라 접합 트랜지스터의 포화 및 차단 특성 1. 트랜지스터가 포화되기 위해서는 베이스-에미터 전압이 일정 값 이상이 되어야 한다. 포화가 되기 위한 베이스-에미터 전압의 최소값은 약 0.7V이다. 2. 트랜지스터가 차단되기 위해서는 베이스-에미터 전압이 0.7V 미만이 되어야 한다. 3. 트랜지스터의 포화 및 차단 특성을 분석하기 위해 KVL(Kirchhoff's Voltage Law)을 적용하여 관련 수식을 도출할 수 있다. 2. 트랜지스터의 등가 회로 및 파라미터 계산 4. 트랜지스터의 등가 회로를 이용하여 컬렉터-에미...2025.01.02
-
울산대학교 전기전자실험 9. 공통 에미터 트랜지스터 증폭기2025.01.121. 공통 에미터 트랜지스터 증폭기 이론값과 측정값 사이에서 가장 큰 오차가 발생한 원인은 트랜지스터의 β값 차이 때문이다. 이론값을 작성할 때는 트랜지스터의 β값을 180으로 가정했지만, 실제 측정값을 통해 구한 β값은 200이었다. 따라서 트랜지스터의 β값 차이로 인해 이론값과 측정값 사이에 오차가 발생했다는 것을 알 수 있다. 1. 공통 에미터 트랜지스터 증폭기 공통 에미터 트랜지스터 증폭기는 전자 회로 설계에서 매우 중요한 역할을 합니다. 이 증폭기는 입력 신호를 증폭하여 출력 신호를 생성하는 기능을 수행합니다. 이를 통해 ...2025.01.12
-
울산대학교 전기전자실험 14. 전류원 및 전류 미러 회로2025.01.121. 공통 source 회로의 바이어스 공통 source 회로의 바이어스에 대해 설명하고 있습니다. Shockley 방정식을 통해 구한 해 중 하나는 V_P와 I_DSS 범위 내에 있지만 다른 하나는 이 범위 밖에 있어 타당하지 않은 값이라고 설명하고 있습니다. 2. 이론값과 측정값의 오차 이론값과 측정값 사이에 가장 큰 오차가 발생한 이유는 이전 실험에서 사용한 JFET의 I_DSS가 8mA로 측정되어 이번 실험에서 이론값을 8mA로 두고 구했기 때문이라고 설명하고 있습니다. 3. 트랜지스터의 동작 V_DS와 V_DG의 차이를 통...2025.01.12
-
교류및전자회로실험 실험9-2 트랜지스터 기본회로 실험 예비보고서2025.01.171. 트랜지스터의 운전상태 트랜지스터의 운전상태는 cutoff, saturation, active 상태로 나뉜다. cutoff 상태에서는 IB가 0이고 트랜지스터가 open되어 있다. saturation 상태에서는 IB가 충분히 커서 저항이 0에 가까운 short 상태이다. active 상태는 두 상태의 중간이며 IC와 IB에 비례한다. 2. 트랜지스터 스위치 트랜지스터를 스위치로 사용할 때는 cutoff 상태와 saturation 상태로 동작한다. 작은 신호로 큰 전류를 스위칭할 수 있다. LED 점멸 회로를 통해 트랜지스터 스위...2025.01.17
-
전자회로실험 과탑 A+ 예비 보고서 (실험 7 이미터 팔로워)2025.01.291. 이미터 팔로워 회로 이미터 팔로워 회로는 베이스에 입력된 신호가 이미터로 전달되며, 출력 신호는 입력 신호와 같은 위상을 가지지만 전압 이득이 거의 1인 특징을 갖는 회로입니다. 이 회로는 주로 전류 이득을 높이기 위해 사용되며, 출력 임피던스를 낮추고 입력 임피던스를 높이는 데 유리합니다. 2. 전압 이득 이미터 팔로워 회로의 전압 이득은 1에 매우 가깝습니다. 이는 출력 전압이 입력 전압을 거의 그대로 따라간다는 뜻이며, 위상 반전이 발생하지 않습니다. 3. 입력 임피던스 입력 임피던스는 매우 크습니다. 입력 임피던스는 베...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 8 공통 베이스 증폭기)2025.01.291. 공통 베이스 증폭기 공통 베이스 증폭기는 베이스를 공통 단자로 사용하는 트랜지스터 증폭기 회로로, 주로 고주파 증폭기로 사용된다. 이 회로에서 입력 신호는 이미터에 인가되며, 출력 신호는 컬렉터에서 얻어진다. 베이스는 고정된 전압을 유지하며 입력과 출력 사이에서 공통 노드로 동작한다. 공통 베이스 회로는 전압 증폭에는 유리하며, 입력 신호에 비해 출력 신호가 크게 증폭된다. 또한 입력 임피던스가 매우 낮고 출력 임피던스가 비교적 높다. 2. 공통 베이스 증폭기의 특성 공통 베이스 증폭기의 특성은 다음과 같다: 1) 전류 이득은...2025.01.29
-
건국대학교 전기전자기초실험2 트랜지스터3 예비레포트 결과레포트2025.01.291. 달링턴 증폭기 회로 달링턴 증폭기 회로를 LTspice로 구현하고, VCC에 10V를 인가하고 입력 전압 vin에 크기 1V, 주파수 1kHz를 설정하여 입력전압 및 출력전압 파형을 도시하였다. 첫 번째 트랜지스터의 Ib1과 두 번째 트랜지스터의 Ie2의 파형을 도시하고 증폭비를 계산하였다. 2. 푸시풀 증폭기 회로 푸시풀 증폭기 회로를 LTspice로 구성하고, Vin의 크기와 주파수를 변경하면서 입력 전압과 출력 전압 파형을 도시하였다. 브레드보드로 회로를 구현하고 오실로스코프로 입력전압 및 출력전압 파형을 관찰하였다. 1...2025.01.29
-
BJT 기본 특성 결과보고서2025.04.281. BJT 동작점 및 바이어스 회로 BJT를 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC 바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 BJT를 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해 알아보고, 실험을 통하여 동작을 확인하고자 한다. 2. BJT 전류-전압 특성 이 실험에서는 BJT의 기본 동작 원리를 파악하고, 전류-전압 특성을 실험을 통하여 파악하였다. BJT의 네 가지 동작 영역...2025.04.28
