
총 106개
-
[전기회로설계실습] 설계 실습 3. 분압기(Voltage Divider) 설계2025.05.131. 분압기 설계 본 실험은 복잡한 회로를 간단한 등가회로로 만드는 Thevenin등가회로를 직접 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는데에 의의가 있다. 부하효과를 고려하지 않은 회로와 부하효과를 고려한 회로 두 가지로 나누어 설계하였다. 무부하상태와 부하가 있을 때의 전압을 측정하여 설계 조건들의 만족 여부를 판단하였다. 2. 등가전압 및 등가저항 측정 실험계획 3.3의 방법으로 V_Th를 측정하고, R_L를 측정하여 이론값과의 오차를 확인하였다. 오차의 이유로는 DMM의 내부저항값을 고려하지 않았고 DC Pow...2025.05.13
-
RC,RL,RLC회로의 과도상태와 정상상태2025.05.011. RC,RL,RLC회로의 과도상태 RC,RL,RLC회로에서 전원이 켜질 경우 과도상태가 발생합니다. 인덕터와 커패시터에 에너지가 저장되다가 시간이 지나면 인덕터의 역기전력이 무의미해져 쇼트되고, 커패시터의 분극이 포화상태에 이르러 전기장의 형태로 에너지가 저장되어 회로가 개방됩니다. 따라서 전류가 흐르지 않는 회로가 됩니다. 2. RC,RL,RLC회로의 정상상태 RC,RL,RLC회로에 10V AC가 공급되면 축전기와 인덕터가 교류 전원에 의해 저항의 성질을 가지게 됩니다. 이를 각각 용량리액턴스와 유도리액턴스라고 합니다. 이러한...2025.05.01
-
4장 테브냉 및 노튼의 정리 최종 (1)2025.05.031. 테브냉의 정리 테브냉의 등가 전압 V_TH는 단자 A, B를 개방했을 때의 A, B 양단의 전압이다. 전압 분배에 의해 V_TH = 28 * (R2 / (R1 + R2)) = 14V이다. 테브냉의 등가저항 R_TH는 R1과 R2의 병렬에 R3가 직렬이 되는 합성 저항값으로, R_TH = 2KΩ이다. 이를 이용하여 부하저항 R_L의 전압과 전류를 구할 수 있다. 2. 노튼의 정리 노튼의 등가저항 R_N은 테브냉의 등가저항과 같다. 노튼의 등가 전류원 I_N은 A, B를 단락했을 때 단자 A, B에 흐르는 전류이다. 테브냉의 정리...2025.05.03
-
전기회로설계 및 실습_설계 실습4. Thevenin 등가회로 설계_결과보고서2025.01.211. Thevenin 등가회로 Thevenin 등가회로는 복잡한 회로를 간단하게 바꾼 회로이다. Thevenin 등가회로는 복잡한 회로를 해석할 때, 매우 유용하게 사용된다. 이러한 회로를 직접 설계하고 실험값을 측정하고 원본 회로의 측정값과 원본 회로를 Thevenin 등가회로로 바꾸었을 때, 이론값과 비교하고 분석한다. 2. 전압 및 전류 측정 330 Ω에 걸리는 전압은 0.326V이고, 전류는 옴의 법칙에 의해 계산된 값과 1% 미만의 오차를 보였다. 가변저항을 이용하여 저항 값을 1.08 kΩ으로 설정하고 전압을 측정하면 0...2025.01.21
-
Floyd의 기초회로실험 9장 병렬회로2025.01.191. 병렬회로 이 실험은 병렬회로의 특성과 고장난 병렬회로에 대한 조치 방법을 이해하기 위해 설계되었습니다. 병렬 회로에서 저항이 추가될 때 합성 저항값이 어떻게 변하는지, 저항과 전류를 어떻게 계산하고 측정하는지, 그리고 고장난 병렬 회로에 대한 조치 방법을 알아보는 것이 목적입니다. 2. 저항 추가에 따른 합성저항 감소 병렬회로에서 저항이 추가될수록 전체 합성저항값이 감소하는 것을 확인할 수 있습니다. 표 9-2를 보면 R_1만 연결되었을 때의 총 저항은 3.312k OMEGA 이지만 R_2, R_3, R_4가 차례로 추가될 때...2025.01.19
-
[A+] 중첩의 원리 실험레포트2025.05.161. 중첩의 정리 중첩의 정리는 여러 개의 독립 전원이 있는 선형 회로(선형소자를 사용한 회로)에서 임의의 소자나 회로에 흐르는 전류나 전압은 독립 전원이 각각 인가되었을 때의 전류나 전압의 합과 같다는 것을 의미합니다. 이를 이용하면 복잡한 회로를 쉽게 해석할 수 있습니다. 2. 회로 해석 중첩의 정리를 회로 해석에 적용할 때는 동작하지 않는 전압원은 공급 전압이 0이 되도록 단락되었다고 가정하고, 동작하지 않는 전류원은 공급 전류가 0이 되도록 개방되었다고 가정해야 합니다. 이를 통해 각 전원이 인가되었을 때의 전류와 전압을 구...2025.05.16
-
전기전자공학실험-BJT의 고정 및 전압분배기 바이어스2025.04.301. 쌍극성 트랜지스터(BJT) 쌍극성 트랜지스터(BJT)는 차단, 포화, 선형 세 가지 모드에서 동작한다. 각 모드에서 트랜지스터의 물리적 특성과 외부에 연결된 회로에 의해서 트랜지스터의 동작점이 유일하게 결정된다. 차단 모드에서 트랜지스터는 거의 개방 스위치로 동작하며 이미터에서 컬렉터로 작은 양의 역방향 전류만이 존재한다. 포화 모드에서는 컬렉터에서 이미터로 최대 전류가 흐르며, 단란 스위치와 유사하게 동작한다. 흐르는 전류량은 트랜지스터에 연결된 외부 회로에 의해서 제한된다. 이들 두 동작 모드가 디지털 회로에 사용된다. 최...2025.04.30
-
중앙대 전자회로설계실습 결과보고서22025.01.121. Op Amp의 특성 측정 이번 실험에서는 이상적인 op amp가 아닌 경우 발생하는 offset voltage와 slew-rate에 대하여 직접 측정하고 이론값과 비교를 진행해보았다. 실험결과는 이론값과 크게 다르지 않았으나 실험 4.1(B)에서 출력파형이 크게 요동쳐 적당한 평균 값을 찾기가 어려웠으며 실험값으로 구한 offset voltage의 값도 차이가 있음을 확인할 수 있었다. 또한 실험 4.2(A)에서 osilloscope와 연결된 cable의 문제로 출력 파형이 제대로 나오지 않아 어려움이 있었다. 노후된 기계들로...2025.01.12
-
전기전자공학실험-전류원 및 전류 미러 회로2025.04.301. 전계효과 트랜지스터 (JFET) JFET는 전압을 증폭시키는 트랜지스터이며, 유니폴라 소자로 한 종류의 캐리어에 의해 전류가 형성된다. JFET는 BJT보다 온도적으로 더 안정되어 있어 트랜지스터의 손상 위험이 큰 직접회로에 많이 사용된다. JFET의 특성으로는 V_GS=0V, V_DS>0일 경우 n채널의 내부 전자들이 양의 전위인 드레인쪽으로 이동하여 소스방향으로 전류가 흐르며, V_GS<0V일 경우 소스쪽의 공핍영역이 커져 n채널의 전자흐름을 방해하게 된다. 2. 전류원 전류원은 부하의 조건에 상관없이 항상 일정한 전류를 ...2025.04.30
-
Op Amp를 이용한 다양한 Amplifier 설계 결과보고서 중앙대학교 전자회로설계및실습2025.04.271. Op Amp 증폭기 설계 Op Amp는 고입력 저항, 저출력 저항, 높은 개방 이득이 특징이며 +입력단자와 -입력단자간 전압차를 증폭시키는 기능을 지닌 증폭기이다. 실험을 통해 Inverting/non-Inverting Amplifier 설계를 수행하고 입출력 전압을 측정하여 이득을 계산하고 이론값과 비교하였다. 또한 입출력 전압이 동일할 때의 주파수를 측정하고 왜곡되기 전 출력파형을 측정하였다. 2. Inverting Amplifier 동작 Inverting Amplifier를 구현하고 입력전압과 출력전압을 측정하였다. 설계...2025.04.27