
총 434개
-
전자공학실험 6장 공통 이미터 증폭기 A+ 예비보고서2025.01.131. BJT 소신호 등가회로 BJT 소신호 등가회로는 트랜지스터의 선형적인 증폭을 얻기 위해 소신호 AC 전압을 입력 전압으로 하는 등가 회로 모델이다. 컬렉터 전류 i_c는 g_m에 비례하며, 소신호 출력 전압 v_o의 크기는 r_o에 비례한다. 따라서 r_o는 컬렉터 전류에 반비례한다. 2. 공통 이미터 증폭기의 동작 원리 공통 이미터 증폭기에서 입력 v_I는 베이스-이미터 전압 v_BE이고, 출력 v_0는 컬렉터-이미터 전압 v_CE이다. 베이스-이미터 사이의 소신호 입력 전압에 비례하는 전류가 컬렉터에 흐르고, 이 전류가 출...2025.01.13
-
전자회로실험 과탑 A+ 예비 보고서 (실험 13 공통 게이트 증폭기)2025.01.291. 공통 게이트 증폭기 공통 게이트 증폭기는 게이트 단자를 공통으로 하고, 입력 신호가 소스에, 출력 신호가 드레인에 걸리는 회로입니다. 이 회로는 주로 넓은 대역폭에서 동작하며, 전류 이득이 큰 것이 특징입니다. 입력 신호는 소스 단자에 인가되며, 드레인에서 출력 신호가 나타납니다. 게이트는 고정되어 있어, 입력 신호는 소스에서 드레인으로 흐르는 전류를 제어하게 됩니다. 입력 임피던스는 매우 낮고, 출력 임피던스는 상대적으로 높습니다. 전압 이득은 대략적으로 g_m * R_D로 나타낼 수 있으며, 공통 게이트 증폭기는 전류 이득...2025.01.29
-
다단 증폭기 실험 결과 보고서2025.01.021. 다단 증폭기 실험을 통해 2단 증폭기와 3단 증폭기의 동작 특성을 확인하였습니다. 각 단의 전압 이득, 입력/출력 임피던스 등을 측정하고 분석하였습니다. 10kΩ 저항 조건에서는 예상 값과 큰 차이가 없었지만, 10Ω 저항 조건에서는 오차가 상당히 크게 나타났습니다. 이는 매우 낮은 저항 값으로 인해 커패시터로 전류가 빠져나가면서 발생한 것으로 추정됩니다. 다단 증폭기 설계 시 입력 임피던스와 출력 임피던스의 적절한 조건이 중요하며, 각 단의 전압 이득 곱보다 전체 전압 이득이 작은 이유는 소스팔로워 효과와 단 간 신호 전달 ...2025.01.02
-
전자공학응용실험 7주차 5차 실험 공통 소오스 증폭기 결과 레포트2025.01.291. 다단 증폭기의 입력단과 출력단 조건 다단 증폭기의 입력단에서는 입력 임피던스가 커야 입력 전압이 많이 걸려 신호가 다음 단으로 잘 넘어간다. 출력단에서는 출력 임피던스가 부하 저항보다 매우 작아야 부하에 전압이 많이 걸리면서 출력 전압이 커지게 된다. 2. 다단 증폭기의 전압 이득 감소 이유 각 단의 출력 전압은 다음 증폭기에 연결될 때 다음 단의 저항에 의해 전압 분배가 일어나게 되어 최종 단의 전압 이득이 각 단마다 전압 분배가 된만큼 감소하여 나타나게 된다. 3. 실험 회로 변경 이유 처음 50kΩ 저항으로 진행하였을 때...2025.01.29
-
기초전자실험 - 23장 달링턴 및 캐스코드 증폭기 회로2025.04.301. 달링턴 회로 달링턴 회로는 두 개의 BJT 트랜지스터를 하나의 IC 패키지 내에 제공한다. 달링턴 회로의 베타 실효값(beta_D)은 각 트랜지스터 베타 값의 곱과 같다. 달링턴 이미터 폴로어는 일반 이미터 폴로어에 비해 높은 입력 임피던스를 가지고 있다. 달링턴 이미터 폴로어의 입력 임피던스는 R_B * (beta_D * R_E)로 주어진다. 달링턴 이미터 폴로어의 출력 임피던스는 r_e이며, 전압 이득은 (R_E) / (R_E + r_e)와 같다. 2. 캐스코드 회로 캐스코드 회로는 Q_1을 이용한 공통 이미터 증폭기가 Q...2025.04.30
-
실험 11. 공통 이미터 접지 증폭기 회로의 특성 실험2025.05.111. 공통 이미터 증폭기 회로 공통 이미터 증폭기 회로의 입력 임피던스, 출력 임피던스, 전류 이득, 전압 이득, 위상반전 특성을 이해할 수 있다. 이미터 접지 증폭기에서 교류전원 쪽에서 바라다본 저항은 이미터 다이오드와 병렬로 연결된 바이어스 저항들이며, 베이스 쪽으로 들여다본 저항은 입력 임피던스로 표시된다. 증폭기의 출력 쪽에서 발생되는 현상을 알아보기 위해 테브닌 회로를 구성하여 테브닌 전압과 테브닌 임피던스를 구할 수 있다. 2. 저항비와 전압비 공통 이미터 증폭기에서 저항비와 전압비가 같은 이유는 옴의 법칙에 의해 이미터...2025.05.11
-
전기전자공학실험-달링턴 및 캐스코드 증폭기 회로2025.04.301. 달링턴 회로 달링턴 회로는 두 개의 BJT 트랜지스터를 하나의 IC 패키지 내에 제공한다. 달링턴 회로의 베타 실효값(beta_D)은 각 트랜지스터 베타 값의 곱과 같다. 달링턴 이미터 폴로어는 일반 이미터 폴로어에 비해 높은 입력 임피던스를 가지고 있다. 달링턴 이미터 폴로어의 입력 임피던스, 출력 임피던스, 전압 이득 등을 계산하고 측정하였다. 2. 캐스코드 회로 캐스코드 회로는 Q1을 이용한 공통 이미터 증폭기가 Q2를 이용한 공통 베이스 증폭기에 직접 연결되어 있다. Q1단의 전압이득은 약 1이며, Q2단의 전압 이득은...2025.04.30
-
콜렉터 공통 증폭기 및 다단 증폭기 특성2025.01.141. 콜렉터 공통 증폭기 콜렉터 공통 증폭기(common-collector amplifier)는 입력 신호가 베이스에 가해지고 출력 신호는 이미터에서 얻어집니다. 이 증폭기는 전압 이득이 거의 1에 가깝지만 전류 및 전력 이득은 1보다 큰 값을 가집니다. 또한 높은 입력 임피던스와 낮은 출력 임피던스를 특징으로 합니다. 이번 실험에서는 오실로스코프를 통해 전압만을 측정했으므로 전압 이득을 구할 수 있었습니다. 2. 다단 증폭기 다단 증폭기(Cascaded Amplifier)는 여러 개의 증폭기 단을 직렬로 연결하여 높은 전압 이득,...2025.01.14
-
전자회로설계 및 실습1_설계 실습1. Op Amp를 이용한 다양한 Amplifier 설계_결과보고서2025.01.221. 센서 출력 신호 증폭 본 실험에서는 출력저항이 큰 센서의 출력신호를 증폭하기 위해 Inverting, Non-inverting, Summing Amplifier를 설계, 구현, 측정, 평가하였다. 센서 출력 신호를 10 kΩ 저항과 Function Generator를 이용하여 구현하고, 오실로스코프로 측정한 결과 예상과 다른 출력 전압이 나왔다. 이는 실제 저항값과 이론값의 차이로 인한 것으로 분석되었다. Inverting Amplifier와 Non-inverting Amplifier를 설계하고 측정한 결과, 저항값 차이로 인...2025.01.22
-
[전자공학응용실험]3주차_1차실험_실험11 공통 소오스 증폭기_예비레포트_A+2025.01.291. 공통 소오스 증폭기 공통 소오스 증폭기의 동작 원리와 특성을 설명하고 있습니다. 입력 전압에 따른 MOSFET의 동작 영역(차단, 포화, 트라이오드)과 각 영역에서의 드레인 전류 및 출력 전압 특성을 수식으로 표현하고 있습니다. 또한 MOSFET의 소신호 등가회로를 이용하여 트랜스컨덕턴스와 출력 저항을 구하는 방법을 설명하고 있습니다. 2. MOSFET 소신호 등가회로 MOSFET을 선형적인 증폭기로 동작시키기 위해 DC 바이어스 전압과 소신호 전압을 동시에 인가하는 방법을 설명하고 있습니다. 이를 통해 MOSFET의 소신호 ...2025.01.29