총 81개
-
실험 16_전류원 및 전류 거울 예비 보고서2025.04.271. MOSFET 특성 구하기 MOSFET의 특성을 구하기 위해 [그림 16-1]과 [그림 16-2]의 회로를 구성하여 실험을 진행한다. [그림 16-1]의 회로를 통해 문턱전압 |V_thp|를 구하고, [그림 16-2]의 회로를 통해 μ_p C_ox W/L를 구할 수 있다. 2. 능동 부하가 있는 공통 소스 증폭기 공통 소스 증폭기에서 부하로 트랜지스터를 사용하는 능동 부하 회로를 구성할 수 있다. [그림 16-3]과 [그림 16-4]는 능동 부하가 있는 공통 소스 증폭기의 개념도와 회로도를 보여준다. 3. 정전류원과 전류 거울을...2025.04.27
-
공통 소오스 증폭기의 특성 분석2025.01.021. MOSFET 소신호 등가회로 MOSFET의 소신호 등가회로는 트랜지스터의 내부 동작 특성을 전류원, 저항 등으로 모델화한 것입니다. 하이브리드 모델과 T모델이 대표적이며, 이를 통해 MOSFET의 트랜스컨덕턴스와 출력 저항 등의 특성을 분석할 수 있습니다. 2. 공통 소오스 증폭기의 특성 공통 소오스 증폭기는 MOSFET을 이용한 선형 증폭기 회로입니다. MOSFET이 포화 영역에서 동작할 때 입력 전압과 드레인 전류 사이에 제곱의 법칙이 성립하므로 비선형적인 특성을 보입니다. 이를 선형화하기 위해 DC 바이어스 전압과 소신호...2025.01.02
-
MOSFET 기본 특성 및 MOSFET 바이어스 회로 실험 결과 보고서2025.01.291. MOSFET 기본 특성 실험 9에서 NMOS의 문턱 전압이 양수이고 PMOS의 문턱 전압이 음수인 이유를 설명하였습니다. NMOS는 소스와 드레인을 n-type을 사용하고 전류를 흐르게 하는 carrier가 전자이므로 채널에 전류가 흐르려면 문턱 전압이 양수여야 합니다. PMOS에서는 소스와 드레인을 p-type을 사용하고 전류를 흐르게 하는 carrier가 hole이므로 채널에 전류가 흐르려면 NMOS의 역전압이 걸려야 하므로 PMOS의 문턱 전압은 음수여야 합니다. 따라서 NMOS를 낮은 전압 쪽에, PMOS를 높은 전압 ...2025.01.29
-
MOSFET 바이어스 회로 실험 예비보고서2025.01.021. MOSFET 바이어스 회로 이 실험은 MOSFET 바이어스 회로를 구현하고 분석하는 것을 목적으로 합니다. 게이트 바이어스 회로와 베이스 바이어스 회로를 구성하고 각각의 회로에서 필요한 전압과 전류 값을 구하는 실험을 수행합니다. Pspice 시뮬레이션을 통해 회로를 분석하고 실험 결과를 예측합니다. 1. MOSFET 바이어스 회로 MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)은 전자 기기에서 널리 사용되는 중요한 반도체 소자입니다. MOSFET 바이어스 회로는 MOSF...2025.01.02
-
울산대학교 전기전자실험 14. 전류원 및 전류 미러 회로2025.01.121. 공통 source 회로의 바이어스 공통 source 회로의 바이어스에 대해 설명하고 있습니다. Shockley 방정식을 통해 구한 해 중 하나는 V_P와 I_DSS 범위 내에 있지만 다른 하나는 이 범위 밖에 있어 타당하지 않은 값이라고 설명하고 있습니다. 2. 이론값과 측정값의 오차 이론값과 측정값 사이에 가장 큰 오차가 발생한 이유는 이전 실험에서 사용한 JFET의 I_DSS가 8mA로 측정되어 이번 실험에서 이론값을 8mA로 두고 구했기 때문이라고 설명하고 있습니다. 3. 트랜지스터의 동작 V_DS와 V_DG의 차이를 통...2025.01.12
-
전자공학실험 14장 MOSFET 다단 증폭기 A+ 결과보고서2025.01.151. MOSFET 다단 증폭기 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하였습니다. 실험회로 1에서는 공통 소스 증폭기로 구성된 2단 증폭기 회로를 구현하였고, 실험회로 2에서는 공통 소스 증폭기 2단과 소스 팔로워로 구성된 3단 증폭기 회로를 구현하였습니다. 각 회로에서 MOSFET이 포화 영역에서 동작하는지 확인하고, 소신호 파라미터를 구하여 이론적인 전압 이득을 계산하였습니다. 또한 실험을 통해 측정한 전압 이득을 분석하여 최소 전압 이득 요구사항을 만족하는지 확인하였습니다. 1. MOSFET...2025.01.15
-
실험 18_증폭기의 주파수 응답 특성 결과보고서2025.04.281. 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악하였습니다. 트랜지스터 내부의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 전압 이득이 유지되는 주파수 범위를 나타냅니다. 실험을 통해 이득 대역폭의 곱이 일정한 관계가 성립함을 확인하였습니다. 2. 공통 소스 증폭기 설계 실험에서는 [실험 16]과 [실험 17]에서 구현한 공통 소스 증폭기 회로를 사용하였습니다. DC 전압 및 전압 이득이...2025.04.28
-
전자재료물성 실험 및 설계 2 - BJT 및 MOSFET 특성2025.11.181. BJT(양극성 접합 트랜지스터)의 전기적 특성 BJT는 전류 제어용 소자로 PNP, NPN 구조로 나뉜다. 세 개의 전극(이미터, 베이스, 컬렉터)으로 구성되며, 베이스 전류에 의해 컬렉터 전류가 제어된다. BJT는 차단영역, 활성영역, 포화영역, 역활성영역의 네 가지 동작영역을 가지며, 활성영역에서 증폭 기능을 수행한다. 온도 증가에 따라 캐리어 수가 증가하여 전기전도도가 증가하고 문턱전압이 낮아진다. 2. BJT 증폭기 회로의 종류 및 특성 BJT 증폭기는 접지 위치에 따라 공통 이미터(CE), 공통 베이스(CB), 공통 ...2025.11.18
-
전자공학실험2 15장 예비레포트2025.05.071. 소신호 소스 공통 FET 교류증폭기 소신호 소스 공통 FET 교류증폭기의 동작원리를 이해하고 직류 및 교류 파라미터를 측정하여 실제 이론값과 비교 고찰하며, 증폭기의 전압이득에 영향을 미치는 파라미터들에 대해 분석한다. JFET 소스 공통 교류증폭기와 MOSFET 소스 공통 교류증폭기의 동작 원리와 해석 방법을 설명하고, 시뮬레이션을 통해 바이패스 캐패시터와 부하저항 변화에 따른 출력전압의 변화를 확인한다. 1. 소신호 소스 공통 FET 교류증폭기 소신호 소스 공통 FET 교류증폭기는 전자회로 설계에서 중요한 역할을 합니다. ...2025.05.07
-
전자회로실험 과탑 A+ 예비 보고서 (실험 13 공통 게이트 증폭기)2025.01.291. 공통 게이트 증폭기 공통 게이트 증폭기는 게이트 단자를 공통으로 하고, 입력 신호가 소스에, 출력 신호가 드레인에 걸리는 회로입니다. 이 회로는 주로 넓은 대역폭에서 동작하며, 전류 이득이 큰 것이 특징입니다. 입력 신호는 소스 단자에 인가되며, 드레인에서 출력 신호가 나타납니다. 게이트는 고정되어 있어, 입력 신호는 소스에서 드레인으로 흐르는 전류를 제어하게 됩니다. 입력 임피던스는 매우 낮고, 출력 임피던스는 상대적으로 높습니다. 전압 이득은 대략적으로 g_m * R_D로 나타낼 수 있으며, 공통 게이트 증폭기는 전류 이득...2025.01.29
