총 307개
-
건국대 전기전자기초실험 7주차 예비보고서 및 결과보고서2025.01.151. R-C회로에서 커패시턴스 측정 커패시턴스는 축전기가 전하를 충전할 수 있는 능력으로 기호는 C를 사용하고 단위는 패럿이다. 커패시터를 직렬로 연결하면 전체 커패시턴스가 감소하고, 병렬로 연결하면 전체 커패시턴스가 증가한다. 2. R-L회로에서 인덕턴스 측정 인덕턴스(유도용량)는 인덕터가 자기장을 유도하는 능력으로 기호는 L을 사용하고 단위는 헨리[H]이다. 인덕터를 직렬로 연결하면 전체 인덕턴스가 증가하고, 병렬로 연결하면 전체 인덕턴스가 감소한다. 3. R-C회로와 R-L회로의 시정수 R-C 회로의 시정수는 RC이고, R-L...2025.01.15
-
전자회로실험 과탑 A+ 결과 보고서 (실험 15 다단 증폭기)2025.01.291. 다단 증폭기의 이론적 해석 다단 증폭기는 여러 증폭 단을 직렬로 연결하여 신호를 순차적으로 증폭하는 방식으로, 각 증폭 단이 가진 장점을 결합해 더 높은 전압 이득과 신호 증폭을 달성할 수 있다. 다단 증폭기의 주요 이론적 해석으로는 전압 이득, 입출력 임피던스, 주파수 응답, 바이어스 설정, 잡음 및 왜곡 등이 있다. 2. 2단 증폭기 실험 결과 2단 증폭기 실험에서는 각 MOSFET의 전압과 전류를 측정하고, 포화 영역에서 동작하는지 확인했다. 또한 소신호 등가회로를 이용해 이론적인 전압 이득을 계산하고, 실험 결과와 비교...2025.01.29
-
[예비보고서] 7.논리함수와 게이트2025.04.251. XNOR 게이트 설계 및 특성 분석 XNOR 게이트는 두 입력이 모두 0이거나 모두 1일 때, 즉 서로 같을 때 1이 출력된다. 논리연산을 이용하여 생각하면 출력 X = AB+A'B'이며, 진리표와 게이트를 설계한 회로도는 다음과 같다. 2. AND 게이트와 OR 게이트의 입출력 시간 딜레이 측정 Low와 High, Vcc를 0V, 5V, 5V로 설정한다. 논리 게이트의 두 입력 단자 중에서 하나는 Low 또는 High로 Fixed 시키고, 나머지 단자에 Function Generator로 적당한 주기의 구형파를 인가한다. 오...2025.04.25
-
트랜지스터 소신호 공통 이미터 교류증폭기 실험2025.11.121. 트랜지스터 증폭특성 트랜지스터는 반도체 소자로서 입력 신호를 증폭하는 기본적인 전자 부품입니다. 증폭특성은 트랜지스터가 입력 신호에 대해 얼마나 큰 출력 신호를 생성하는지를 나타내며, 이는 전압 이득, 전류 이득, 전력 이득 등으로 표현됩니다. 트랜지스터의 증폭 특성을 이해하는 것은 전자회로 설계의 기초가 되며, 실험을 통해 이론적 값과 실제 측정값을 비교 분석할 수 있습니다. 2. 공통 이미터 구성 공통 이미터(Common Emitter) 구성은 트랜지스터 증폭기의 가장 일반적인 형태입니다. 이 구성에서 이미터는 입출력 신호...2025.11.12
-
아날로그 및 디지털회로 설계 실습 실습7_논리함수와 게이트_예비보고서2025.01.211. XNOR 게이트 설계 및 특성 분석 AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR (Exclusive NOR)의 진리표를 사용하여 AND, OR, NOT 게이트로 XNOR의 회로도를 설계한다. NAND 게이트는 AND 게이트와 NOT 게이트를 직렬로 연결하고, NOR 게이트는 OR 게이트와 NOT 게이트를 직렬로 연결한다. XOR 게이트는 Y = A ㆍ B이고, XNOR 게이트는 Y = A ㆍ B이다. 2. AND 게이트와 OR 게이트의 입출력 시간 딜레이 ...2025.01.21
-
전자회로실험 과탑 A+ 예비 보고서 (실험 15 다단 증폭기)2025.01.291. 다단 증폭기 다단 증폭기는 여러 증폭 단을 직렬로 연결하여 신호를 순차적으로 증폭하는 방식으로, 각 증폭 단이 가진 장점을 결합해 더 높은 전압 이득과 신호 증폭을 달성할 수 있다. 다단 증폭기의 주요 이론적 해석에는 전압 이득, 입출력 임피던스, 주파수 응답, 바이어스 설정, 잡음 및 왜곡 등이 포함된다. 다단 증폭기는 높은 전압 이득을 얻을 수 있지만, 주파수 응답 저하, 잡음 증폭, 왜곡 등의 문제가 발생할 수 있으므로 이러한 요소들을 고려하여 설계해야 한다. 2. 공통 소스 증폭기 실험에서는 MOSFET을 이용한 공통 ...2025.01.29
-
기초실험 XOR, XNOR 결과보고서(틴커캐드)2025.05.031. XOR 게이트 XOR 게이트는 2개의 입력을 가지며, 입력이 A, B일 때 출력은 AB'+A'B가 된다. XOR 게이트는 입력 중 1이 짝수개인 경우 0이 출력되고 1이 홀수개인 경우 1을 출력하는 특성을 가진다. 실험 결과 XOR 게이트의 입출력 특성이 이론과 일치하는 것을 확인할 수 있었다. 2. XNOR 게이트 XNOR 게이트는 XOR 게이트의 출력에 NOT을 붙인 것과 같은 형태로, 2개의 입력을 가지는 XNOR 게이트는 (AB)'=AB+A'B'으로 정리할 수 있다. 실험 결과 XNOR 게이트의 입출력 특성은 XOR 게...2025.05.03
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 논리함수와 게이트2025.05.101. NAND 게이트 설계 및 특성 분석 NAND 게이트를 AND, NOT 게이트를 활용하여 설계하였다. 시뮬레이션 결과 입력이 둘 다 1인 경우 출력이 0이 되는 것을 확인할 수 있었다. NAND 게이트의 진리표를 제시하였다. 2. NOR 게이트 설계 및 특성 분석 NOR 게이트를 OR, NOT 게이트를 활용하여 설계하였다. 시뮬레이션 결과 입력이 둘 다 0인 경우 출력이 1이 되는 것을 확인할 수 있었다. NOR 게이트의 진리표를 제시하였다. 3. XOR 게이트 설계 및 특성 분석 XOR 게이트의 회로도와 시뮬레이션 결과를 제시...2025.05.10
-
아날로그및디지털회로설계실습 (예비)설계실습 7. 논리함수와 게이트 A+2025.01.291. NAND 게이트 NAND게이트의 기능을 갖는 회로는 AND에 NOT을 함께 사용하여 구성하였다. 아래의 표의 simulation 통해 알 수 있듯이 모든 입력이 1일 때만 출력이 0이 되는 것을 확인하여 NAND게이트의 기능이 작동하는 것을 확인했다. 2. NOR 게이트 NOR게이트의 기능을 갖는 회로는 OR에 NOT을 함께 사용하여 구성하였다. 아래의 표의 simulation 통해 알 수 있듯이 모든 입력이 0일 때만 출력은 1이 되는 것을 확인하여 NOR게이트의 기능이 작동하는 것을 확인했다. 3. XOR 게이트 XOR게이...2025.01.29
-
Understanding the Time-Frequency Characteristics of LTI systems2025.01.221. LTI 시스템의 시간-주파수 특성 이해 LTI 시스템의 시간-주파수 특성을 이해하고 LTI 시스템의 주파수 응답 특성에 따른 입력 및 출력 신호 특성을 분석하는 실험을 수행했습니다. 실험 1에서는 다중 주파수 정현파 입력 신호에 대한 출력 신호를 분석하여 각 LTI 시스템의 주파수 응답 특성을 추정했습니다. 실험 2에서는 오디오 파일을 입력 신호로 사용하여 샘플링 주파수 변화에 따른 출력 신호의 특성 변화를 관찰했습니다. 이를 통해 LTI 시스템의 시간-주파수 특성을 이해할 수 있었습니다. 1. LTI 시스템의 시간-주파수 특...2025.01.22
