
총 446개
-
아날로그 및 디지털회로 설계 실습 실습5_전압제어 발진기_결과보고서2025.01.211. 전압제어 발진기 전압제어 발진기란 입력 제어 전압의 크기에 따라 출력되는 신호의 주파수가 변하는 주파수 가변 신호 발생 회로를 말한다. 전압제어 발진기의 설계방법에는 여러 가지가 있지만 이번 전압제어 발진기 회로는 크게 3가지로 구성되는데 Op amp를 이용한 적분기, 스위치 역할을 하는 BJT, 비교기 역할을 하는 슈미트 회로로 구성된다. 이번 설계실습에서는 슈미트 회로와 적분기 회로를 이용한 전압제어 발진기 회로를 만들어보았다. 제어 전압 Vc값을 조절하면서 출력 주파수 값을 측정하였고 그 결과 Vc가 0.5V~2V인 구간...2025.01.21
-
아날로그및디지털회로설계실습 (예비)설계실습 5. 전압제어발진기 A+2025.01.291. 슈미츠 회로의 특성 실험에 사용될 IC(UA741)의 데이터시트를 참조하여 중요한 전기적 특성을 확인하였습니다. 주요 특성으로는 공급전압 범위, 입력전압 범위, 입력 오프셋 전압, 이득대역폭 곱, 출력전압 스윙 범위, 입력 저항 등이 있습니다. 이러한 특성을 고려하여 실험 설계를 해야 합니다. 2. 슈미츠 트리거 회로 설계 PSPICE 시뮬레이션을 통해 Vdd=+5V, Vth=2.5V인 슈미츠 트리거 회로를 설계하였습니다. 저항 R1과 R2의 값을 계산하여 회로를 구현하였고, DC sweep 시뮬레이션 결과 Vth가 2.5V인...2025.01.29
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 5. 전압제어 발진기2025.04.291. 슈미츠 회로의 특성 실험에 사용될 IC의 datasheet를 참조하여 중요한 전기적 특성을 확인하였습니다. 슈미츠 회로의 특성을 이해하고 PSPICE를 이용하여 슈미츠 트리거 회로를 설계하였습니다. 이를 통해 출력 파형의 특성을 확인하였습니다. 2. 전압제어 발진기의 설계 전압제어 발진기를 설계하고 출력 파형을 관찰하였습니다. 입력 전압 Vc의 변화에 따른 출력 주파수의 변화를 확인하였고, 이를 그래프로 나타내었습니다. 또한 중심 주파수가 2kHz가 되도록 회로의 C1 값을 설계하였습니다. 3. 슈미츠 회로의 저항비와 Capa...2025.04.29
-
중앙대학교 아날로그및디지털회로설계실습 위상 제어 루프(PLL) 결과 보고서2025.05.101. 위상 제어 루프(PLL) 이번 실험은 통신 분야에서 채널 설정에 많이 사용하는 PLL을 설계 및 구성하였다. 위상제어루프를 구성할 때 XOR 게이트를 사용했고 5V의 구형파를 인가하였다. VCO의 캐패시터를 10nF, 100nF, 1uF로 바꿔가며 동작주파수 범위가 어떻게 바뀌는지 확인하였다. 첫 번째 실험, 10nF일 때는 약 14~16kHz까지 입출력의 주파수가 같았다. 두 번째 실험, 100nF은 약 5~10kHz까지 입출력의 주파수가 고정되었다. 세 번째 실험, 1uF은 약 1.3k~2.1kHz 까지의 주파수가 고정되었...2025.05.10
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 4. 신호발생기2025.04.291. Wien bridge RC 발진기 Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인하는 실습을 수행했습니다. 실습에서는 Wien bridge 회로의 전압 분배 관계식을 구하고, 이를 이용하여 1.63 kHz에서 발진하는 회로를 설계했습니다. 시뮬레이션을 통해 출력 파형과 FFT 분석 결과를 확인하여 목표 주파수와의 오차율을 확인했습니다. 2. 신호 발생기 안정화 다이오드를 사용하여 Wien bridge oscillator를 안정화하는 회로를 설계했습니다. 다이오드는 Op amp의...2025.04.29
-
아날로그회로실험및설계 Op-Amp 가감산기 실험 보고서2025.01.241. 연산 증폭기(Op-Amp) 연산 증폭기는 구현하는 단자가 2개의 지점에서 전류가 나오기 시작하면서 이를 증폭으로 구현하는 소자입니다. 이미터 부분에서 들어오는 전류를 전체적으로 통제하고 효율적으로 증폭을 구현하며, 컬렉터 부분에서 이 전류를 모아서 회로적으로 구현이 가능하게 소자의 증폭을 전달해줍니다. 2. 반전 증폭기(Inverting AMP) 반전 증폭기는 출력 전압이 입력 전압에 비례한 값에 부호가 반전되어 나타나는 회로 구조입니다. 이상적인 Op-Amp를 가정하면, Vp가 0V이고 Virtual short인 Vn의 전압...2025.01.24
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 초전형(Pyroelectric) 적외선 센서2025.05.101. 초전형(Pyroelectric) 적외선 센서 아날로그 및 디지털 회로 설계 실습 예비보고서에서는 초전형 적외선 센서, LED, Op-Amp의 원리를 이해하고, 센서가 인체의 움직임을 감지하였을 때 발생하는 전압의 변화를 검출할 수 있는 초전형 센서 회로를 설계하는 것이 목적입니다. 실습 준비물로는 적외선 센서 RE200B, Op-Amp UA741CN, LED, 커패시터, 저항, 가변저항 등이 사용되며, 오실로스코프, 브레드보드, 파워서플라이, 함수발생기 등의 장비가 필요합니다. 회로 설계 과정에서는 HPF(High-Pass F...2025.05.10
-
아날로그회로실험및설계 Op-amp 반전, 비반전 증폭기 실험 보고서2025.01.241. 연산 증폭기(Op-amp) 연산 증폭기는 두 개의 입력 단자에서 전류가 나오면서 이를 증폭하는 소자입니다. 이미터 부분에서 들어오는 전류를 전체적으로 통제하고 효율적으로 증폭을 구현하며, 컬렉터 부분에서 이 전류를 모아 회로적으로 구현할 수 있게 합니다. 따라서 이미터 부분과 컬렉터 부분의 두 지점에서 증폭이 구현되어 연산 증폭기라고 정의됩니다. 2. 반전 증폭기(Inverting AMP) 반전 증폭기는 출력 전압이 입력 전압에 비례하지만 부호가 반전되어 나타나는 회로 구조입니다. 이상적인 Op-amp를 가정하면, 비반전 입력...2025.01.24
-
중앙대학교 아날로그및디지털회로 예비보고서42025.01.201. Wien bridge 회로 설계 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하고, 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien bridge 회로를 설계하였습니다. 전압 분배 공식을 사용하여 관계식을 도출하였고, 이를 통해 976.4Ω의 저항 값을 사용해야 한다는 것을 확인하였습니다. 2. Wien bridge oscillator 설계 발진 조건을 만족하는 R1, R2 값을 찾아 Wien bridge oscillator를 설계하였습니다. R1=5kΩ, R2=10kΩ을 사용하여 회로를 구성하였고,...2025.01.20
-
아날로그 및 디지털 회로 설계 실습 결과 보고서2025.01.061. 단일 Current Mirror 구현 및 측정 NMOS를 이용하여 단일 Current Mirror를 직접 설계한 뒤, DMM을 사용하여 설계한 회로의 전압, 전류 등을 측정하고 기록하였다. 실험 결과, 단일 Current Mirror의 출력 전류는 10mA에 근접하여 추가 조절이 필요하지 않았으며, 출력 저항 Ro는 약 2.46kΩ으로 측정되었다. 2. Cascode Current Mirror 구현 및 측정 NMOS를 이용하여 Cascode Current Mirror를 직접 설계한 뒤, DMM을 사용하여 설계한 회로의 전압, ...2025.01.06