총 1,393개
-
[전자공학응용실험]5주차_4차실험_실험 14 캐스코드 증폭기_예비레포트_A+2025.01.291. 캐스코드 증폭기 캐스코드 증폭기의 동작 원리를 학습하고, MOSFET을 사용한 캐스코드 증폭기의 특성을 실험을 통해 측정합니다. 캐스코드 증폭기의 입출력 전압 전달 특성을 계산하고, 소신호 등가 회로 개념을 적용하여 전압 이득을 계산한 후 실험을 통해 이를 검증합니다. 또한 증폭기의 DC 동작점을 유지하기 위한 바이어스 회로도 학습하고, 실험을 통해 동작을 확인합니다. 1. 캐스코드 증폭기 캐스코드 증폭기는 전자 회로 설계에서 널리 사용되는 중요한 회로 구조입니다. 이 증폭기는 높은 입력 저항, 낮은 출력 저항, 그리고 높은 ...2025.01.29
-
Op Amp를 이용한 다양한 Amplifier 설계2025.05.011. 센서의 Thevenin 등가회로 구현 센서의 출력전압을 오실로스코프로 직접 측정하였을 때 200 [mVpp]로 측정되었고, 센서의 부하로 10 [kΩ] 저항을 연결한 후 10 [kΩ] 저항에 걸리는 전압을 오실로스코프로 측정하였을 때 100 [mVpp]로 측정되었다. 이를 통해 센서의 Thevenin 등가회로의 Vth는 200 [mVpp], Rth는 10 [kΩ]임을 알 수 있다. 2. Inverting Amplifier 설계 및 시뮬레이션 센서의 Thevenin 등가회로를 (-) 입력단자에 연결하고, 출력단자와 (-) 입력단...2025.05.01
-
Common Source Amplifier의 고주파 효과 및 밀러 효과 분석2025.11.181. 밀러 효과(Miller Effect) Common Source Amplifier 회로에서 게이트와 드레인 사이의 기생 커패시터 Cgd로 인해 입력 임피던스가 (1+A)배 증가하는 현상. 입력 쪽에서 바라보는 커패시터 값이 원래 값보다 크게 보이며, 이로 인해 고주파에서 이득이 감소한다. 밀러 효과는 Zm = 1/(1+A)sCgd 식으로 표현되며, 고주파 특성 악화의 주요 원인이다. 2. Common Source Amplifier 회로 설계 결합 커패시터 C1과 바이패스 커패시터 C3는 주파수에 따라 임피던스가 변하는 리액턴스 ...2025.11.18
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 2. Switching Mode Power Supply (SMPS)2025.04.291. PWM 제어 회로 설계 PWM 칩(UC3845)을 이용하여 출력 전압 0V ~ 10V(peak to peak), 스위칭 주파수 12.5kHz의 PWM 제어 회로를 설계하였습니다. UC3845 데이터시트를 참고하여 기준 전압, 출력 전압 범위 등을 고려하여 회로를 구성하였습니다. 2. Buck Converter 회로 설계 PWM 제어 회로와 Buck Converter 회로를 이용하여 입력 전압 5V, 출력 전압 2.5V, 스위칭 주파수 12.5kHz의 SMPS를 설계하였습니다. Buck Converter의 동작 원리와 인덕터 전...2025.04.29
-
중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 7. 논리함수와 게이트2025.04.291. NAND 게이트 NAND 게이트는 AND 게이트의 출력을 NOT 게이트(inverter)의 입력으로 연결하여 하나의 단위 회로를 구성한 것이다. 진리표와 회로도를 통해 NAND 게이트의 동작을 확인하였다. NAND 게이트가 동작하는 최소 정격 전압을 찾기 위해 입력 전압을 단계적으로 변화시키며 출력을 관찰하였다. 2. NOR 게이트 NOR 게이트는 OR 게이트의 출력을 NOT 게이트(inverter)의 입력으로 연결하여 하나의 단위 회로를 구성한 것이다. 진리표와 회로도를 통해 NOR 게이트의 동작을 확인하였다. 3. XOR ...2025.04.29
-
[A+] 중앙대학교 전자회로 설계실습 예비보고서 8. MOSFET Current Mirror 설계2025.04.291. 단일 Current Mirror 설계 이 섹션에서는 단일 Current Mirror 회로를 설계하는 방법에 대해 설명합니다. 주요 내용은 다음과 같습니다: (A) 2N7000 MOSFET의 데이터시트를 참고하여 (1/2)μ'(W/L)을 계산합니다. (B) IREF = 10 mA인 전류원을 설계하기 위해 필요한 VGS와 W/L 값을 구합니다. (C) MOSFET이 포화 영역에서 동작하기 위한 조건을 설명하고, VDS의 최대값을 계산합니다. (D) 10 mA 전류원을 OrCAD로 설계하여 회로도를 제출합니다. (E) PSPICE ...2025.04.29
-
[A+] 중앙대학교 전기회로 설계실습 예비보고서 11. 공진회로(Resonant Circuit)와 대역여파기 설계2025.04.291. RLC 직렬회로에서 R에 걸리는 전압을 출력이라 하였을 때 C = 0.01 ㎌, 공진주파수가 15.92 ㎑, Q-factor가 1인 bandpass filter 설계 공진주파수 f0는 f0 = 1 / (2π√(LC))로 표현할 수 있다. Q-factor는 Q = ω0L / R로 구할 수 있다. 공진이 일어나려면 인덕터의 임피던스와 커패시터의 임피던스가 같아야 하므로 ωL = 1 / (ωC)이다. 이 식으로부터 주어진 C와 L의 값을 이용하면 L = 1 / (ω0^2C)라고 할 수 있다. Q-factor가 1인 bandpass ...2025.04.29
-
RLC 병렬회로 특성 분석 및 공진 실험2025.11.181. RLC 병렬회로 전달함수 RLC 병렬회로에서 입력전류에 대한 출력전압의 비율을 나타내는 전달함수는 임피던스 Z(jω)로 표현된다. 진폭응답특성 |H(jω)|와 위상응답 φ(ω)는 저항, 인덕턴스, 커패시턴스의 값에 따라 결정되며, 페이저 해석을 통해 구할 수 있다. 이는 2계 회로의 기초적인 특성을 이해하는 데 중요한 개념이다. 2. 공진 특성 및 공진주파수 RLC 병렬회로의 공진은 허수항이 0이 되어 임피던스가 최대가 되는 현상이다. 공진주파수 ω₀ = 1/√(LC)에서 출력전압이 최대가 되며, 이때 입력전류는 저항에만 흐르...2025.11.18
-
[A+, 에리카] 2021-1학기 논리설계및실험 MUX, DEMUX 실험결과보고서2025.05.011. 멀티플렉서(MUX) 멀티플렉서(MUX)는 여러 개의 입력선 중에서 하나를 선택하여 단일 출력으로 내보내는 조합논리회로입니다. 선택 변수 조합에 따라 많은 입력들 중 하나를 선택하여 그대로 출력으로 넘겨줍니다. 제어변수가 n개일 때 입력선은 2^n개가 존재하며, 이 중 하나의 입력이 선택되어 1비트 출력에 연결됩니다. 예를 들어 n=2인 경우, 입력 수는 4이고 출력 수는 1이므로 4x1 멀티플렉서라고 합니다. 2. 디멀티플렉서(DEMUX) 디멀티플렉서(DEMUX)는 멀티플렉서의 동작과 반대로 동작합니다. 한 개의 입력선으로부터...2025.05.01
-
교류및전자회로실험 실험10-2 트랜지스터 증폭회로2 예비보고서2025.01.171. 트랜지스터 증폭회로 이 실험에서는 common-collector 형태의 emitter follower 회로와 Darlington amplifier를 구현하고 그 동작을 확인하여 트랜지스터 증폭회로에 대한 이해를 높였습니다. 이를 통해 입력 임피던스, 출력 임피던스, buffer의 개념을 심화하였습니다. 2. emitter follower 회로 emitter follower 회로는 신호의 크기를 증폭하지는 않지만, 높은 입력 임피던스와 낮은 출력 임피던스를 가져 신호원의 교류신호가 부하에 그대로 전달되도록 하는 역할을 합니다. ...2025.01.17
