총 1,393개
-
전자전기컴퓨터설계1 결과보고서 9주차2025.05.041. RC 회로 첫 번째 실험은 RC 회로에서 저항의 크기에 따른 그래프의 파형을 관찰하고, 시정수를 구하였다. 이론적으로 구한 시정수와 실제 커서를 통해서 구한 시정수는 같았다. RC 회로의 시정수는 R×C 이다. 2. LC 회로 두 번째 실험은 LC 회로에서 저항의 크기에 따른 그래프의 파형을 관찰하고, 시정수를 구하였다. 이론적으로 구한 시정수와 실제 커서를 통해서 구한 시정수는 대부분 같았다. 68Ω일 때 가장 큰 유효숫자의 값이 달랐지만 시정수 자체가 매우 작은 것을 감안하면, 거의 같은 값으로 볼 수 있다. LC 회로의 ...2025.05.04
-
전기회로실험및설계 10주차 예비보고서2025.11.131. 전기회로실험 홍익대학교 전기회로실험및설계 과목의 10주차 학습 내용으로, 전기회로의 기본 원리와 실험 방법을 다루는 과정입니다. 학생들은 회로 구성, 측정 및 분석을 통해 이론적 지식을 실제 실험으로 검증하고 응용하는 능력을 배양합니다. 2. 예비보고서 작성 실험 수행 전에 작성하는 문서로, 실험의 목적, 이론적 배경, 실험 방법, 예상 결과 등을 미리 정리하는 과정입니다. 체계적인 예비보고서 작성은 실험의 효율성을 높이고 안전성을 확보하며 학습 효과를 극대화합니다. 3. 회로설계 전기회로의 설계 과정으로, 주어진 요구사항에 ...2025.11.13
-
[A+]floyd 회로이론 예비레포트_12 테브낭 정리(LTspice 시뮬레이션)2025.05.131. 테브낭 정리 테브낭 정리는 임의의 선형회로를 내부 전압원과 내부 저항으로 구성된 등가회로로 변환할 수 있는 방법을 제공합니다. 이를 통해 회로의 특성을 간단하게 분석할 수 있습니다. 이 실험에서는 테브낭 등가회로를 구하고 부하저항의 효과를 비교하여 테브낭 정리의 유용성을 확인합니다. 2. 등가회로 변환 임의의 선형회로를 테브낭 등가회로로 변환하는 과정은 다음과 같습니다. 첫째, 구하려는 단자에서 부하저항을 제거하고 개방 단자 전압을 측정합니다. 둘째, 전원 등을 내부저항으로 대체하고 개방 단자에서 바라본 저항값을 계산합니다. ...2025.05.13
-
아날로그 및 디지털 회로 설계 실습 결과보고서12 Stopwatch설계2025.05.151. 아날로그 및 디지털 회로 설계 이 보고서는 아날로그 및 디지털 회로 설계 실습의 일환으로 Stopwatch 설계에 대한 내용을 다루고 있습니다. 기본적인 클럭 생성 회로와 카운터 회로를 테스트하고, 1Hz의 클럭 신호를 생성하여 BCD 카운터와 7-segment 디코더를 통해 숫자를 표시하는 회로를 구현하였습니다. 또한 2자리 숫자 표시와 최대 숫자 제어, 3자리 숫자 표시(시간 표현) 카운터 설계 등의 과정을 거쳐 최종적으로 시간을 표시하는 Stopwatch 회로를 설계하였습니다. 2. BCD 카운터 BCD 카운터(10진 카...2025.05.15
-
홍익대_디지털논리회로실험_3주차 예비보고서_A+2025.01.151. 2-bit 복호기 기본 실험 (1)의 회로는 입력 A,B를 받아 Y0, Y1, Y2, Y3 4개의 결과값을 출력하는 회로입니다. 복호기의 정의에 따르면 n개의 입력으로 들어오는 데이터를 받아 그것을 숫자로 보고 2의 n제곱 개의 출력 회선 중 그 숫자에 해당되는 번호에만 1을 내보내고 나머지는 모두 0을 내보내는 논리 회로입니다. 이 경우에 n = 2이기 때문에 2-bit 복호기라 볼 수 있습니다. 2. 2-bit 부호기 기본 실험 (2)의 회로는 A0, A1, A2, A3 중 한 개에만 1을 인가해주면 이를 2진수로 바꾸어 ...2025.01.15
-
발전기 원리 실험: Faraday's Law 검증2025.11.131. Faraday's Law와 전자기 유도 Faraday's Law를 실험적으로 확인하여 발전기, 인덕터, 변압기의 동작 원리를 이해한다. 자석을 코일에 넣고 뺄 때 유도되는 전압 파형을 측정하고, 코일을 뒤집었을 때 전압 파형의 부호 변화를 관찰한다. N=2500회의 코일 감은 수를 이용하여 자속의 변화율(dΦ/dt)을 계산하고, 정방향과 역방향에서의 최대/최소 전압값을 측정한다. 2. RL회로와 인덕턴스 측정 RL회로를 이용하여 코일의 인덕턴스를 측정한다. 코일의 내부저항은 126Ω이고, 10kΩ 저항과의 조합으로 시정수 12...2025.11.13
-
전기회로설계실습 결과보고서112025.05.151. RLC 직렬공진 회로 Q=1인 RLC 직렬공진 회로를 구성하고 공진주파수, 반전력주파수, 대역폭, Q-factor을 실험으로 구하였다. 계산한 transfer function과 결과값들을 이론값과 비교하였다. Q=10인 RLC 직렬공진 회로를 구성하고 위와 같은 과정을 반복하였다. 2. RLC 병렬공진 회로 Q=1인 RLC 병렬공진 회로를 구성하고 공진주파수, 반전력주파수, 대역폭, Q-factor을 실험으로 구하였다. 추가로 time delay를 구해 위상차이를 구해보았다. 1. RLC 직렬공진 회로 RLC 직렬공진 회로는 ...2025.05.15
-
선형 연산 증폭기 회로 실험2025.11.171. 연산증폭기 연산증폭기는 반전 입력단자와 비반전 입력단자를 가진 이득이 매우 큰 증폭기이다. 외부에 저항을 추가하여 연산증폭기의 자체 이득보다는 훨씬 작지만 외부저항만에 의해 결정되는 정확한 이득의 증폭기를 만들 수 있다. 각 입력 신호마다 원하는 크기의 전압이득을 갖도록 하면서 이들을 합하는 회로를 만들 수 있으며, 본 실험에서는 uA741 증폭기를 사용한다. 2. 반전 증폭기 연산증폭기의 기본적인 회로구조로서, 증폭기 본체의 입출력 임피던스를 각각 Ri, Ro로 하면 회로의 입출력 임피던스는 각각 R1 및 Ro/(1+AB)로...2025.11.17
-
OP-AMP 반전/비반전 증폭기 실험 보고서2025.04.271. 반전 증폭기 실험 반전 증폭기에서 회로 전압 이득은 Av = -Rf/Ri 이다. 실험 결과에서 위상 차이와 진폭 크기 값을 고려하여 Av를 구해보면, 회로 전압 이득 값과 거의 일치함을 확인할 수 있다. 2. 비반전 증폭기 실험 비반전 증폭기에서 회로 전압 이득은 Av = 1 + Rf/Ri 이다. 실험 결과에서 위상 차이와 진폭 크기 값을 고려하여 Av를 구해보면, 회로 전압 이득 값과 거의 일치함을 확인할 수 있다. 3. 오차 원인 분석 1) DC power supply의 전압 표시 정확도 한계, 2) Breadboard 내...2025.04.27
-
중앙대 전자전기공학부 전자회로설계실습 예비보고서 - OP amp 이용한 다양한 Amp2025.05.021. 센서 측정 및 등가회로 출력신호가 주파수 2kHz의 정현파인 어떤 센서의 출력전압을 오실로스코프(입력임피던스 = 1MΩ)로 직접 측정하였더니 peak to peak 전압이 200mV이고 센서의 부하로 10kΩ 저항을 연결한 후 10kΩ 저항에 걸리는 전압을 역시 오실로스코프로 측정하였더니 peak to peak 전압이 100mV였다. 이를 통해 센서의 Thevenin 등가회로를 구현하기 위해 Function Generator의 출력을 2kHz, 100mV, Offset=0으로 설정해야 한다. 2. Inverting Amplif...2025.05.02
