총 133개
-
전기및디지털회로실험 실험 8. 숫자표시기와 응용 예비보고서2025.05.101. 7 세그먼트 표시기 7세그먼트 표시 장치는 7개의 선분(획)으로 구성되어 있으며, 위와 아래에 사각형 모양으로 두 개의 가로 획과 두 개의 세로 획이 배치되어 있고, 위쪽 사각형의 아래 획과 아래쪽 사각형의 위쪽 획이 합쳐진 모양이다. 7개의 획은 각각 꺼지거나 켜질 수 있으며 이를 통해 아라비아 숫자를 표시할 수 있다. LED로 구현된 7세그먼트 표시 장치는 각 획 별로 하나의 핀이 배당되어 각 획을 끄거나 켤 수 있도록 되어 있다. 2. 공통 캐소드와 공통 캐노드 공통 캐소드는 다이오드의 모든 캐소드들이 공통으로 묶여 있는...2025.05.10
-
어셈블리언어(시스템프로그래밍) 과제-3 (라이브러리 활용과 조건부 처리 프로그램 작성)2025.05.111. 난수 생성 프로그램에서 Randomize를 이용하여 시작 시드값을 항상 변경하므로, 난수 생성 시 처음 시작할 때와 동일하지 않은 랜덤한 값들이 나오게 된다. 이를 통해 -100 이상 100 미만의 20개의 난수를 생성하여 화면에 10진수로 출력하는 프로그램을 작성하였다. 2. 메모리 덤프 DumpMem 프로시저를 사용하여 워드 배열과 더블워드 변수의 값을 출력하는 프로그램을 작성하였다. ESI에 시작 주소, EBX에 원소의 크기, ECX에 원소 개수를 저장하여 DumpMem을 호출하였고, 이를 통해 메모리 내용을 확인할 수 ...2025.05.11
-
[A+, 에리카] [A+] 2021-1학기 논리설계및실험 Flip-Flops, Latch 실험결과보고서2025.05.011. Flip-Flop Flip-Flop은 클럭(CLK) 입력을 받아 그에 따라 상태를 바꾸는 기억소자입니다. 실험에서는 74LS112를 활용하여 JK Flip-Flop의 동작을 확인하였습니다. JK Flip-Flop은 SR Flip-Flop, D Flip-Flop과 달리 negative edge일 때 출력이 바뀌며, J와 K가 둘 다 1인 경우에는 출력값을 반전시켜줍니다. 2. Latch Latch는 클럭(CLK) 입력을 가지지 않는 기억소자입니다. 실험에서는 SR Latch와 D Latch의 동작을 확인하였습니다. SR Latc...2025.05.01
-
디지털 논리회로 실험 및 설계 4주차 예비보고서2025.04.281. 멀티플렉서와 부호기(encoder)의 차이 부호기는 4개의 입력값 중에 1이 단 1개만 있어야하는 반면에 멀티플렉서는 1의 입력 개수의 제한이 없다. 부호기는 출력값이 입력값()에 대한 그 비트값()이지만, 멀티플렉서는 그 비트값()의 입력값()이 출력값()이다. 2. 4-to-1 Multiplexer 74153, 2-to-1 Multiplexer 74157, 1-of-4 Decocder 74139, 3-INPUT AND 게이트 7411의 datasheet 4-to-1 Multiplexer 74153은 16번pin에는 VCC를...2025.04.28
-
조합 논리 회로와 순차 논리 회로의 비교2025.11.171. 조합 논리 회로(Combinational Logic Circuit) 조합 논리 회로는 입력에 대한 결과가 오직 현재 입력에만 의존하고 이전의 상태나 기억이 없는 논리 회로입니다. 논리 게이트(AND, OR, NOT, NAND, NOR 등)로 구성되며, 각 입력 조합에 대해 고유한 출력을 즉시 생성합니다. 내부 상태를 저장하지 않으며, 컴퓨터의 프로세서, 메모리, 제어 회로 등에서 입력 신호에 따라 즉각적인 출력이 필요한 경우에 사용됩니다. 2. 순차 논리 회로(Sequential Logic Circuit) 순차 논리 회로는 이...2025.11.17
-
[디지털공학개론] 부울대수의 규칙(교환법칙, 결합법칙, 분배법칙, 드모르강의 정리)들을 각각 증명해보자.(단, 부울대수식은 변수 3개(A,B,C)를 모두 사용한다.)2025.01.221. 교환법칙의 증명 교환법칙은 부울대수에서 두 변수 간의 순서를 교환해도 결과가 동일하다는 것을 의미한다. 이는 덧셈과 곱셈 모두에 적용되며, OR 연산과 AND 연산 모두에서 성립함을 증명하였다. 교환법칙은 논리 회로의 대칭성을 보장하는 데 기여한다. 2. 결합법칙의 증명 결합법칙은 연산의 순서를 어떻게 결합해도 결과가 동일하다는 것을 의미한다. 이는 덧셈과 곱셈 모두에 적용되며, OR 연산과 AND 연산 모두에서 성립함을 증명하였다. 결합법칙은 논리식을 단순화하고 회로를 최적화하는 데 유용하다. 3. 분배법칙의 증명 분배법칙은...2025.01.22
-
방통대 출석대체시험 컴퓨터구조 요약본2025.01.261. 컴퓨터 세대별 발전과정 컴퓨터 세대별 발전과정은 1세대 - 진공관(어셈블리어 일괄처리), 2세대 - 트랜지스터(고급언어 실시간처리), 3세대 - 직접회로[IC](시분할처리), 4세대 - LSI(인공지능 전문가시스템), 5세대 - VLSI(병렬처리, 자연언어처리)로 설명되어 있습니다. 2. 기본 연산회로 기본 연산회로에는 가산기(덧셈), 감산기(뺄셈), 승산기(곱셈), 제산기(나눗셈)이 포함됩니다. 3. MSI(Medium Scale Integrated circuits) MSI(Medium Scale Integrated circ...2025.01.26
-
디지털 논리실험 9주차 예비보고서2025.05.061. 8-bit Serial-in Parallel-out Shift Register 74164 8-bit Serial-in Parallel-out Shift Register 74164의 datasheet를 확인하면, 이 장치의 역할과 입력 값 A와 B의 구분에 대해 설명할 수 있습니다. A와 B의 입력 값은 AND 게이트를 거치므로, B에 0을 넣으면 A의 입력 값과 관계없이 시프트 레지스터에 0이 입력되고, B에 1을 넣으면 A의 입력 값이 시프트 레지스터의 입력 값이 됩니다. 또한 datasheet에서 MR 핀이 active l...2025.05.06
-
[A+보장]한양대에리카A+맞은 레포트,논리회로설게및실험,Decoder & 7-segments 실험2025.01.151. Code Code는 컴퓨터에서 사용하는 정보들을 정해진 특정 형태로 나타내는 규칙을 간단히 의미한다. 2. Decoder 디코더는 n bit input code에서 m bit output code로의 변환이다. n개의 2 진 정보들을 서로 다른 2^m개의 최대 정보로 바꾸어 출력하는 조합회로이다. Decoder은 Encoder가 한 일의 암호화 또는 컴퓨터가 인식할 수 있는 것들을 해독해서 사람이 읽을 수 있도록 하는 해독기 역할 도 한다. 3. 2x4 Decoder 2x4 decoder은 NOT게이트인 74LS04 2개와 A...2025.01.15
-
Semiconductor Device and Design - 42025.05.101. Diode's fabrication process Diode의 제조 공정에는 합금 방식과 확산 방식의 두 가지 일반적인 기술이 사용됩니다. 합금 방식은 n형 반도체 표면에 알루미늄 펠릿을 녹여 pn 접합을 형성하는 방식이며, 확산 방식은 n형 반도체를 수용체 불순물 증기가 있는 챔버에서 가열하여 수용체 원자가 n형 결정 내부로 확산되어 pn 접합을 형성하는 방식입니다. 확산 공정에서는 n형 물질의 일부만 노출되도록 하여 p 영역의 크기를 정밀하게 제어할 수 있습니다. 2. Capacitor's fabrication proces...2025.05.10
