총 244개
-
실험 15_다단 증폭기 예비 보고서2025.04.271. 다단 증폭기 다단 증폭기는 단일단 증폭기만으로는 이득이 부족하거나, 소오스 및 부하 임피던스와 증폭기 자체의 입력-출력 임피던스의 차이가 클 경우에 사용된다. 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하고자 한다. 2. 공통 소오스 증폭기 공통 소오스 증폭기와 소오스 팔로워를 연결하여 2단 증폭기와 3단 증폭기를 구성하였다. 이를 통해 작은 부하 저항을 구동하면서 큰 전압 이득을 얻을 수 있다. 3. 입력-출력 임피던스 다단 증폭기의 전압 이득은 증폭기 자체의 전압 이득뿐만 아니라 입력-출력 ...2025.04.27
-
Common Emitter Amplifier의 주파수 특성 결과보고서2025.04.271. Common Emitter Amplifier Common Emitter Amplifier는 입력은 베이스를 통하고 출력은 컬렉터 단자에서 얻으며 이미터를 입출력 단자에 공통으로 이룬다. 설계목표를 달성하기 위해 그림의 회로를 설계하였다. 입력신호가 베이스 단자에 인가되고 컬렉터에서 출력신호가 나오도록 구성된 Common Emitter Amplifier 회로를 구성하여 주어진 조건을 이용하여 주파수 특성 및 커패시터들의 영향을 측정하였고 이론값과 비슷하게 나왔다. 2. 주파수 특성 입력신호의 크기를 20 mVpp로 고정하고 주파...2025.04.27
-
전자회로설계실습 9번 결과보고서2025.01.201. 피드백 증폭기 피드백 증폭기란 출력의 일부를 입력 측으로 피드백하여 그 특성을 개선하는 증폭기이다. 일반적으로 Negative 피드백이 널리 쓰이고, Negative 피드백을 걸어줌으로써 증폭도는 다소 작아지지만 주파수 특성을 개선하고 파형의 일그러짐이나 잡음을 감소시키고, 안정한 동작을 시킬 수 있다는 장점이 있다. 따라서 피드백 증폭기는 전자공학에서 중요하게 쓰이고 이에 대한 특성을 아는 것이 중요하다. 2. Series-Shunt 피드백 증폭기 Series-Shunt 피드백 증폭기에서 부하저항에만 변화를 주었을 때와 전원...2025.01.20
-
[논리회로실험] 실험3. 가산기&감산기 결과보고서2025.05.051. 반가산기 반가산기는 두 개의 입력값 비트를 더해 합 S와 Co의 값이 출력되므로 입출력이 각각 2개 있다. 이때 S는 합이고 Co은 자리올림을 나타낸다. 진리표는 예비보고서의 예상 결과 값과 동일하게 나왔다. 2. 전가산기 전가산기 회로의 구성은 반가산기 두 개를 사용하고 이에 OR 게이트를 추가로 사용하였다. 반가산기와의 차이는 올림수를 처리한다는 것인데 이로인해 자리올림수 Ci가 추가됨을 알 수 있다. 진리표는 실험1과 마찬가지로 예비보고서의 결과 값과 동일하게 나왔다. 3. 반감산기 반감산기는 한 자리 2진수를 뺄셈하여 ...2025.05.05
-
[전자공학응용실험]7주차_5차실험_실험 15 다단 증폭기_예비레포트_A+2025.01.291. 다단 증폭기 다단 증폭기의 개념과 등가회로를 설명하고, 다단 증폭기의 전압 이득 계산 방법을 제시하였습니다. 또한 작은 부하 저항을 구동하기 위한 2단 및 3단 증폭기 구성 방법을 설명하였습니다. 2. MOSFET 증폭기 특성 공통 소스 증폭기, 소스 팔로워 증폭기, 공통 게이트 증폭기의 전압 이득, 입력 임피던스, 출력 임피던스 특성을 정리하였습니다. 이를 바탕으로 다단 증폭기 설계 시 고려해야 할 사항을 설명하였습니다. 3. 2단 증폭기 설계 공통 소스 증폭기와 소스 팔로워를 연결한 2단 증폭기 회로를 제시하고, 이 회로의...2025.01.29
-
[전자공학응용실험]3주차_1차실험_실험11 공통 소오스 증폭기_예비레포트_A+2025.01.291. 공통 소오스 증폭기 공통 소오스 증폭기의 동작 원리와 특성을 설명하고 있습니다. 입력 전압에 따른 MOSFET의 동작 영역(차단, 포화, 트라이오드)과 각 영역에서의 드레인 전류 및 출력 전압 특성을 수식으로 표현하고 있습니다. 또한 MOSFET의 소신호 등가회로를 이용하여 트랜스컨덕턴스와 출력 저항을 구하는 방법을 설명하고 있습니다. 2. MOSFET 소신호 등가회로 MOSFET을 선형적인 증폭기로 동작시키기 위해 DC 바이어스 전압과 소신호 전압을 동시에 인가하는 방법을 설명하고 있습니다. 이를 통해 MOSFET의 소신호 ...2025.01.29
-
중앙대학교 아날로그및디지털회로설계실습 4-bit Adder 회로 설계2025.05.101. 전가산기 회로 논리회로에서 전가산기 회로를 구성하여 실험하였다. 전가산기 회로는 A(피가수), B(가수), Cin(자리올림수)의 입력과 S(합), Cout(자리올림수) 출력으로 되있다. 전가산기의 예비보고서에서 확인했던 것처럼 불리언 식 Cout은 A ⊕ B ⊕ Cin이고, S의 경우는 A ⊕ B ⊕ Cin이 된다. 식에 따라 다르게 하여 실험을 진행하였는데 첫 번째 실험에서는 NOT, AND, OR gate으로 전가산기를 구성하였고, 두 번째 실험에서는 XOR, AND, OR gate를 사용하여 전가산기를 구성하였다. 입력과...2025.05.10
-
[회로기초실험]연산 증폭기2025.01.031. 연산 증폭기 연산 증폭기는 매우 높은 이득을 가진 직결 증폭기로, 외부 귀환을 이용하여 이득과 임피던스 특성을 제어할 수 있습니다. 연산 증폭기는 트랜지스터로 구성되어 있으며, 제조 공정에서 발생하는 오차를 조절할 수 있는 오프셋 저항을 통해 정밀한 입출력 특성을 가질 수 있습니다. 연산 증폭기는 이상적인 특성을 가정하여 회로 설계가 쉬워지며, 반전 증폭기와 같은 기본 회로를 구성할 수 있습니다. 1. 연산 증폭기 연산 증폭기(Operational Amplifier, Op-Amp)는 전자 회로에서 매우 중요한 역할을 하는 핵심...2025.01.03
-
중앙대 전자회로 설계 실습 예비보고서 112025.01.111. Classic Push-Pull Amplifier 특성 그림 1(a) 회로를 simulation하여 DC Sweep 분석을 통해 입출력 transfer characteristic curve를 확인하였다. 이를 통해 입력전압의 절대 값이 특정전압 이상이 되지 않으면 출력전압이 0에서 미동도 하지 않는 Dead zone이 발생하는 것을 확인하였다. 이는 Push-pull 증폭기의 NPN BJT와 PNP BJT가 모두 cut-off모드로 동작하기 때문이다. 2. Feedback loop와 Op-amp를 이용한 Push-Pull Am...2025.01.11
-
논리회로설계실험 4주차 MUX 설계2025.05.151. 4:1 MUX 4:1 MUX는 4개의 입력 a, b, c, d와 2개의 선택 입력 s1, s0, 그리고 하나의 출력으로 구성되어 있다. 선택 입력 s1, s0의 조합에 따라 4개의 입력 중 하나가 출력으로 선택된다. 이를 Karnaugh map과 Boolean 식으로 표현할 수 있으며, Verilog를 이용하여 dataflow modeling과 gate-level modeling으로 구현할 수 있다. 2. 1:4 DEMUX 1:4 DEMUX는 1개의 입력과 2개의 선택 입력 s1, s0, 그리고 4개의 출력으로 구성되어 있다....2025.05.15
