총 129개
-
정전압 회로와 리미터2025.01.021. 전압 레귤레이터 전압 레귤레이터는 교류 전압을 직류 전압으로 전환하기 위해 사용했던 정류회로의 리플이 매우 크며 입력 전압이나 부하 저항에 따라 출력되는 전압이 크게 요동친다는 단점을 보완하기 위해 필요한 장치입니다. 또한 다양한 전압을 필요로 하는 전자기기 내에서, 정해진 전압을 일정하게 출력하기 위해 필요한 장치이기도 합니다. 전압 레귤레이터는 라인 레귤레이션 특성과 부하 레귤레이션 특성을 만족해야 합니다. PN 접합 다이오드와 제너 다이오드를 이용한 전압 레귤레이터의 동작 원리와 입력 전압 및 부하 전류 변화에 따른 출력...2025.01.02
-
소오스 팔로워 전자회로 실험 예비보고서2025.01.021. 소오스 팔로워 회로 소오스 팔로워 회로는 MOSFET을 이용한 전압 증폭 회로로, 입력 전압과 출력 전압이 거의 같은 특성을 가집니다. 이번 실험에서는 소오스 팔로워 회로의 동작 원리와 특성을 확인하기 위해 다양한 실험을 진행했습니다. 실험 결과를 통해 MOSFET의 동작 영역, 전압 이득, 입력 및 출력 임피던스 등을 확인하고 이론적인 계산 결과와 비교했습니다. 또한 Pspice 시뮬레이션을 통해 실험 결과를 검증하고 입력-출력 전달 특성 곡선을 도출했습니다. 1. 소오스 팔로워 회로 소오스 팔로워 회로는 전자 회로 설계에서...2025.01.02
-
전자회로실험 과탑 A+ 예비 보고서 (실험 5 BJT 바이어스 회로)2025.01.291. 전압 분배 바이어스 회로 전압 분배 바이어스 회로는 트랜지스터의 동작 점을 안정적으로 설정하며, 안정적인 증폭기 성능을 제공하는 역할을 한다. 이 회로는 두 개의 저항 R_B1과 R_B2를 통해 베이스 전압을 결정하며, 이를 통해 트랜지스터의 동작점을 설정한다. 베이스 전류와 컬렉터 전류를 제어하여 증폭기가 안정적으로 작동하도록 한다. 2. 베이스 바이어스 회로 베이스 바이어스 회로는 전압 분배기와 에미터 저항을 사용하여 트랜지스터의 바이어스를 안정적으로 설정하고, 이를 통해 증폭기의 동작을 안정화한다. 베이스 전압, 컬렉터 ...2025.01.29
-
전자공학응용실험 ch20 차동증폭기 기초실험 예비레포트2025.05.051. 차동 증폭기 기초 실험 차동 증폭 회로는 출력이 단일한 단일 증폭 회로에 비하여 노이즈와 간섭에 의한 영향이 적고, 바이패스 및 커플링 커패시터를 사용하지 않고도 증폭 회로를 바이어싱 하거나 다단 증폭기의 각 단을 용이하게 커플링 할 수 있으므로, 집적회로의 제작 공정이 좀 더 용이하여 널리 사용되고 있다. 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기본적인 측정을 통하여 검증하고자 한다. 이를 토대로 부하 저항을 연결한 MOSFET 차동 증폭 회로를 구성하여 확인하고, 특성을 분석한다. ...2025.05.05
-
실험 11_공통 소오스 증폭기 예비 보고서2025.04.271. 공통 소오스 증폭기 이 실험에서는 MOSFET을 이용한 공통 소오스 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 공통 소오스 증폭기는 게이트가 입력 단자, 드레인이 출력 단자, 소오스가 공통 단자인 증폭기로서 높은 전압 이득을 얻을 수 있는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 소오스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다. 2. MOSFET 소신호 등가회로 MOSFET이 포화영역에서 ...2025.04.27
-
중앙대학교 전자회로 설계실습 예비보고서 6. Common Emitter Amplifier 설계2025.04.291. Common Emitter Amplifier 설계 이 보고서는 50 Ω, Rc = 5 kΩ, Vcc = 12 V인 경우, β=100인 NPN BJT를 사용하여 Ic가 kΩ단위이고 amplifier gain(Vout/Vin)이 –100 V/V인 emitter 저항을 사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 설계 과정에서 Early effect 무시, 최대전력 전달을 위한 부하저항 결정, 증폭기 이득 계산, 바이어스 전압 및 저항 값 도출 등의 내용이 포함되어 있...2025.04.29
-
중앙대학교 전자회로설계실습 Common Emitter Amplifier 설계2025.05.101. Common Emitter Amplifier 설계 전자회로 설계 및 실습 예비보고서에서 Common Emitter Amplifier 회로를 설계하는 과정이 설명되어 있습니다. 주요 내용으로는 Emitter 저항을 사용한 Common Emitter Amplifier 회로 설계, 이론부의 overall voltage gain 식을 이용한 부하저항 결정, 바이어스 전압 및 저항 값 계산, PSPICE 시뮬레이션을 통한 출력 파형 분석, 입력 신호 크기 조절을 위한 추가 저항 설계 등이 포함되어 있습니다. 1. Common Emitt...2025.05.10
-
A+받은 B급 푸시풀 전력증폭기 예비레포트2025.05.101. B급 전력 증폭기 B급 상보 대칭형 전력 증폭기를 구성하여 그 동작을 이해하는 것이 실험의 목적입니다. B급 증폭기는 트랜지스터의 베이스-에미터 부분이 입력신호의 반주기 동안 순방향 바이어스되고 나머지 반주기 동안 역방향 바이어스되는 특징이 있습니다. 이로 인해 전류가 반주기 동안만 흐르게 됩니다. B급 전력 증폭기는 변압기 없이 동일한 특성의 PNP 및 NPN 트랜지스터 각 1개를 사용하여 구성할 수 있습니다. 이때 두 트랜지스터의 기능이 서로 보완되어 상보 대칭형 증폭기가 됩니다. 하지만 실제 회로에서는 트랜지스터 베이스-...2025.05.10
-
A+받은 에미터 공통 증폭기 전압이득 결과레포트2025.05.101. 에미터 공통 증폭기 회로 실험을 통해 에미터 공통 증폭기 회로의 전압이득 특성을 확인하였습니다. PSPICE 시뮬레이션 결과와 실험 결과를 비교하여 분석하였으며, 입력전압과 출력전압의 위상 차이, 전압이득 등을 확인하였습니다. 실험에 사용된 소자와 시뮬레이션에 사용된 소자의 특성 차이로 인해 약간의 오차가 있었지만, 에미터 공통 증폭기 회로의 기본적인 동작 원리를 이해할 수 있었습니다. 1. 에미터 공통 증폭기 회로 에미터 공통 증폭기 회로는 트랜지스터를 이용한 기본적인 증폭 회로 중 하나입니다. 이 회로는 입력 신호를 증폭하...2025.05.10
-
[전자회로실험] 반전 적분기 결과보고서2025.05.101. 반전 적분기 실험 실험에서는 741 연산 증폭기, 전원 전압 V+ = 15V, V- = -15V, 저항 R = 10kΩ, 커패시터 C = 0.1㎌로 구성된 반전 적분기 회로를 브레드보드에 구현하였다. 입력 신호는 피크간 전압 10V, 평균 전압 0V, 주파수 1kHz의 대칭 구형파를 사용하였다. 입력 신호와 출력 신호를 오실로스코프로 측정하고 이론적 계산 결과와 비교하였다. 또한 커패시터와 병렬로 큰 저항 200kΩ을 연결하여 오프셋 전압 문제를 해결하는 실험을 진행하였다. 2. 주파수 영역 분석 주파수 영역 분석에서는 입력 ...2025.05.10
