
총 106개
-
4장 테브냉 및 노튼의 정리 최종 (1)2025.05.031. 테브냉의 정리 테브냉의 등가 전압 V_TH는 단자 A, B를 개방했을 때의 A, B 양단의 전압이다. 전압 분배에 의해 V_TH = 28 * (R2 / (R1 + R2)) = 14V이다. 테브냉의 등가저항 R_TH는 R1과 R2의 병렬에 R3가 직렬이 되는 합성 저항값으로, R_TH = 2KΩ이다. 이를 이용하여 부하저항 R_L의 전압과 전류를 구할 수 있다. 2. 노튼의 정리 노튼의 등가저항 R_N은 테브냉의 등가저항과 같다. 노튼의 등가 전류원 I_N은 A, B를 단락했을 때 단자 A, B에 흐르는 전류이다. 테브냉의 정리...2025.05.03
-
중앙대학교 전자회로설계실습 예비6. Common Emitter Amplifier 설계 A+2025.01.271. Common Emitter Amplifier 설계 이 문서는 중앙대학교 전자회로설계실습 과정에서 작성된 예비 6번째 실습 보고서입니다. 이 보고서에서는 Emitter 저항을 사용한 Common Emitter Amplifier 회로를 설계하는 과정을 다루고 있습니다. 주요 내용으로는 이론적 계산을 통한 회로 설계, PSPICE 시뮬레이션 결과 분석, 실제 측정 및 특성 분석 등이 포함되어 있습니다. 1. Common Emitter Amplifier 설계 Common Emitter Amplifier는 가장 기본적인 트랜지스터 증폭...2025.01.27
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 6. Common Emitter Amplifer 설계2025.04.301. Common Emitter Amplifier 설계 이 문서는 중앙대학교 전자전기공학부의 전자회로설계실습 예비보고서 6번 과제인 Common Emitter Amplifier 설계에 대한 내용을 다루고 있습니다. 이 과제의 목적은 NPN BJT를 사용하여 입력저항 50Ω, 부하저항 5kΩ, 전원전압 12V인 경우에 증폭기 이득이 -100V/V인 Common Emitter Amplifier를 설계, 구현, 측정 및 평가하는 것입니다. 이를 위해 Early effect를 무시하고 이론적인 계산을 통해 emitter 저항, 바이어스 전...2025.04.30
-
중첩의 원리 & 테브낭, 노튼 정리 결과보고서2025.01.121. 중첩의 원리 실험을 통해 중첩의 원리가 적용되는지 확인하였다. 전압원의 위치가 다른 두 가지 회로에서 각각의 전압원을 하나씩 제거하여 구한 값과 모든 전압원을 연결한 값을 비교한 결과, 1% 정도의 오차율만 발생하여 중첩의 원리가 성공적으로 적용되었음을 확인할 수 있었다. 오차가 발생한 이유로는 실험에 사용된 전선 내 작은 저항, 회로 구성 및 연결 문제, 저항값의 변동 등이 고려되었다. 2. 테브낭 정리 책에 제시된 복잡한 저항회로를 실험을 통해 구현하고, 양단의 전압을 측정하여 테브낭 등가회로와 비교하였다. 실험값과 이론값...2025.01.12
-
Floyd의 기초회로실험 11장 중첩정리2025.01.191. 중첩정리 이 실험의 목적은 중첩 정리를 이용하여 두 개 이상의 전압원을 가진 선형회로에서 전압과 전류를 계산하고 실제 측정값과 비교하여 확인하는 것이다. 실험 결과 중첩정리가 올바르게 적용되었음을 확인할 수 있었다. 회로에서 계산된 전류와 전압값이 실제 측정값과 매우 유사한 것으로 나타났다. 2. 키르히호프의 법칙 실험에서 키르히호프의 전압법칙과 전류법칙이 성립함을 확인하였다. 전압의 대수합이 0에 가까운 값으로 나왔고, 전류의 합도 0에 가까운 값으로 계산되어 키르히호프의 법칙이 성립하는 것으로 나타났다. 3. 전류와 전압 ...2025.01.19
-
에너지변환실험 A+레포트_미적분기2025.01.131. 연산증폭기 미분기 연산증폭기를 이용한 미분기 회로의 동작 특성을 이해하고, 라플라스 변환을 통해 출력 전압을 분석하였습니다. 절점주파수를 기준으로 주파수가 낮아질수록 미분기 특성이 나타나고, 주파수가 높아질수록 반전증폭기 특성이 나타나는 것을 확인하였습니다. 실험 결과, 미분기 회로의 출력 전압은 입력 전압의 미분에 비례하는 특성을 가지며, 비례 상수는 회로에 사용된 저항과 커패시터에 의해 결정됩니다. 2. 연산증폭기 적분기 연산증폭기를 이용한 적분기 회로의 동작 특성을 이해하고, 라플라스 변환을 통해 출력 전압을 분석하였습니...2025.01.13
-
전기및디지털회로실험 실험4 결과보고서2025.01.121. 옴의 법칙 실험을 통해 직류회로에서 옴의 법칙이 성립함을 확인하였다. 전압과 전류를 측정하여 저항값을 계산하였고, 예상값과 실제 측정값 간에 약간의 오차가 있었지만 전반적으로 옴의 법칙이 잘 적용되는 것을 확인할 수 있었다. 전류계 내부의 저항과 기판 상의 물리적인 접촉 요소 등이 오차의 원인으로 작용한 것으로 보인다. 2. 직렬 및 병렬 회로 직렬 회로와 병렬 회로를 구성하여 전압, 전류, 저항 양단 전압을 측정하였다. 예상값과 실제 측정값 간의 오차율은 비교적 작았으며, 회로의 형태를 변경해도 측정값이 일치하는 것을 확인할...2025.01.12
-
기초 회로 실험 제 25장 테브닌 정리(예비레포트)2025.01.171. 테브닌 정리 테브닌 정리는 임의의 선형 2단자 회로에서 직렬회로인 테브닌 등가전압과 테브닌의 등가 저항으로 대체 가능하다는 정리입니다. 테브닌 등가전압은 부하 저항을 제거했을 때 양단에 걸리는 전압이고, 테브닌의 등가 저항은 전압원을 단락 시킨 상태에서 개방된 부하의 양 단자의 합성 저항값입니다. 이를 통해 복잡한 회로를 간단한 등가회로로 표현할 수 있습니다. 2. 테브닌 정리를 이용한 비평형 브리지 회로 해석 비평형 브리지 회로에서 테브닌 정리를 이용하면 등가회로를 보다 쉽게 구할 수 있습니다. 부하 저항을 제거한 상태에서의...2025.01.17
-
디지털시스템설계실습_HW_WEEK122025.05.091. 32-bit ALU 설계 이번 실습에서는 32비트 ALU(Arithmetic Logic Unit)를 설계하고 구현하였습니다. 하위 모듈인 Full Adder, ALU_1, ALU_2를 구현한 후 이를 활용하여 32비트 ALU Top Module과 Pipeline Top Module을 구현하였습니다. 다양한 ALU 연산(AND, OR, ADD, SUB, SET ON LESS THAN)을 수행하고 그 결과를 시뮬레이션을 통해 확인하였습니다. 또한 Synthesis 후 Schematic을 분석하여 Critical Path Delay...2025.05.09
-
[A+보고서] Floyd 회로이론실험 결과레포트_ 8 회로접지2025.05.131. 회로 접지 실험을 통해 접지를 기준으로 측정한 전압값을 사용하여 접지되지 않은 저항의 두 단자 사이에 걸리는 전압을 계산하였다. 또한 회로 접지와 전압을 정의할 때 쓰는 아래첨자의 의미를 설명하였다. 실험 결과, 노드별 접지를 달리하여 측정한 전압값은 다르지만 저항의 두 단자 사이에 걸리는 전압값은 일치하는 것을 확인하였다. 이를 통해 기준접지를 어디에 두든지 마디와 마디 간의 전압 차는 항상 같다는 결론을 도출하였다. 1. 회로 접지 회로 접지는 전기 시스템에서 매우 중요한 역할을 합니다. 접지는 전기 시스템의 안전성과 안정...2025.05.13