총 74개
-
중앙대 전기회로설계실습 6차 결과보고서2025.04.271. 계측장비 및 교류전원의 접지상태 설계 실험을 통해 DMM, 오실로스코프, 함수발생기의 접지상태, 내부연결상태, 입력저항 등을 유추하고 이해할 수 있었다. 특히 DMM의 주파수 특성 한계로 인한 측정 오차, 오실로스코프의 접지 연결 방식, 전압 측정 시 입력저항에 따른 영향 등을 확인하였다. 2. 교류 신호 특성 및 측정 방법 함수발생기로 발생시킨 교류 신호를 오실로스코프와 DMM으로 측정하여 DC 성분, AC 성분, 실효값 등의 의미를 이해하였다. 또한 오실로스코프의 INVERT 기능이 위상을 반전시킨다는 것을 확인하였다. 3...2025.04.27
-
RLC 필터_예비레포트2025.01.021. 주파수 필터 전기 신호는 한 개 이상의 주파수로 구성되는 경우가 있습니다. 예를 들면, AM 라디오 신호는 음성과 음악 등을 포함한 고주파로 구성되어 전파되고, 라디오를 켤 때 음성 주파수로 복원됩니다. 여기에서 반송 주파수는 특정하게 지정된 주파수를 이용하게 됩니다. 반송 주파수와 음성 주파수를 혼합하는 과정을 변조라 하며, 변조된 신호는 무선국을 통하여 대기 중에 전송됩니다. 무선 수신기는 고유의 반송 주파수만 선택하고 다른 주파수는 제거하는 회로를 가지고 있습니다. 이러한 과정을 필터링(filtering)이라고 하며 이러...2025.01.02
-
교류및전자회로실험 실험7_직병렬교류회로와 주파수특성 결과보고서2025.01.201. 교류회로 교류회로에서 저항, 인덕터, 그리고 커패시터가 직별렬로 접속된 경우 임피던스와 전압, 전류를 실험적으로 구해보고 이를 통해 교류회로에서 역시 직류회로에서와 같이 오옴의 법 칙, 키리히호프의 법칙 등 기본 회로법칙이 그대로 적용됨을 확인한다. 또한 회로 임피던스 가 주파수에 따라 변화함을 확인하고 이를 대수그래프로 나타내는 방법을 익힌다. 2. 주파수 특성 회로 임피던스가 주파수에 따라 변화하는 것을 확인하고, 이를 대수그래프로 나타내는 방법을 익힌다. 주파수 변화에 따른 전원전압과 전류간의 위상차를 측정하고 분석한다....2025.01.20
-
[예비보고서]중앙대학교 전자회로설계실습 Op Amp를 이용한 다양한 Amplifier 설계2025.05.101. 센서 측정 및 등가회로 센서의 출력전압을 오실로스코프로 직접 측정하여 peak to peak 전압이 200 mV였고, 10K 저항을 연결한 후 측정한 전압이 100 mV였다. 이를 통해 센서의 Thevenin 등가회로를 구할 수 있으며, Function generator와 저항으로 이를 구현할 때 Function generator의 출력을 100 mV로 설정해야 한다. 2. Inverting Amplifier 설계 및 시뮬레이션 2 KHz의 센서 출력을 증폭하여 출력이 1 V인 Inverting Amplifier를 설계하였다....2025.05.10
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 7 Common Emitter Amplifier의 주파수 특성2025.05.011. Common Emitter Amplifier의 주파수 특성 이전 실험의 2차 설계 결과 회로(Ri 추가)에 대하여 모든 커패시터의 용량을 10 uF으로 하고 CE 증폭기에 100 kHz, 20 mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 Simulation하여 제출하였습니다. 출력전압의 최댓값(V_max), 최솟값(|V_min|)은 각각 159.256 [mV], 167.574 [mV]이며, V_max/|V_min| 비율은 95.036%입니다. 입력신호의 주파수가 10 Hz에서 10 MHz까지 변할 때 CE amp...2025.05.01
-
[A+] 중앙대학교 전자회로 설계실습 결과보고서 7. Common Emitter Amplifier의 주파수 특성2025.04.291. Common Emitter Amplifier 본 실험에서는 Common emitter amplifer의 주파수 특성을 측정하였다. 첫 번째 실험에서는 설계실습 06에서 2차 설계를 완료한 common emitter amplifer를 구현하고, Bias를 측정하였다. Bias가 PSPICE의 결과와 오차율 1% 정도의 정확한 값을 보였지만, 는 13.3%의 큰 오차율을 보였고, 이는 [㎂]라는 매우 작은 단위 때문이라 생각하였다. 는 에 의존하므로 동일하게 큰 오차율을 보였다. max min는 2차 설계를 통해 을 연결하여 95...2025.04.29
-
[전자공학응용실험]13주차_9차실험_실험21 차동증폭기 심화 실험_결과레포트_A+2025.01.291. 차동 증폭기 이번 실험은 차동 증폭기의 심화 실험으로, 차동 모드 전압 이득과 공통 모드 전압 이득을 구하고 이를 바탕으로 CMRR(공통 모드 제거비)를 계산해보는 실험이었다. 실험 결과, 이론적으로는 CMRR이 무한대가 되어야 하지만 실제로는 소자 간 파라미터 차이로 인해 CMRR 값이 유한한 값을 가지게 되었다. 또한 주파수에 따라 Ad와 Acm 값이 달라져 CMRR도 변화하는 것을 확인할 수 있었다. 실험 과정에서는 브레드보드 구멍 크기로 인한 문제가 발생하기도 했다. 1. 차동 증폭기 차동 증폭기는 전자 회로에서 매우 ...2025.01.29
-
A+ 전자회로설계실습_Common Emitter Amplifier의 주파수 특성2025.01.211. Common Emitter Amplifier의 주파수 특성 이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가했습니다. PSPICE 시뮬레이션을 통해 다양한 조건에서의 출력 파형, 이득, 주파수 특성 등을 분석했습니다. 커패시터 값 변화에 따른 주파수 특성 변화를 확인했으며, 3dB 대역폭과 unity gain 주파수 등을 구했습니다. 또한 function generator 설정에 대해서도 설명했습니다. 1. Common Emitte...2025.01.21
-
중앙대학교 전자회로설계실습 예비7. Common Emitter Amplifier의 주파수 특성 A+2025.01.271. Common Emitter Amplifier의 주파수 특성 이 실습에서는 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성을 분석하였습니다. Rsig = 50Ω, RL = 5kΩ, VCC = 12V인 경우, β = 100인 BJT를 사용하여 Rin이 kΩ 단위이고 amplifier gain(υo/υin)이 100 V/V인 증폭기를 설계하였습니다. 입력 신호로 100 kHz, 20 mVpp 사인파를 사용하였으며, PSPICE 시뮬레이션을 통해 회로의 전압, 전류 및 출력 파형을 분석하였습니다...2025.01.27
-
위상 제어 루프(PLL) 설계 및 특성 분석2025.01.041. 위상 제어 루프(PLL) 위상 제어 루프는 입력 신호와 출력 신호의 위상 차이를 검출하여 이를 보정하는 피드백 회로입니다. 이 실험에서는 위상 검출기, 루프 필터, 가변 발진기로 구성된 PLL 회로를 설계하고 동작 특성을 분석하였습니다. 입력 주파수 변화에 따른 출력 주파수 범위를 측정하였고, VCO 커패시터 값 변화에 따른 동작 주파수 대역 변화를 확인하였습니다. 이를 통해 PLL 회로의 원리와 설계 방법을 이해할 수 있었습니다. 1. 위상 제어 루프(PLL) 위상 제어 루프(PLL)는 전자 회로 분야에서 매우 중요한 기술입...2025.01.04
