총 50개
-
중앙대 전기회로설계실습 예비보고서72025.05.141. RC 회로의 시정수 측정 이 보고서에서는 RC 회로의 시정수를 측정하는 방법을 설계하고 있습니다. 주요 내용은 다음과 같습니다: 1. DMM의 내부 저항을 측정하는 방법을 설계하였습니다. DMM의 내부 저항을 알면 RC 회로의 시정수를 계산할 수 있습니다. 2. 2.2uF 커패시터와 DMM의 내부 저항을 이용하여 RC 시정수를 측정하는 방법을 설계하였습니다. 충전 및 방전 시간을 측정하여 시정수를 구할 수 있습니다. 3. 시정수가 10us인 RC 회로를 설계하고, 오실로스코프로 전류, 저항 전압, 커패시터 전압 파형을 관...2025.05.14
-
중앙대 전기회로설계실습 예비보고서92025.05.141. RL 회로 설계 이 실습의 목적은 주어진 시정수를 갖는 RL 회로를 설계하고 이를 측정하는 방법을 설계하는 것입니다. 실습에 필요한 기본 장비 및 부품이 제시되어 있으며, 구체적인 설계 실습 계획으로 C = 10nF인 커패시터와 R을 직렬 연결하여 Cutoff frequency가 15.92kHz인 LPF를 설계하는 것이 포함되어 있습니다. 1. RL 회로 설계 RL 회로 설계는 전자 회로 설계 분야에서 매우 중요한 부분입니다. RL 회로는 저항(R)과 인덕터(L)로 구성되며, 전류와 전압의 관계를 나타내는 미분 방정식을 통해 ...2025.05.14
-
전기전자공학개론 ) 회로를 구성하는 소자 중 수동소자(저항, 인덕터, 커패시터)들의 개념과 기능 및 용도들을 설명해보자.2025.04.261. 수동소자 수동소자는 단순하게 수동적으로 작동한다는 의미로 에너지를 소비하는 형태의 소자로 수동적인 작동으로 단독으로 특별한 기능이 구현되지 않는다. 따라서 생산된 후 입력 조건에 의해 소자 특성 변화가 불가능하며, 소자 특성이 주변 상황에 따라 맞게 적용되어야 한다. 대표적인 수동소자로는 저항, 인덕터, 캐피시터가 있다. 2. 저항 저항은 전류에 대해 흐름을 방해하며 전위차를 만들어 낸다. 저항은 사전적으로 정의하면 물체에 전류가 흐르고 있을 때 전류의 흐름을 방해할 수 있는 요소가 된다. 저항이 전류의 흐름을 방해하게 되면서...2025.04.26
-
전기전자공학기초 경북대 기말고사 기출문제2025.05.101. 전기시스템과 전자시스템 전기시스템은 전하를 다루는 시스템이며, 전자시스템은 전자를 주로 다루는 시스템을 말한다. 2. 주파수 응답 그래프 주파수 응답 그래프는 입력에 대한 출력의 비를 보여주는 그래프이다. 3. 능력과 효율 능력은 일을 할 수 있는 능력이며, 효율은 일을 할 수 있는 능력이 사용되는 비율이다. 4. 능동소자와 수동소자 능동소자는 외부 전원을 필요로 하는 소자이며, 수동소자는 외부 전원을 필요로 하지 않는 소자이다. 대표적인 능동소자는 트랜지스터이며, 대표적인 수동소자는 저항이다. 5. 전압의 정의 전압은 두 지...2025.05.10
-
[전기회로실험1]결과보고서 chapter102025.05.051. Norton의 정리 실험을 통해 Norton의 정리를 확인하였습니다. 실험 결과표에서 합성저항 Rab, 단락전류 Isc, 부하전류 IL의 이론값과 측정값이 비슷하게 나왔습니다. 이는 전원전압, 실험에 사용된 저항, 측정장비의 오차로 인해 발생한 것으로 보입니다. Norton의 정리는 회로를 하나의 전류원과 병렬 저항으로 변환시키는 것으로, Thevenin의 정리와 차이가 있습니다. 1. Norton의 정리 Norton의 정리는 전기 회로 이론에서 매우 중요한 개념입니다. 이 정리는 전압원과 전류원을 등가 회로로 변환하는 방법을...2025.05.05
-
[A+] 중앙대학교 전기회로 설계실습 결과보고서 10. RLC 회로의 과도응답 및 정상상태응답2025.04.291. RLC 회로의 과도응답 및 정상상태응답 이 실험은 RLC 회로에서 저항 값의 변화에 따른 과도응답과 정상상태응답을 확인하는 것입니다. 저감쇠, 임계감쇠, 과감쇠 특성을 보이는 회로를 구성하고 각 소자에 걸리는 전압의 파형과 크기, 위상차를 측정하였습니다. 실험 결과 분석을 통해 이론값과의 오차 원인을 파악하고, 공진주파수 측정 등 RLC 회로의 특성을 확인할 수 있었습니다. 1. RLC 회로의 과도응답 및 정상상태응답 RLC 회로는 저항(R), 인덕터(L), 캐패시터(C)로 구성된 전기 회로로, 과도응답과 정상상태응답 특성을 ...2025.04.29
-
전기전자공학실험-공통 베이스 및 이미터 폴로어2025.04.301. 공통 베이스 트랜지스터 증폭기 공통 베이스 트랜지스터 증폭기는 주로 고주파 응용에 사용되며, 작은 입력 임피던스와 중간 정도의 출력 임피던스를 가지고 전압 이득을 크게 할 수 있다. 전압 이득은 RC/re로 주어진다. 입력 임피던스는 re, 출력 임피던스는 RC이다. 2. 이미터 폴로어 트랜지스터 증폭기 이미터 폴로어 트랜지스터 증폭기는 입력 임피던스가 높고 출력 임피던스가 낮다. 전압 이득은 1보다 낮지만 전류 이득과 전력 이득은 높다. 입력 신호와 출력 신호의 위상이 같으므로 위상 반전이 일어나지 않는다. 3. 공통 베이스...2025.04.30
-
전기전자공학실험-공통 소스 트랜지스터 증폭기2025.04.301. 공통 소스 증폭기(Common Source Amplifier) 소스(Source)부분이 접지되어 입력전압과 출력전압의 기준이 되어 공통 소스 증폭기라고 불리며, 입력은 Gate, 출력은 Drain에 연결되어있다. BJT 공통 이미터 증폭기와 유사한데 게이트 방면을 통하여 들여다보는 쪽은 역방향 바이어스가 걸린 접합면이므로 입력 임피던스가 매우 크고 그로 인하여 높은 전류이득과 BJT에 비해 떨어지는 편이지만 전압이득 모두 가질 수 있다. JFET은 입력신호원의 출력 임피던스가 높은 경우에 높은 전류 이득을 얻기 위한 회로에 사...2025.04.30
-
5주차 예비 보고서 19장 논리회로 응용 및 Karnaugh Map (1)2025.05.011. 조합논리회로 조합 논리회로는 입력의 변화가 바로 출력에 반영되며, 특정 시점의 출력이 그 시점의 입력에 의해서만 결정됩니다. 반면 순차 논리회로는 상태 값을 저장해두고 그 상태 값이 다시 입력으로 들어가서 다음 상태 값과 출력을 결정하는 회로입니다. 2. 곱의 합 회로(Sum of Product) 곱의 합 회로는 AND-OR 게이트로 구현되며, 최소항이 1인 칸들을 인접한 항에 대하여 2의 배수로 묶어서 최소화할 수 있습니다. 3. 합의 곱(Product of Sum) 회로 합의 곱 회로는 OR-AND 게이트로 구현되며, 출력...2025.05.01
-
[중앙대학교 3학년 1학기 전자회로설계실습] 예비보고서5 구매 시 절대 후회 없음(A+자료)2025.05.141. BJT와 MOSFET을 사용한 구동(switch) 회로 이 예비보고서는 BJT와 MOSFET을 이용하여 TTL 레벨의 전압(5 V)으로 동작하는 RTL switch회로를 설계, 구현하고 그 동작을 측정, 평가하는 내용을 다루고 있습니다. 구체적으로 BJT 2N3904를 사용하여 BL-B4531 LED를 구동하는 회로를 설계하고, MOSFET 2N7000을 사용하여 BL-B4531 LED를 구동하는 회로를 설계하는 과정이 설명되어 있습니다. 각 회로의 동작 원리와 설계 과정, 측정 결과 등이 자세히 기술되어 있습니다. 1. BJ...2025.05.14
