총 227개
-
Diode의 회로적 특성 실험_결과레포트2025.01.121. Diode의 회로적 특성 실험 실험을 통해 Diode와 Zener Diode의 회로적 특성을 확인하였다. Diode 회로 실험에서는 시뮬레이션 결과와 유사한 파형을 관찰할 수 있었으며, 약 7.0%의 오차율이 발생했다. Zener Diode 회로 실험에서도 시뮬레이션 결과와 유사한 파형을 관찰할 수 있었으며, 약 7.4%의 오차율이 발생했다. 실험 결과를 통해 Diode와 Zener Diode의 동작 원리를 이해할 수 있었다. 1. Diode의 회로적 특성 실험 Diode는 전자 회로에서 매우 중요한 역할을 하는 반도체 소자입...2025.01.12
-
MOSFET 실험 1-Large Signal Analysis 1_결과레포트2025.01.121. MOSFET 실험 이 보고서는 MOSFET의 전압-전류 특성을 이해하기 위해 진행된 실험 결과를 다루고 있습니다. 실험 1-a에서는 NMOSFET을 사용했고, 실험 1-b에서는 PMOSFET을 사용했습니다. 실험 결과, MOSFET의 전압-전류 관계는 exponential한 특성을 가지고 있음을 확인할 수 있었습니다. 실험 1-a에서는 시뮬레이션 결과와 실험 결과가 잘 일치했지만, 실험 1-b에서는 시뮬레이션 결과와 실험 결과가 다르게 나타났습니다. 이는 MOSFET 설정값을 잘못 설정했기 때문으로 추정됩니다. 1. MOSFE...2025.01.12
-
제너 다이오드 응용회로 예비레포트2024.12.311. 제너 다이오드의 전류-전압 특성 제너 다이오드의 전류-전압 특성 결과를 보면 6V 근처에서 제너 항복이 발생하여 전압이 5.6V로 유지되는 것을 볼 수 있다. 인가 전압에 따른 전류를 나타낸 그래프와 달리 3V 이상의 전압이 인가되었을 때부터 인가 전압이 증가함에 따라 전류가 증가하는 모습을 보이고 있다. 제너 다이오드의 특성에 따라 제너 항복이 발생하면 전압은 거의 일정한 값으로 유지되고 전류만 급격하게 증가한다. 2. 제너 다이오드를 이용한 정전압 회로의 특성 제너 다이오드를 통해 정전압 회로를 구성하고 인가 전압을 10V...2024.12.31
-
핵심이 보이는 전자회로실험 BJT 공통이미터 증폭기2025.05.161. NPN형 BJT 공통이미터 증폭기 NPN형 BJT 공통이미터 증폭기의 동작 특성을 시뮬레이션과 실험을 통해 분석하였습니다. 시뮬레이션 결과와 측정 결과를 비교하여 전압이득을 계산하고 그래프로 나타내었습니다. 부하저항 RL이 증가하면 얻을 수 있는 전압이득이 많아지는 것을 확인하였습니다. 2. PNP형 BJT 공통이미터 증폭기 PNP형 BJT 공통이미터 증폭기의 동작 특성을 시뮬레이션과 실험을 통해 분석하였습니다. 시뮬레이션 결과와 측정 결과를 비교하여 전압이득을 계산하고 그래프로 나타내었습니다. 부하저항 RL이 증가하면 얻을 ...2025.05.16
-
중앙대학교 전자회로설계실습 예비보고서72025.01.111. Common Emitter Amplifier의 주파수 특성 이전 실험에서 설계한 emitter 저항을 이용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가한다. PSPICE 시뮬레이션을 통해 출력 파형, 전압, 전류, 이득 등을 분석하고 주파수 특성 그래프를 작성한다. 또한 저항 및 커패시터 값 변화에 따른 주파수 특성의 변화를 확인한다. 1. Common Emitter Amplifier의 주파수 특성 Common Emitter Amplifier는 가장 널리 사용되는 트랜지스터...2025.01.11
-
증폭기의 주파수 특성2025.04.261. 이미터 접지 증폭 회로 이미터 접지 증폭 회로 실험을 통해 주파수 특성에 대해 알게 되었다. 실험 결과, 이론과 달리 실제 증폭기의 이득은 회로를 구성하는 결합 커패시터와 부하 커패시터, 그리고 트랜지스터 내부의 기생 정전용량 성분에 영향을 받는다. 또한 이득은 신호의 주파수에 따라 출력이 달라지며, 그 범위는 저주파, 중간주파, 고주파의 세 영역으로 주파수 범위에 따라 구분할 수 있다. 2. 주파수 특성 실험 이미터 접지 증폭기의 주파수 특성 실험을 통해 주파수 응답에 대해 알게 되었다. 주파수 응답은 진폭이 일정한 다양한 ...2025.04.26
-
AI 기반 가상 임상시험 - 장점, 한계, 규제적 고려사항2025.05.111. AI 기반 가상 임상시험의 개념과 의의 가상 임상시험은 AI 기술을 활용하여 의약품 및 의료 기술의 효과와 안전성을 가상 환경에서 평가하는 것입니다. 이를 통해 전통적인 임상시험보다 비용과 시간을 절감할 수 있습니다. 2. AI 기반 가상 임상시험의 장점 AI 기술을 통해 현실적인 환경을 시뮬레이션하여 실제 임상시험과 유사한 결과를 도출할 수 있으며, 대규모 데이터를 활용하여 보다 정확한 결과를 얻을 수 있습니다. 3. AI 기반 가상 임상시험의 한계 가상 환경에서 얻은 결과가 실제 환경에서의 효과와 차이가 있을 수 있으며, ...2025.05.11
-
기초회로실험 RC회로의 과도응답 및 정상상태응답 실험 결과보고서2025.04.291. RC 회로의 과도응답 RC 회로에서 과도응답을 수학적으로 도출하고 실험적으로 확인하였다. 시정수를 측정하고 다양한 RC 회로 구성에서 출력 파형을 관찰하였다. 시뮬레이션의 한계로 인해 정확한 측정에 어려움이 있었지만, 이론값과 유사한 결과를 확인할 수 있었다. 2. RC 회로의 정상상태응답 RC 회로에서 정상상태응답을 수학적으로 도출하고 실험적으로 확인하였다. 입력이 정현파일 때 출력 파형을 관찰하고 이론값과 비교하려 하였으나, 시뮬레이션의 한계로 인해 정확한 위상 지연 시간을 측정할 수 없었다. 따라서 이론값과의 오차를 구하...2025.04.29
-
Common Emitter Amplifier의 주파수 특성 결과보고서2025.04.271. Common Emitter Amplifier Common Emitter Amplifier는 입력은 베이스를 통하고 출력은 컬렉터 단자에서 얻으며 이미터를 입출력 단자에 공통으로 이룬다. 설계목표를 달성하기 위해 그림의 회로를 설계하였다. 입력신호가 베이스 단자에 인가되고 컬렉터에서 출력신호가 나오도록 구성된 Common Emitter Amplifier 회로를 구성하여 주어진 조건을 이용하여 주파수 특성 및 커패시터들의 영향을 측정하였고 이론값과 비슷하게 나왔다. 2. 주파수 특성 입력신호의 크기를 20 mVpp로 고정하고 주파...2025.04.27
-
인하대 VLSI 설계 6주차 Flip-Flop2025.05.031. Latch Latch는 하나 이상의 비트들을 저장하기 위한 디지털 논리회로로, 데이터 입력 In, 클럭 입력 CLK, 출력 Q로 이루어진다. Latch의 종류에는 Negative Latch와 Positive Latch가 있으며, Negative Edge에서는 clk = 1일 때 Q가 기존의 값을 유지하고 clk = 0일 때 In의 값이 출력 Q로 나오며, Positive Edge에서는 clk = 1일 때 In의 값이 출력 Q로 나오고 clk = 0일 때 Q가 기존의 값을 유지한다. 2. Flip-Flop Flip-Flop은 2...2025.05.03
