총 351개
-
Common Source Amplifier의 고주파 효과 및 밀러 효과 분석2025.11.181. 밀러 효과(Miller Effect) Common Source Amplifier 회로에서 게이트와 드레인 사이의 기생 커패시터 Cgd로 인해 입력 임피던스가 (1+A)배 증가하는 현상. 입력 쪽에서 바라보는 커패시터 값이 원래 값보다 크게 보이며, 이로 인해 고주파에서 이득이 감소한다. 밀러 효과는 Zm = 1/(1+A)sCgd 식으로 표현되며, 고주파 특성 악화의 주요 원인이다. 2. Common Source Amplifier 회로 설계 결합 커패시터 C1과 바이패스 커패시터 C3는 주파수에 따라 임피던스가 변하는 리액턴스 ...2025.11.18
-
중앙대 Common Emitter Amplifier 설계 예비보고서2025.05.051. Gain Gain은 출력이 입력과 닮은꼴 일 때만 의미가 있다. 그러나 입력전압이 10 mVpp인 경우 출력파형이 왜곡(distortion) 되므로 gain의 의미가 없어진다. 2. 입력신호 크기 감소 입력신호의 크기를 줄이기 위하여 단자와 접지 사이에 50 Ω보다 작은 저항을 연결한 회로에 대하여 전압 이득이 95% 이상이 되도록 저항을 PSPICE로 구한다. 이 저항과 function generator 출력저항 50 Ω은 voltage divider가 되어 증폭기의 입력전압이 낮아지므로 overall voltage gain...2025.05.05
-
전자공학응용실험 7주차 5차 실험 공통 소오스 증폭기 결과 레포트2025.01.291. 다단 증폭기의 입력단과 출력단 조건 다단 증폭기의 입력단에서는 입력 임피던스가 커야 입력 전압이 많이 걸려 신호가 다음 단으로 잘 넘어간다. 출력단에서는 출력 임피던스가 부하 저항보다 매우 작아야 부하에 전압이 많이 걸리면서 출력 전압이 커지게 된다. 2. 다단 증폭기의 전압 이득 감소 이유 각 단의 출력 전압은 다음 증폭기에 연결될 때 다음 단의 저항에 의해 전압 분배가 일어나게 되어 최종 단의 전압 이득이 각 단마다 전압 분배가 된만큼 감소하여 나타나게 된다. 3. 실험 회로 변경 이유 처음 50kΩ 저항으로 진행하였을 때...2025.01.29
-
전자회로설계 및 실습7_설계 실습7. Common Emitter Amplifier의 주파수 특성_예비보고서2025.01.221. Common Emitter Amplifier의 주파수 특성 이전 실험에서 설계한 emitter 저항을 이용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가합니다. PSPICE 시뮬레이션을 통해 출력파형, 전압, 전류, 이득 등을 분석하고 주파수 특성 그래프를 작성합니다. RE와 커패시터 변경에 따른 주파수 특성 변화도 확인합니다. 2. RE 변화에 따른 주파수 특성 RE를 ±10% 변경했을 때 overall voltage gain의 최대값, 3dB bandwidth, unity...2025.01.22
-
전자회로실험 과탑 A+ 결과 보고서 (실험 15 다단 증폭기)2025.01.291. 다단 증폭기의 이론적 해석 다단 증폭기는 여러 증폭 단을 직렬로 연결하여 신호를 순차적으로 증폭하는 방식으로, 각 증폭 단이 가진 장점을 결합해 더 높은 전압 이득과 신호 증폭을 달성할 수 있다. 다단 증폭기의 주요 이론적 해석으로는 전압 이득, 입출력 임피던스, 주파수 응답, 바이어스 설정, 잡음 및 왜곡 등이 있다. 2. 2단 증폭기 실험 결과 2단 증폭기 실험에서는 각 MOSFET의 전압과 전류를 측정하고, 포화 영역에서 동작하는지 확인했다. 또한 소신호 등가회로를 이용해 이론적인 전압 이득을 계산하고, 실험 결과와 비교...2025.01.29
-
공통 이미터 증폭기 및 주파수 특성 실험 결과보고서2025.11.181. 공통 이미터 증폭기 (Common Emitter Amplifier) 공통 이미터 증폭기는 BJT 트랜지스터를 이용한 기본 증폭 회로로, 입력 신호는 베이스-에미터 접합으로 주입되고 출력은 콜렉터-에미터 접합에서 취합니다. 이 회로는 입력과 출력 신호 사이에 180도의 위상 차이를 가지며, 직류 바이어스 회로를 통해 트랜지스터의 동작점을 설정합니다. 실험에서는 전압 분배 바이어스 방식을 사용하여 각 단자의 전압과 전류를 측정하고, 베타값과 임피던스를 계산하여 회로의 특성을 분석했습니다. 2. 전압이득 및 임피던스 특성 전압이득은...2025.11.18
-
중앙대학교 전자회로설계실습 결과보고서 9 - 피드백 증폭기 (Feedback Amplifier)2025.01.241. Series-Shunt 피드백 증폭기 실험에서 Series-Shunt 피드백 증폭기 회로를 구현하고 입력전압의 변화에 따른 출력전압의 변화를 측정하였다. 입력전압이 증가함에 따라 출력전압이 약 2의 기울기로 증가하는 것을 확인하였으며, 입력저항, 부하저항, 전원 전압의 변화에도 이득이 약 2V/V로 일정함을 확인하였다. 이를 통해 설계한 Series-Shunt 피드백 증폭기 회로의 입출력 관계식이 Av = Rf/Ri와 같음을 확인하였다. 2. Series-Series 피드백 증폭기 실험에서 Series-Series 피드백 증폭...2025.01.24
-
전자공학실험 12장 소오스 팔로워 A+ 결과보고서2025.01.151. 소오스 팔로워 증폭기 소오스 팔로워는 출력 임피던스가 작으므로, 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 소오스 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 2. MOSFET 동작 영역 MOSFET이 포화 영역에서 동작하는지 확인하기 위해 각 단자들의 전압을 측정하고 분석하였다. VGS>=Vth이면서 VDS>=VGS-Vth인 경우에 포화 영역, VGS>Vth이면서 VDS<VGS-Vth인 경우에는 트라이오드, VGS<Vth이여서 전류가 흐르지 않을 때는 차단 영...2025.01.15
-
피드백 증폭기 설계 및 실습2025.11.181. Series-Shunt 피드백 증폭기 입력이 전압이고 출력도 전압인 Series-Shunt 구조의 피드백 증폭기를 설계한다. 전원 전압 12V, 입력저항 1kΩ, 부하저항 1kΩ으로 설정하고 피드백 저항 비율을 2로 조정한다. PSpice를 이용해 입력 전압을 0V에서 6V까지 0.1V 증분으로 변화시켜 부하저항 양단의 출력전압 변화를 관찰한다. 입력저항과 부하저항의 값 변화는 입출력 이득에 영향을 미치지 않아 이득이 일정하게 유지된다. 2. Series-Series 피드백 증폭기 입력이 전압이고 출력은 전류인 Series-S...2025.11.18
-
Common Source Amplifier의 저주파 효과 분석2025.11.181. Common Source Amplifier 회로 Common Source Amplifier는 Coupling Capacitor C1과 By-pass Capacitor C3를 포함하는 회로이다. 이 커패시터들은 리액턴스 성분으로서 주파수에 따라 임피던스가 변하는 특성을 가진다. 저주파와 고주파에서 회로의 동작이 달라지며, 이로 인해 주파수에 따른 이득 특성이 변한다. AC 등가 회로에서 ro 값을 무시할 수 있으며, 전압 이득은 주파수에 따라 변화한다. 2. Bode Plot과 주파수 응답 Bode Plot은 주파수에 따른 이득...2025.11.18
