총 18개
-
Logic gates-TTL gates와 드모르간의 법칙2025.11.161. 드모르간의 법칙 (DeMorgan's Law) 드모르간의 법칙을 공부하고 이를 이용하여 boolean logic equation을 간단하게 하거나 개선하는 방법을 다룬다. NAND gate로 구성된 회로가 OR gate와 같은 논리를 가짐을 확인하고, 이를 통해 논리식의 변환과 단순화 원리를 학습한다. 진리표를 통해 A·B와 A+B의 관계를 분석하고 논리 게이트 간의 동치성을 이해한다. 2. XOR 게이트 (Exclusive-OR Gate) XOR는 2개의 입력 상태가 서로 다를 때 참인 논리 게이트이다. INVerter, A...2025.11.16
-
TTL 논리게이트와 드모르간의 법칙 실험2025.11.161. 드모르간의 법칙 (DeMorgan's Law) 드모르간의 법칙을 이용하여 부울 논리식을 간단하게 하고 개선하는 방법을 학습했다. NAND 게이트로 구성한 회로에서 두 입력이 모두 0인 경우만 출력이 0이 되고 나머지는 1이 되어 OR 게이트와 동일함을 확인했다. 이는 드모르간의 법칙을 적용한 논리식 변환의 실제 사례를 보여준다. 2. XOR 게이트 (Exclusive-OR Gate) XOR 게이트는 두 입력의 상태가 다를 때 출력이 1이고 같으면 0이다. 세 가지 방법으로 구성했다: (1) NOT, AND, OR 게이트 조합으...2025.11.16
-
[디지털공학개론] 부울대수의 규칙(교환법칙, 결합법칙, 분배법칙, 드모르강의 정리)들을 각각 증명해보자.(단, 부울대수식은 변수 3개(A,B,C)를 모두 사용한다.)2025.01.221. 교환법칙의 증명 교환법칙은 부울대수에서 두 변수 간의 순서를 교환해도 결과가 동일하다는 것을 의미한다. 이는 덧셈과 곱셈 모두에 적용되며, OR 연산과 AND 연산 모두에서 성립함을 증명하였다. 교환법칙은 논리 회로의 대칭성을 보장하는 데 기여한다. 2. 결합법칙의 증명 결합법칙은 연산의 순서를 어떻게 결합해도 결과가 동일하다는 것을 의미한다. 이는 덧셈과 곱셈 모두에 적용되며, OR 연산과 AND 연산 모두에서 성립함을 증명하였다. 결합법칙은 논리식을 단순화하고 회로를 최적화하는 데 유용하다. 3. 분배법칙의 증명 분배법칙은...2025.01.22
-
[A+보장]한양대에리카A+맞은 레포트,논리설계실험,Breadboard & Basic logic gates2025.01.151. 기본 논리 게이트 실험에서는 NOT 게이트, AND 게이트, OR 게이트, NAND 게이트, NOR 게이트 등의 기본 논리 게이트를 다루었습니다. 각 게이트의 입력과 출력 관계, 진리표, 논리식 등을 확인하고 실험을 통해 게이트의 특성을 이해할 수 있었습니다. 2. 드모르간의 법칙 실험에서는 드모르간의 법칙을 이용하여 NAND 게이트와 NOR 게이트의 특성을 확인하였습니다. 논리 합에 대한 부정을 각 변수의 부정에 대한 논리 곱의 형태로 변환하는 제1법칙과 논리 곱에 대한 부정을 각 변수의 부정에 대한 논리 합의 형태로 변환하...2025.01.15
-
홍익대 디지털논리실험및설계 2주차 예비보고서 A+2025.05.161. NAND 게이트 NAND 게이트는 AND 게이트에 NOT 게이트(인덕터)를 연결한 것과 같은 출력값을 가지므로 (1, 1)을 입력받았을 때에만 1에서 뒤집힌 0이 출력되고 나머지 경우는 모두 1이 출력된다. 2. NOR 게이트 NOR 게이트는 OR 게이트에 NOT 게이트(인덕터)를 연결한 것과 같은 출력값을 가지므로 (0, 0)을 입력받았을 때에만 0에서 뒤집힌 1이 출력되고 나머지 경우는 모두 0이 출력된다. 3. XOR 게이트 XOR 게이트는 AB'+A'B 즉, A,B 둘 중 하나의 입력값만 1일때만 1을 출력한다. 4. ...2025.05.16
-
홍익대학교 디지털논리실험및설계 2주차 예비보고서 A+2025.05.041. NAND 게이트 NAND 게이트 7400은 AND 게이트의 출력을 반전시킨 것으로, 입력이 모두 1일 때만 출력이 0이 됩니다. 이 게이트는 다양한 논리 회로를 구현하는 데 사용될 수 있습니다. 2. NOR 게이트 NOR 게이트 7402는 OR 게이트의 출력을 반전시킨 것으로, 입력이 모두 0일 때만 출력이 1이 됩니다. 이 게이트 역시 다양한 논리 회로를 구현하는 데 사용될 수 있습니다. 3. XOR 게이트 XOR 게이트 7486은 서로 다른 입력이 들어왔을 때만 출력이 1이 되는 게이트입니다. 이 게이트는 패리티 검사 회로...2025.05.04
-
디지털 논리회로 4판 6장 연습문제2025.11.121. 부울 대수 및 논리식 간소화 디지털 논리회로에서 부울 대수를 이용하여 복잡한 논리식을 간소화하는 방법을 다룬다. AND, OR, NOT 등의 기본 논리 연산자를 조합하여 주어진 논리식을 최소항 형태로 변환하고, 흡수 법칙, 드모르간 법칙 등의 부울 대수 정리를 적용하여 더 간단한 형태로 축약하는 과정을 포함한다. 2. 카르노 맵(Karnaugh Map) 논리식을 시각적으로 표현하고 간소화하기 위한 카르노 맵 기법을 설명한다. 2변수, 3변수, 4변수 카르노 맵을 이용하여 최소항들을 그룹화하고 인접한 항들을 결합하여 최소 논리식...2025.11.12
-
홍익대_디지털논리회로실험_2주차 예비보고서_A+2025.01.151. NAND 7400 게이트 NAND 게이트는 AND 게이트 값에 NOT 게이트를 한번 더 통과시킨 값이 아웃풋으로 나오기 때문에 A, B 모두 1일 때만 X가 0이고 그 이외의 경우에는 X는 1이다. 2. NOR 7402 게이트 NOR 게이트는 OR 게이트 값에 NOT 게이트를 한번 더 통과시킨 값이 아웃풋으로 나오기 때문에 A, B 모두 0일 때만 X가 1이고 그 이외의 경우에는 X는 0이다. 3. XOR 7486 게이트 XOR 게이트는 입력값이 같을 때는 아웃풋이 0이고 입력값이 다를 때는 아웃풋이 1이므로 A=B인 1번째,...2025.01.15
-
한양대 논리설계및실험 Breadboard 및 기본 논리게이트2025.05.041. 논리 회로 구성 이 실험에서는 칩 회로도를 구성하고 있는 논리 회로를 배우며, AND, OR, NAND 게이트의 input, output 데이터를 숙지하고, 드 모르간의 제 1,2법칙을 통해 input 데이터가 반대일 경우 output 데이터를 추측할 수 있습니다. Breadboard를 이용해 회로를 구성하고 input 값을 다르게 주어 Truth Table 출력값을 확인하는 것이 실험의 목적입니다. 2. 74LS00 NAND GATE 74LS00 NAND GATE는 1,2번으로 들어가서 3번으로 출력되는데, 이 때 반대값이 ...2025.05.04
-
[A+, 에리카] 2021-1학기 논리설계및실험 디지털IC 개요, 조합논리회로 실험결과보고서2025.05.011. 디지털 논리회로 디지털 논리회로는 아날로그 회로와 달리 불연속적인 값을 가지며, 논리적이고 계산이 용이하여 대부분의 설계에 활용됩니다. 논리회로는 논리 게이트를 이용하여 구성되며, 조합논리회로와 순차논리회로로 구분됩니다. 조합논리회로는 입력에 의해서만 출력이 결정되는 반면, 순차논리회로는 입력과 현재 상태에 따라 출력이 결정됩니다. 본 실험에서는 주어진 진리표를 2 level AND-OR 논리회로와 NAND 게이트만을 이용하여 구현하는 것을 목적으로 합니다. 2. 부울 대수 부울 대수는 이진 변수의 논리 동작을 다루는 산술연산...2025.05.01
