총 27개
-
디지털 논리 회로 연습문제2024.09.231. 디지털시스템 설계 실습 1.1. 실험 결과 보고서 1.1.1. 진리표 작성 주어진 내용에 따르면, 이 실험에서는 회로의 진리표를 작성하는 것이 주요 과제였다. 진리표란 논리 회로의 입력과 출력 관계를 표로 나타낸 것으로, 입력변수의 모든 조합에 대한 출력 상태를 체계적으로 정리한 것이다. 이 실험에서는 그림과 같은 회로에 대한 진리표를 작성하였다. 입력변수 A, B, C에 따라 출력 F1과 F2가 어떻게 결정되는지를 체계적으로 표현하였다. 진리표를 작성함으로써 복잡한 논리 회로의 입출력 관계를 명확히 확인할 수 있다. ...2024.09.23
-
디지털 공학 논리회로의 설계원리2024.09.231. 디지털 공학의 개요 1.1. 디지털 시스템의 기본 개념 디지털 시스템의 기본 개념은 다음과 같다. 디지털 시스템은 아날로그 신호를 샘플링하여 디지털 데이터로 표현하고 처리하는 시스템이다. 이는 연속적인 아날로그 신호를 이산화된 디지털 신호로 변환하여 정보를 저장, 전송, 처리하는 데 사용된다. 디지털 시스템은 불확실성이나 잡음에 민감하지 않으며, 정확한 정보 처리와 신호 복원이 가능하다. 디지털 시스템은 기본적으로 세 가지 구성 요소로 이루어진다. 첫째, 입력 장치는 디지털 시스템에 외부 신호나 데이터를 제공한다. 이는 ...2024.09.23
-
회로도2024.09.231. 기본 논리 게이트와 논리 회로 1.1. 기본 논리 게이트의 회로도, 진리표, 논리식 기본 논리 게이트의 회로도, 진리표, 논리식은 디지털 회로에서 매우 중요한 요소이다. 논리 회로에서 기본 논리 게이트는 입력신호에 따라 출력이 결정되는 소자로, NOT 게이트, 버퍼(Buffer) 게이트, AND 게이트, OR 게이트, NAND 게이트 등 다양한 종류가 있다. NOT 게이트는 입력 신호의 반대값을 출력한다. 논리식은 F= {bar{X}} =X ^{prime } 이고, 진리표와 회로도는 X=0일 때 F=1, X=1일 때 F=0...2024.09.23
-
아주대 논리회로실험2024.09.101. 서론 1.1. 실험 목적 CMOS 회로의 전기적 특성을 실험을 통해 알아보는 것이 이 실험의 목적이다. 구체적으로는 논리 레벨과 잡음 여유, Schmitt-trigger 인버터의 특성, DC 특성에서의 내부 저항값, 천이시간과 전달 지연 등 CMOS 회로의 전기적 특성을 확인하고 분석하는 것이다. 1.2. 실험 개요 실험 개요는 다음과 같다. CMOS 회로의 전기적인 특성을 실험을 통해 알아보는 것이다. 먼저 논리 레벨과 잡음 여유, Schmitt-trigger 인버터의 특성을 확인한다. 이어서 CMOS의 내부 저항값을 계...2024.09.10
-
게이트의 전기적 특성2024.09.191. 실험 명칭 1.1. 기본 논리게이트 기본 논리게이트는 디지털 논리 회로에서 논리변수의 입력과 논리변수 출력 간의 함수적 관계를 나타내는 기본 단위이다. 기본 논리게이트에는 AND, OR, NOT, NAND, NOR, XOR, XNOR 등이 있으며, 이 중 AND, OR, NOT 게이트가 3개의 기본 논리게이트이다. 이 3개의 기본 논리게이트를 조합하여 모든 종류의 논리적 관계를 표현할 수 있다. 논리게이트는 논리회로도, 부울대수 표현식, 진리표의 3가지 방식으로 나타낼 수 있다. 논리회로도와 부울대수 표현식은 유연성을 특징...2024.09.19
-
일반 논리게이트실험 결과2024.09.291. 기본 논리 게이트 1.1. 논리 게이트의 개요 논리 게이트는 부울 대수를 물리적 장치에 구현한 것으로, 하나 이상의 논리적 입력값에 대해 논리 연산을 수행하여 하나의 논리적 출력값을 얻는 전자회로를 말한다"". 전자공학에서 논리 게이트는 가장 기본적인 논리 연산 회로로, AND, OR, NOT의 기본 부울 대수를 수행하며, 이 기본 부울 대수들의 결합으로 복합적인 논리 기능을 수행한다"". 논리 회로의 설계는 논리식이나 진리표가 사용되며, 수학의 논리 연산 기호와 다른 기호를 사용하여 논리식을 기술하기도 한다"". 현재의 집...2024.09.29
-
NAND,NOR,XOR,XNOR게이트 실험을 통해 느낀점2024.09.291. XOR 및 XNOR 게이트 1.1. XOR 게이트의 논리 동작 실험 XOR 게이트의 논리 동작 실험 결과는 다음과 같다. XOR 게이트는 배타적 논리합 게이트로써, 두 개의 입력이 서로 다를 때 1을 출력하고 두 개의 입력이 서로 같을 때 0을 출력한다. 실험 결과 입력 A와 B의 조합에 따라 XOR 게이트의 출력 X가 예상한 진리표와 동일하게 나타났다. 입력 A가 0이고 B가 0일 때 출력 X는 0이었고, 입력 A가 0이고 B가 1일 때 출력 X는 1이었다. 또한 입력 A가 1이고 B가 0일 때 출력 X는 1이었으며, 입력...2024.09.29
-
디지털 논리 회로 연습문제2024.09.061. 디지털시스템 설계 실습 1.1. 논리게이트 조합을 이용한 회로 설계 1.1.1. 진리표와 논리식 진리표와 논리식은 디지털 회로 설계의 가장 기본적인 토대이다. 진리표는 입력 변수의 조합에 따른 출력 값을 체계적으로 정리한 표이다. 이를 통해 입력과 출력의 관계를 쉽게 파악할 수 있다. 한편 논리식은 진리표의 정보를 부울 대수를 이용하여 표현한 것이다. 이는 논리 회로를 구현할 때 활용된다. 진리표는 각 입력 변수의 값의 조합에 따라 출력 값이 어떻게 결정되는지를 보여준다. 예를 들어, 논리게이트 AND의 진리표를 살펴보면...2024.09.06
-
전감산기2024.10.021. 전감산기 설계 1.1. 실습 목적 전감산기 설계 실습의 목적은 한 자리 2진수 뺄셈 시 전가산기에서 더한 결과 캐리가 발생하는 것과 반대로 아래 자리에서 발생하는 빌림수를 고려해야 한다는 점을 이해하는 것이다. 이를 통해 전감산기의 동작 원리를 이해하고, 조합 논리회로를 Verilog 또는 VHDL로 설계하는 방법을 배울 수 있다. 또한 if~else(Verilog) 또는 if~then~elsif~end if(VHDL) 형식의 코드 작성법도 익힐 수 있다. 1.2. 전감산기의 진리표 전감산기의 진리표는 다음과 같다. 입력...2024.10.02
-
연필자판기2024.10.071. 실험 개요 1.1. 실험 목적 실험의 목적은 주입된 '동전'의 양을 기준으로 하여 '연필'과 '거스름돈'을 지급하는 논리 회로의 설계와 구성을 달성하는 것이다. 또한 실험 회로와 결과에 대한 보고서 작성을 통해 실험 내용을 정리하는 것이 목적이다. 실험에서는 동전 자판기의 조합 논리 회로 부분을 설계하여 제품과 거스름돈을 올바르게 지급할 수 있도록 하는 것이 핵심이다. 각 출력에 대한 개별적 카르노 맵을 활용하여 논리식을 도출하고, 이를 바탕으로 회로를 구현 및 테스트한다. 1.2. 이론 요약 대부분의 디지털 논리 회로는 ...2024.10.07
